Коммутатор Ethernet
The IC Plus IP101G PHY Daughter Board (AC320004-2) enables Ethernet communication with the starter kits listed below.

- 10/100Mbps IEEE 802.3/802.3u compliant Fast Ethernet transceiver
- Supports 100-Base-TX/Fx Media Interface
- Supports MII/ RMII Interface
- Supports Auto MDI/MDIX function
- Даташит
The LAN8720A PHY Daughter Board (AC320004-3) enables Ethernet communication with the starter kits listed below.

- High-Performance 10/100 Ethernet Transceiver
- Compliant with IEEE802.3/802.3u (Fast Ethernet)
- Compliant with ISO 802-3/IEEE 802.3 (10BASE-T)
- Comprehensive flexPWR® Technology
- Flexible Power Management Architecture
- В„HP Auto-MDIX support
- Даташит
- Тестирование
The LAN9303 Switch PHY Daughter Board (AC320004-4) enables Ethernet communication with the starter kits listed below.
PIC32MZ EC Starter Kit
PIC32 Ethernet Starter Kit II

- Highlights
- High-performance, full-featured 3-port switches with per-port IEEE 802.1Q VLAN support (up to 16 VLAN groups)
- Industry's highest (±8kV/15kV) per-port ESD protection
- IGMP v1/v2 monitoring for multicast packet filtering
- Up to 200 Mbps network speed via a Turbo MII interface
- Optional EEPROM or external CPU serial management support via an I2C™ interface
- Virtual PHY feature simplifies software development by mimicking multiple switch ports as a single-port PHY
- Integrated regulators require a single 3.3V supply
- Даташит
This product is no longer available for sale.
The PIC32 Ethernet Starter Kit provides the easiest and lowest cost method to experience 10/100 Ethernet development with PIC32. Combined with Microchip's free TCP/IP software, your project will be running in no time. The PIC32 has an available CAN 2.0b peripheral and USB host/device/OTG.
The Ethernet Starter Kit has a form factor and expansion connector that are compatible with other PIC32 Starter Kits.
The PIC32 Ethernet Starter Kit runs on Microsoft Windows 2000, Windows XP, Windows Vista, and Windows 7.

- Free MPLAB IDE v8.43 or newer
- Free MPLAB C Compiler for PIC32 with no code size limit
- Example project files for Ethernet and USB applications
- Integrated programmer - all you need is the included USB Cable
- Program and verify a full 512k image in less than 9 seconds
- Integrated debugger - all you need is the included USB cable
- Full C source-based debugging in MPLAB IDE
- PIC32 running at 80 MHz with 512K Flash, 128K RAM, 8 ch. DMA + 8 ch. DMA dedicated to Ethernet, CAN and USB
- USB powered board
- USB and Ethernet connectors, user switches, and LEDs
- Expansion connector enables addition of Microchip's PIC32 expansion boards or create your own
- Majority of MCU signals are present on the connector [Hirose: FX10A-120P/12-SV1(71)]
Write Code | |
Program Memory | |
Debug | |
Execute Code | |
Customize | |
- Даташит
- Програмное обеспечение
- Тестирование
Ethernet PHY Daughter Boards compatible withPIC32 EthernetStarter Kit II are listed below
LAN8720A PHY Daughter Board (AC320004-3)
LAN9303 PHY Switch Daughter Board (AC320004-4)
FOR DEMONSTRATION SOFTWARE, PLEASE VISIT MPLAB HARMONY SOFTWARE FRAMEWORK
- USB-powered board
- Includes 10/100 Fast Ethernet LAN8740 PHY Daughter Board
- Features Energy efficient Ethernet(IEEE 802.3az) and Wake-On-LAN functionality
- USB and Ethernet connectors, user switches and LEDs
- Integrated programmer/debugger
- Standard A to mini-B cable for debugger
- Standard A to micro-B cable for USB application development
- PIC32 running at 80 MHz with 512K Flash, 128K RAM, 8 channel DMA + 8 channel DMA dedicated to Ethernet, CAN and USB
- Expansion connector enables the addition of Microchip’s PIC32 expansion boards or the creation of your own board
- Даташит
- Топология платы
- Тестирование
Ethernet PHY Daughter Boards compatible with PIC32MZ EC Starter Kitare listed below
LAN8720A PHY Daughter Board (AC320004-3)
LAN9303 PHY Switch Daughter Board (AC320004-4)
FOR DEMONSTRATION SOFTWARE, PLEASE VISIT MPLAB HARMONY SOFTWARE FRAMEWORK
This starter kit can also be used with Multimedia Expansion Board II
To get started quickly, refer the PIC32MZ EC Starter Kit Info Sheet in the documentation section below.

- On-board PIC32MZ2048ECH144: 200 MHz, 2 MB Flash and 512 KB RAM
- Includes 10/100 Fast Ethernet LAN8740 PHY Daughter Board
- Features Energy Efficient Ethernet (IEEE 802.3az) and Wake-On-LAN functionality
- Integrated debugger/programmer
- USB powered
- 10/100 Ethernet
- CAN 2.0b, HI-Speed USB 2.0 host/device/dual-role/OTG
- 4 MB SQI Flash
- Can be used with Multimedia Expansion Board II
- Can be used with PIC32 Expansion Board using a PIC32MZ adaptor board.
- Даташит
- Тестирование
Ethernet PHY Daughter Boards compatible with PIC32MZ EC StarterKit w/ Crypto Engineare listed below
LAN8720A PHY Daughter Board (AC320004-3)
LAN9303 PHY Switch Daughter Board (AC320004-4)
FOR DEMONSTRATION SOFTWARE, PLEASE VISIT MPLAB HARMONY SOFTWARE FRAMEWORK
This starter kit can also be used with Multimedia Expansion Board II
To get started quickly, refer the PIC32MZ EC Starter Kit Info Sheet in the documentation section below:

- On-board PIC32MZ2048ECM144 with 200 MHz, 2 MB Flash and 512 KB RAM with crypto engine
- Includes 10/100 Fast Ethernet LAN8740 PHY Daughter Board
- Features Energy Efficient Ethernet (IEEE 802.3az) and Wake-On-LAN functionality
- Integrated debugger/programmer
- USB powered
- 10/100 Ethernet
- CAN 2.0b, Hi-Speed USB 2.0 host/device/dual-role/OTG
- 4 MB SQI Flash
- Can be used with Multimedia Expansion Board II
- Can be used with PIC32 Expansion Board using a PIC32MZ adaptor board.
- Даташит
- Тестирование
Kit (DM320007 for non-Crypto development or DM320007-C for Crypto
development) provides a low-cost method for the development and testing of USB
and Ethernet-based applications with PIC32MZ EF family devices.
Ethernet PHY Daughter Boards compatible with PIC32MZ EF Starter Kit are listed below
LAN8720A PHY Daughter Board (AC320004-3)
LAN9303 PHY Switch Daughter Board (AC320004-4)
FOR DEMONSTRATION SOFTWARE and Board Support Packages, PLEASE VISIT MPLAB HARMONY SOFTWARE FRAMEWORK
This starter kit can also be used with Multimedia Expansion Board II

- The board features two Mini-B USB ports, one for debugging and one for USB-toUART
or I2C™ communications, a Standard-A USB port for the embedded host,
and a Micro-AB USB Host/Device/OTG port. The PHY daughter board features an
RJ-45 Ethernet port for network connectivity.
- Програмное обеспечение
- Топология платы
- Тестирование
FOR DEMONSTRATION SOFTWARE and Board Support Packages, PLEASE VISIT MPLAB HARMONY SOFTWARE FRAMEWORK

- PIC32MZ2048EFH100
- 200 MHz
- 2MB Flash and 512 KB RAM
- Floating Point Unit
- Hi-speed USB
- 10/100 Ethernet
- 12-bit 18 MSPS 48 channel ADC
- CAN 2.0
- Тестирование
Проект PMP10506 представляет собой изолированный синхронный обратноходовой преобразователь с использованием ИС контроллера LM5122. Данный проект поддерживает входное напряжение с диапазоном от 9 В до 60 В и генерирует изолированное выходное напряжение 5 В при непрерывном токе нагрузки до 6 А.
Данный базовый проект имеет характер аппаратного решения.

- Синхронное выпрямление на вторичной стороне для увеличения КПД
- Малый нагрев
- Защита от перегрузки
- Прецизионная стабилизация напряжения на вторичной стороне
- Изолированный дизайн для применений, в которых предъявляются требования по безопасности
- Заказать BOM
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
В базовом проекте PMP10520 генерируются все шины (1 В/ 20 А, 1,2 В/ 30 А, 1,8 В/ 4 А), необходимые для питания мультигигабитных приёмопередатчиков (MGT) в ППВМ семейства Virtex® Ultrascale™ от Xilinx. В данном проекте используются входное напряжение 5 В интерфейс PMBus для мониторинга тока и напряжения, смещения напряжения, регулировки времён задержек, а также для мониторинга ошибок. В проекте используются TPS544C20 и TPS544B20 с интегрированной функцией измерения тока, благодаря которым в нём отсутствует необходимость применения внешнего токочувствительного резистора. Также данный проект удовлетворяет требованиям Xilinx по низкому уровню пульсаций напряжения на шинах питания MGT.
Данный базовый проект имеет характер аппаратного решения.

- Генерирует все шины, необходимые для питания MGT в ППВМ семейства Virtex® Ultrascale™ от Xilinx
- Проект оптимизирован для поддержки входного напряжения 5 В
- Низкий уровень пульсации выходных напряжений с амплитудой менее 10 мВ
- Интегрированное секвенсирование при включении и выключении благодаря использованию LM3880
- POL-преобразователи с интегрированным интерфейсом PMBUS для отслеживания выходных напряжения и тока
- Измерение тока на шинах MGTAVCC и MGTAVTT с использованием полевых транзисторов, благодаря чему в данном проекте отсутствует необходимость в использовании токочувствительного резистора
- Заказать BOM
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
В базовом проекте PMP10555 генерируются все шины, необходимые для питания ППВМ/ систем на кристалле (SoC) семейства Ultrascale® от Xilinx®, выполненных по техпроцессу 16 нм, в составе мобильных базовых радиостанций. В данном проекте используются понижающий преобразователь с интерфейсом PMBus, выходным током 20 А и интегрированным полевым транзистором для питания ядра и две ИС понижающих регуляторов напряжения с несколькими выходами для генерирования остальных требуемых шин напряжений питания ППВМ. В состав данного проекта также входят два LM3880, предназначенные для гибкого секвенсирования напряжений питания при включении и выключении устройства. В данном проекте используется входное напряжение 12 В.
Данный базовый проект имеет характер аппаратного решения.

- Генерирует все шины, необходимые для питания ППВМ семейства Virtex® Ultrascale® от Xilinx® в составе мобильных базовых радиостанций
- Проект оптимизирован для поддержки входного напряжения 12 В
- Интерфейс PMBUS для отслеживания выходных напряжения и тока на шине питания ядра
- Интегрированное секвенсирование при включении и выключении
- Возможность изменения напряжения на шине питания ядра
- Заказать BOM
- Схемотехника
- BOM
- Топология платы
- Тестирование
В базовом проекте PMP10600.1 генерируются все шины напряжений, необходимые для питания ППВМ серии Zynq® 7000 (XC7Z015) от Xilinx®. В данном проекте используются несколько последовательно подключённых модулей LMZ3, LDO-регуляторов напряжения и терминирующий регулятор DDR. В данном проекте также используется один LM3880 для секвенсирования напряжений питания при включении и выключении устройства. В данном проекте используется входное напряжение 12 В.
Данный базовый проект имеет характер аппаратного решения.

- Генерирует все шины, необходимые для питания ППВМ серии Zynq® 7000 (XC7Z015) от Xilinx®
- Данный проект оптимизирован для поддержки входного напряжения 12 В
- Интегрированное секвенсирование напряжений питания при включении и выключении устройства
- Поддержка памяти типа DDR3
- Модульный дизайн для простоты использования
- Заказать BOM
- Схемотехника
- BOM
- Топология платы
- Тестирование

- Предоставляет все шины питания, необходимые для Xilinx® Zynq&рег; 7000 серии (XC7Z045)
- Оптимальное входное напряжение 12 В
- Заданная последовательность включения и выключения напряжений
- Поддержка памяти DDR3
- Модульная конструкция для простоты использования
- Заказать BOM
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
Проект PMP10630 представляет собой полноценное решение системы питания с высокой плотностью мощности для ППВМ XCKU040 семейства Kintex® UltraScale™ от Xilinx®. В данном проекте для генерирования всех необходимых шин напряжений питания при малых габаритах решения 36 мм x 43 мм (1,4 дюйма x 1,7 дюйма) используется оптимальная связка из модулей семейства SIMPLE SWITCHER® и LDO-регуляторов напряжения. Данный проект включает в себя последовательный модуль LMZ31704 семейства LMZ3 для генерирования шины напряжения питания ядра и три последовательных наномодуля LMZ21700/1. В данном проекте организовано секвенсирование напряжений питания с использованием секвенсора LM3880, а также имеется опциональный источник питания для памяти DDR3 с использованием регулятора напряжения терминирования DDR LP2998. Данный базовый проект работает от постоянного входного напряжения 12 В, а общая выходная мощность составляет 6 Вт.
Данный базовый проект имеет характер аппаратного решения.
- Полноценное решение системы питания для ППВМ XCKU040 семейства Kintex® UltraScale™ от Xilinx®
- Простота дизайна и высокая плотность мощности благодаря использованию модулей питания семейства SIMPLE SWITCHER®
- Простое и гибкое секвенсирование напряжений питания с использованием LM3880
- Компактное решение с габаритами 1,4 дюйма x 1,7 дюйма (36 мм x 43 мм)
- Генерирование напряжения терминирования DDR с использованием LP2998
- Печатная плата данного базового проекта была протестирована, и к ней прилагаются отчёт о результатах тестирований и фалы проекта
- Заказать BOM
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
В проекте PMP10770 используются TPS53219A и CSD87384M, которые являются экологически чистой альтернативой DC/DC-преобразователю TPS53355 с выходным током 30 А и не содержат свинца. Данный проект поддерживает входное напряжение с диапазоном 10 В – 14 В и генерирует выход 1 В/ 34 А при КПД 83% при полной нагрузке.
Данный базовый проект имеет характер аппаратного решения.
- Не содержит свинца
- Экологически чистая альтернатива TPS53355
- Частота переключения 500 кГц
- КПД 83% при полной нагрузке (выходной ток 34 А)
- Длина данного проекта составляет 50 мм
- Амплитуда пульсаций выходного напряжения 15,4 мВ при входном напряжении 12 В и полной нагрузке
- Заказать BOM
- Схемотехника
- BOM
- Топология платы
- Тестирование
Базовый проект имеет характер аппаратного решения.
- Модульный POL-преобразователь с выходом 1 В / 90 А и габаритами 1,8 дюйма x 1,1 дюйма (45,7 мм x 28,6 мм)
- Высокий КПД: 90% при выходе 1 В / 90 А, частоте переключения 500 кГц и входном напряжении 10 В
- Точное отслеживание тока с использованием CSD95372B (точность 3% при токе 90 А)
- Общий отклик на пульсации и скачкообразные изменения нагрузки в пределах +/-2%
- Масштабируемые режимы работы с 1, 2, 3 или 4 фазами
- Полноценный сбор телеметрии посредством интерфейса PMBus, включая информацию о выходном напряжении, выходном токе, мощности и температуре
- Заказать BOM
- Схемотехника
- BOM
- Топология платы
- Тестирование
Проект PMP11184 представляет собой решение чипсета, предназначенное для генерирования стабилизированной шины напряжения питания ядра специализированных микросхем с высоким током. В данном проекте для генерирования шины напряжения питания с высоким током 120 А используется 4-фазный контроллер TPS53647 с режимом управления DCAP+ для достижения быстрого отклика на скачкообразные изменения нагрузки и проприетарная схема AutoBalance от TI для обеспечения точного статического и динамического баланса токов между фазами. В нём также используется двухканальный контроллер TPS40428 для генерирования двух шин с током 30 А на каждой. Оба контроллера управляют интеллектуальными силовыми блоками семейства NexFET от TI для достижения высокой удельной мощности и высокого КПД. Благодаря наличию интерфейса PMBus и встроенной энергонезависимой памяти данный проект характеризуется простотой дизайна, конфигурирования и кастомизации (производится сбор телеметрии, включая информацию и выходном напряжении, выходном токе, температуре и мощности).
Данный базовый проект имеет характер аппаратного решения.
- Возможность гибкого размещения компонентов благодаря независимой трассировке
- Высокий КПД: 91% при выходе 1 В/ 120 А, частоте переключения 300 кГц и входном напряжении 12 В
- Отличные тепловые характеристики (температура полевого транзистора 72°C при полной нагрузке и скорости потока воздуха 200 линейных футов в минуту (LFM))
- Общий отклик на пульсации и скачкообразные изменения нагрузки на уровне +/-2%
- Полноценный сбор телеметрии посредством интерфейса PMBus, включая информацию о выходном напряжении, выходном токе, мощности и температуре
- Заказать BOM
- Схемотехника
- BOM
- Топология платы
- Тестирование
Базовый проект PMP11312 представляет собой 4-фазный преобразователь с интерфейсом PMBus, предназначенный для генерирования стабилизированной шины напряжения питания ядра специализированных микросхем с высоким током. В данном проекте для генерирования шины напряжения питания с высоким током 120 А используется 4-фазный контроллер TPS53647 с режимом управления DCAP+ для достижения быстрого отклика на скачкообразные изменения нагрузки и проприетарная схема AutoBalance от TI для обеспечения точного статического и динамического баланса токов между фазами. TPS53647 управляет интеллектуальными силовыми блоками семейства NexFET от TI для достижения высокой удельной мощности и высокого КПД. Оптимизированная трассировка печатной платы и увеличенное количество слоёв печатной платы (8 слоёв, удельная масса меди – 2 унции / кв. фут) позволяют дополнительно увеличить КПД и удельную мощность. Благодаря наличию интерфейса PMBus и встроенной энергонезависимой памяти данный проект характеризуется простотой дизайна, конфигурирования и кастомизации (производится сбор телеметрии, включая информацию и выходном напряжении, выходном токе, температуре и мощности).
Данный базовый проект имеет характер аппаратного решения.

- Компактный модульный проект с габаритами 0,95 дюйма x 2,3 дюйма (24,1 мм x 58,4 мм)
- Высокий КПД: 91,7% при выходе 1 В / 120 А, частоте переключения 300 кГц и входном напряжении 12 В
- Отличные тепловые характеристики (температура полевого транзистора 53°C при полной нагрузке и скорости потока воздуха 200 линейных футов в минуту (LFM))
- Общий отклик на пульсации и скачкообразные изменения нагрузки на уровне +/-1,7%
- Полноценный сбор телеметрии посредством интерфейса PMBus, включая информацию о выходном напряжении, выходном токе, мощности и температуре
- Заказать BOM
- Схемотехника
- BOM
- Топология платы
- Тестирование
Проект PMP11328 представляет собой источник питания с высокой удельной мощностью, выходным током 30 А и интерфейсом PMBus, который удовлетворяет требованиям спецификации шины питания ядра ППВМ ZU9EG семейства Ultrascale+ от Xilinx и который предназначен для применения в удалённых радиомодулях (Remote Radio Unit, RRU) базовых станций. Данный источник питания генерирует выходное напряжение 0,85 В для шины питания при токе 25 А и имеет общие габариты печатной платы 55 мм x 40 мм. Наличие интерфейса PMBus упрощает программирование, позволяет производить пользовательское конфигурирование данного источника питания с использованием встроенной энергонезависимой памяти (Non-Volatile Memory, NVM), а также осуществлять адаптивное масштабирование напряжения (Adaptive Voltage Scaling, AVS) и регулировку напряжения. Данный источник питания также позволяет отслеживать выходное напряжение, выходной ток и температуру внешней горячей точки посредством интерфейса PMBus. Во всём диапазоне изменения нагрузки коэффициент нестабильности выходного напряжения составляет ±3%, а КПД превышает 82%.
Данный базовый проект имеет характер аппаратного решения.

- POL-преобразователь с входным напряжением 12 В и выходом 0,85 В/ 25 А с габаритами печатной платы 40 мм x 55 мм
- Высокий КПД (свыше 82%) при выходе 0,85 В/ 25 А и частоте переключения 500 кГц
- Адаптивное масштабирование напряжения (Adaptive Voltage Scaling, AVS), регулировка напряжения и отслеживание выходных напряжения/ тока/ температуры посредством интерфейса PMBus и графического интерфейса Fusion от TI
- Потери мощности 4 Вт при входном напряжении 12 В и выходе 0,85 В/ 12 А
- Увеличение/ уменьшение выходного напряжения на 12 мВ при скачкообразном изменении тока нагрузки на 8 А со скоростью 10 А/мкс
- Коэффициент нестабильности выходного напряжения ±3% во всём диапазоне изменения нагрузки (по переменному и постоянному току)
- Заказать BOM
- Схемотехника
- BOM
- Топология платы
- Тестирование
Проект PMP11399 представляет собой полноценную систему питания с интерфейсом PMBus для питания 3 ядер специализированных микросхем / ППВМ, памяти типа DDR3, терминирования напряжения VTT и генерирования вспомогательных напряжений, что обычно требуется в высокопроизводительных Ethernet-свитчах. Аппаратное обеспечение данного проекта дополнено графическим интерфейсом пользователя, который позволяет производить конфигурирование и мониторинг источников питания в формате реального времени.
Данный базовый проект имеет характер аппаратно-программного решения.

- Решение системы питания с входным напряжением 12 В и мощностью 300 Вт с использованием девяти понижающих преобразователей, предназначенных для установки непосредственно у нагрузки
- Обмен данными по PMBus позволяет конфигурировать схему горячей замены, понижающие преобразователи семейства SWIFT, многофазный ШИМ-контроллер и секвенсор / супервизор питания
- Преобразование питания с высокой удельной мощностью благодаря применению трассировки с расположением дросселя над ИС
- Изменение напряжений посредством PMBus и ШИМ
- Управление источниками питания с помощью входных сигналов на выводах общего назначения (GPI) UCD90240
- Заказать BOM
- Схемотехника
- BOM
- Топология платы
- Тестирование
Базовый проект имеет характер аппаратного решения.
- Два преобразователя питания с выходом 1,2 В / 10 А и один преобразователь с выходом 1,2 В / 6 А
- Понижающий преобразователь на переключаемых конденсаторах, многофазный понижающий преобразователь и одиночный понижающий POL-преобразователь
- Высокий КПД при малой нагрузке у всех решений
- Решения с высотой менее 2 мм
- Интегрированные на печатную плату тестовые устройства для управляемых имитаций скачкообразных изменений нагрузки
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
Базовый проект имеет характер аппаратного решения.

- Интегрированное звено питания с технологией NexFET и крайне низким сопротивлением "сток-исток" в открытом состоянии (RDSon); КПД свыше 88% при токе нагрузки 20 А
- Высокая гибкость решения благодаря регулируемому опорному напряжению и программируемой частоте переключения
- Дифференциальный контур управления не требует внешней компенсации
- Нагрев менее 17°C при полной нагрузке и без применения искусственного воздушного охлаждения
- Общая площадь решения менее 35 см2
- Схемотехника
- BOM
- Топология платы
- Тестирование
Базовый проект имеет характер аппаратно-программного решения.
- 4-фазный источник питания с выходом 0,9 В / 140 А для работы с ППВМ серии Stratix 10 GX
- Программирование значения выходного напряжения и изменение диапазона доспустимых рабочих значений напряжения с шагом 10 мВ с использованием интерфейса PMBus для работы интеллектуального интерфейса VID в ППВМ семейства Arria
- Vониторинг входного и выходного напряжений, тока, мощности и температуры с помощью интерфейса PMBus
- КПД 90% при входном напряжении 12 В и выходе 0,9 В / 60 А
- Схемотехника
- BOM
Базовый проект имеет характер аппаратного решения.
- Диапазон входного напряжения от 7 В до 14 В, выход 1 В / 15 А
- КПД 86,3% при полной нагрузке, входном напряжении 12 В и частоте переключения 300 кГц
- Быстрый динамический отклик на скачкообразные изменения нагрузки: +1.1% при изменении нагрузки на 25%
- Общие габариты решения: 0,575 дюйма x 0,85 дюйма (14,6 мм x 21,6 мм)
- Оптимизированное по габаритам решение для повторного использования дизайна
- Изменение и секвенсирование выходных напряжений посредством интерфейса PMBus
- Схемотехника
- BOM
- Топология платы
- Тестирование
В базовом проекте демонстрируется решение полнофункционального цифрового источника питания мощностью 1,2 кВт с тремя шинами выходным напряжений для применения в телекоммуникационных системах. Данный проект поддерживает входное напряжение с диапазоном 36 В – 60 В, и в нём генерируются два выхода 48 В/ 10 А (полномостовая схема) и один выход 5,5 В/ 30 А (схема с активным демпфером). В данном проекта используются синхронные выпрямители, а его КПД при полной нагрузке достигает значения 92%. Данное полнофункциональное цифровое решение включает в себя такие функции, как плавный запуск, секвенсирование напряжений питания при включении / выключении устройства, быстрый отклик на падение входного напряжения, а также такие функции защиты, как защита от повышенного напряжения, повышенного тока, перегрева и отключения при пониженном напряжении. Прочие устройства, такие как LM34927, UCC27324 и UCC27201 используются для генерирования напряжения смещения и управления полевыми транзисторами.
Данный базовый проект имеет характер аппаратного решения.

- Заказать BOM
- Схемотехника
- BOM
- Топология платы
- Тестирование
Базовый проект имеет характер аппаратного решения.
- Высокий КПД (до 98,4%)
- Высокое рабочее значение частоты переключения для обеспечения малогабаритности решения
- Простота дизайна благодаря использованию модуля GaN-полевых транзисторов LMG5200
- Полностью цифровое управление с использованием UCD3138A обеспечивает гибкость данного проекта
- Понижающая топология с синхронным выпрямлением и полумостовым удвоителем тока
- Схемотехника
- BOM
- Топология платы
- Тестирование
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
Проект источника питания предназначен для использования в качестве основного преобразователя питания для ППВМ семейства Arria GX II от Altera. Благодаря диапазону своего входного напряжения он может поддерживать адаптеры, рассчитанные на напряжение до 20 В. TPS40061 используется для генерирования выхода 12 В/ 7,5 А. TPS54550 используется для генерирования выхода 3,3 В/ 4,5 А.
Данный базовый проект имеет характер аппаратного решения.

- Заказать BOM
- Даташит
- Схемотехника
- BOM
- Тестирование
Проект представляет собой четырёхфазный источник питания с выходным током 70 А (максимальное значение выходного тока – 100 А) для питания ядра специализированной микросхемы с высоким током , в котором используются 2 TPS40140 и который предназначен для работы в системе от шины напряжения 12 В.
Данный базовый проект имеет характер аппаратного решения.
- Заказать BOM
- Схемотехника
- BOM
- Тестирование
PMP6776 – недорогой неизолированный синхронный понижающий источник питания. Дизайн использует синхронные понижающие преобразователи TPS56121 и TPS54620 и понижающие переключатели TPS54425 и TPS54225 для генерирования 7 выходов. Входной диапазон питания 10,8…13,2 В, выходные напряжения 1В @ 6А, 1.5В @ 4А, 1.8В @ 6А, 2В @ 2А, 2.5В @ 8А, 3.3В @ 8А, 1.2В @ 4А.

- Диапазон входных напряжений: 10.8…13.2В, поддержка 4,5В…14,5В;
- Все 7 DC-DC преобразователей расположены на односторонней PCB в форм-факторе 3,5”x3,5”;
- Дизайн отвечает требованиям по сиквенированию питания;
- Керамические конденсаторы на входе и выходе для экономии пространства и стоимости;
- Полностью протестированное решение
- Схемотехника
- BOM
- Топология платы
- Тестирование
В Xilinx выбрали TI для реализации данного решения для питания ППВМ семейства Zynq (а также других аналоговых решений от TI). Вы найдёте схему электрическую принципиальную и перечень элементов для решения, которое использовали в Xilinx в наборах для разработки.
Данный базовый проект имеет характер аппаратного решения.

- Даташит
- Схемотехника
- BOM
- Тестирование
Xilinx выбрала TI в качестве разработчика системы питания для ППВМ семейства Virtex 7 (наряду с другими аналоговыми решениями от TI). В данном проекте Вы найдёте схему электрическую принципиальную и перечень элементов для данного решения системы питания для Xilinx, реализованного на комплектах для разработки.
Данный базовый проект имеет характер аппаратного решения.
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
В системе управления питанием Artix7 используются силовые модули, линейные регуляторы и контроллеры PMBus для обеспечения основным и вспомогательным питанием всех узлов ПЛИС, включая DDR память. Графический интерфейс пользователя позволяет отслеживать напряжения и токи на шинах питания.
- Решение оптимизировано для работы от источника питания 12 В;
- 2 контроллера PMBus управляют в общей сложности 9 линиями питания;
- Модули питания поддерживают до 6 А выходного тока;
- Трансиверы питаются от LDO с низким уровнем шума;
- Синхронная динамическая энергозависимая DDR память с произвольным доступом позволяет хранить пользовательские код и данные;
- Протестированное решение.
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
Компания Xilinx выбрала TI как поставщика решений питания для Kintex 7 FPGA (наряду с другими аналоговыми решениями от TI). Вы найдете схемы и BOM для решения Xilinx с использованием наборов разработчика.
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
Решение использует несколько TPS54325 и другие силовые компоненты TI для питания Xilinx Zynq FPGA. Обеспечивается питание всех шин, включая память DDR3, от входного напряжения 12 В.

- Обеспечивает питанием все шины, необходимые для работы Zynq FPGA;
- Работает с широким диапазоном входного напряжения: 5..12 В;
- Высокая плотность компонентов экономит площадь платы;
- Поддерживает память DDR3;
- Оптимальное сочетание переключателей и LDO для лучшего распределения электроэнергии;
- Дизайн протестирован и готов к подключению Zynq FPGA.
- Схемотехника
- BOM
- Топология платы
- Тестирование
PMP8571 представляет собой простое в использовании решение питания, в котором применены силовые модули с интегрированными катушками индуктивности, для FPGA Cyclone5 от Altera. В этом проекте использованы TPS84621 и TPS84320, а также TPS51200 для создания 5 шин питания FPGA.

- Даташит
- Схемотехника
- BOM
- Тестирование
Базовый проект представляет собой решение системы питания для ППВМ семейства Arria V от Altera. В данном решении для облегчения процесса разработки решения системы питания для ППВМ семейства Arria V от Altera используются интегрированные модули дросселей. Также в данном проекте реализована функция секвенсирования питания, необходимая для ППВМ.
Данный базовый проект имеет характер аппаратного решения.

- Схемотехника
- BOM
- Тестирование
Проект PMP9335 предназначен для применения с ППВМ семейства Zynq от Xilinx, и в нём используются TPS84A20 и TPS84320. В данном проекте также используется внешний таймер с целью установления частоты переключения на значение 300 кГц. Кроме того, в данном проекте осуществляется управляемое секвенсирование шин напряжений питания при включении и выключении устройства.
Данный базовый проект имеет характер аппаратного решения.

- Предназначен для применения с ППВМ семейства Zynq от Xilinx
- Компактное и простое в использовании решение на базе модулей понижающих регуляторов напряжения TPS84A20 и TPS84320
- Управляемое секвенсирование шин напряжений питания при включении и выключении устройства
- Будучи предназначенным для использования в качестве подключаемого модуля, данный проект подразумевает использование дополнительной сглаживающей ёмкости или внешней печатной платы
- Схемотехника
- BOM
- Топология платы
- Тестирование
Базовый проект PMP9357 представляет собой полноценное решение питания для FPGA семейства Arria V от Altera. В данном проекте для организации всех необходимых шин питания для FPGA используются несколько синхронных понижающих преобразователей TPS54620, LDO, а также терминирующий регулятор DDR. Для правильного секвенсирования питания используется секвенсер/ монитор питания UCD90120A, которым можно управлять по I2C.
Данный базовый проект имеет характер аппаратного решения.
- Имеет все необходимые шины питания для FPGA семейства Arria V от Altera
- Проект оптимизирован для поддержки входа 5 В
- Крайне высокая плотность установки компонентов на печатной плате, что позволяет уменьшить её габариты
- Оптимальное сочетание импульсных регуляторов и LDO позволяет добиться наилучшего распределения питания
- Поддерживает устройство памяти DDR3
- Данный проект протестирован и готов к работе по организации питания для FPGA семейства Arria V
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
В базовом проекте PMP9365 генерируются все шины, необходимые для питания ППВМ семейства Stratix V от Altera. В данном проекте используются несколько последовательно соединённых модулей LMZ3, LDO и терминирующий регулятор DDR для обеспечения всех необходимых шин для питания ППВМ. В данном проекте также используются два LM3880 для гибкого секвенсирования питания при включении и выключении. В данном проекте используется входное напряжение 12 В.
Данный базовый проект имеет характер аппаратного решения.

- Генерирует все шины, необходимые для питания ППВМ семейства Stratix® V от Altera®
- Данный проект оптимизирован для поддержки входного напряжения 12 В
- Интегрированное секвенсирование питания при включении и выключении
- Поддержка памяти типа DDR3
- Модульный дизайн для простоты использования
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
В базовом проекте PMP9407 генерируются все шины, необходимые для питания мультигигабитных приёмопередатчиков (MGT) в ППВМ Virtex® Ultrascale™ от Xilinx. Данный проект поддерживает входное напряжение 5 В и имеет интерфейс PMBus для мониторинга тока и напряжения, изменения напряжения, управления временами задержек и мониторинга ошибок. В нём используются два TPS544B20 с встроенной функцией измерения тока, наличие которых позволяет избавиться от необходимости в использовании внешнего токочувствительного резистора. Также данный проект соответствует требованиям Xilinx к низкому уровню пульсации выходного напряжения на шинах MGT.
Данный базовый проект имеет характер аппаратно-программного решения.

- Генерирует все шины, необходимые для питания MGT в ППВМ Virtex® Ultrascale™ от Xilinx
- Проект оптимизирован для поддержки входного напряжения 5 В
- Низкий уровень пульсации выходного напряжения с амплитудой менее 10 мВ
- Интегрированное секвенсирование при включении и выключении
- Интерфейс PMBUS для отслеживания выходных напряжения и тока
- На шинах MGTAVCC и MGTAVTT производится измерение тока полевыми транзисторами без потерь, благодаря чему отсутствует необходимость в использовании внешнего токочувствительного резистора
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
В базовом проекте PMP9408 генерируются все шины, необходимые для питания мультигигабитных приёмопередатчиков (MGT) в ППВМ Virtex® Ultrascale™ от Xilinx. В нём используется интерфейс PMBus для мониторинга тока и напряжения, а также он соответствует требованиям Xilinx к низкому уровню пульсации выходного напряжения. В данном проекте используется входное напряжение 5 В, и он представляет собой бюджетное дискретное решение.
Данный базовый проект имеет характер аппаратно-программного решения.

- Генерирует все шины, необходимые для питания MGT в ППВМ Virtex® Ultrascale™ от Xilinx
- Проект оптимизирован для поддержки входного напряжения 5 В
- Низкий уровень пульсации выходного напряжения с амплитудой менее 10 мВ
- Интегрированное секвенсирование при включении и выключении
- Интерфейс PMBUS для отслеживания выходных напряжения и тока
- Дискретное бюджетное решение
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
В базовом проекте PMP9444 генерируются все шины, необходимые для питания ППВМ семейства Kintex UltraScale от Xilinx. В нём используются два UCD90120A для гибкого секвенсирования при включении и выключении питания, а также для мониторинга напряжения и тока и определения диапазона допустимых рабочих напряжением по интерфейсу PMBus. В данном проекте используется входное напряжение 12 В.
Данный базовый проект имеет характер аппаратного решения.

- Генерирует все шины, необходимые для питания ППВМ семейства Kintex UltraScale от Xilinx
- Проект оптимизирован для поддержки входного напряжения 12 В
- Интегрированное секвенсирование при включении и выключении питания
- Интерфейс PMBUS для отслеживания выходных напряжения и тока
- Модульный дизайн для простоты использования
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
В базовом проекте PMP9449 генерируются все шины, необходимые для питания ППВМ семейства Arria V GX от Altera. В нём используется TPS38600 для мониторинга входного напряжения и секвенсирования питания при включении. В данном проекте используются бюджетные и малогабаритные дискретные ИС, и он работает от одного напряжения питания 5 В.
Данный базовый проект имеет характер аппаратного решения.

- Генерирует все шины, необходимые для питания ППВМ семейства Arria® V GX от Altera®
- Проект оптимизирован для поддержки входного напряжения 5 В
- Интегрированное секвенсирование питания
- Бюджетное дискретное решение
- Малогабаритное решение
- Схемотехника
- BOM
- Топология платы
- Тестирование
В базовом проекте PMP9463 генерируются все шины, необходимые для питания мультигигабитных приёмопередатчиков (MGT) в ППВМ Ultrascale™ Kintex® от Xilinx. В нём используется интерфейс PMBus для мониторинга тока и напряжения, а также он соответствует требованиям Xilinx к низкому уровню пульсации выходного напряжения. В данном проекте используется входное напряжение 5 В, и он представляет с собой бюджетное дискретное решение.
Данный базовый проект имеет характер аппаратно-программного решения.

- Генерирует все шины, необходимые для питания MGT в ППВМ Ultrascale™ Kintex® от Xilinx
- Проект оптимизирован для поддержки входного напряжения 5 В
- Низкий уровень пульсации выходного напряжения с амплитудой менее 10 мВ
- Интегрированное секвенсирование при включении и выключении
- Интерфейс PMBUS для отслеживания выходных напряжения и тока
- Дискретное бюджетное решение
- Заказать BOM
- Заказать PCB
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
Референс дизайн PMP9475 с входом 12 В обеспечивает все шины питания, необходимые для питания системы Xilinx's Virtex® UltraScale FPGA в компактном, высокоэффективном решении. Этот дизайн использует несколько регуляторов напряжения PMBus Point-Of-Load компании TI для простоты проектирования/ конфигурации и телеметрии критических шин. Дизайн включает UCD90120A для гибкого определения последовательности включения и выключения питания, а также контроля напряжения, тока и допустимых рабочих напряжений через интерфейс PMBus.

- Обеспечивает все шины питания, необходимые для Xilinx Virtex® UltraScale™ FPGA;
- Модель оптимизирована для входного напряжения питания 12 В;
- Определение последовательности включения и выключения питания;
- PMBus интерфейс с предоставлением информации о выходным напряжением и токе;
- Функция диапазона допустимых напряжений.
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
Полностью автономный IEEE802.3at, Type 2 (30 Вт) 4-хпортовый источник питания для оборудования PoE. 2 дополнительных порта обеспечивают питание оборудования высокой мощности (до 60 Вт). При этом оба порта поддерживают передачу данных Gigabit Ethernet 1000BASE-T.
Система состоит из 2-х плат: материнская плата (TPS23861EVM-612) и дочерняя плата (TPS23861EVM-613). Дочерняя плата включает в себя два контроллера TPS23861 IEEE 802.3at PoE PSE. Материнская плата обеспечивает мультипортовый интерфейс для дочерней платы. Кроме того, материнская плата предоставляет интерфейсы для двух дополнительных плат: MSP-EXP430G2 LaunchPad ™ (если требуется управлять питанием) и USB-TO-GPIO интерфейс (если требуется управление питанием с помощью PC GUI).

- TPS23861 PSE устройство по-умолчанию автономно, цифровой интерфейс не требуется;
- Пройдены UNH-IOL PoE Conformance/Interoperability и SIFO type 1/type 2 серии тестирований;
- Четыре IEEE802.3at, type 2 (30 Вт) порта и два нестандартных порта, поддерживающих оборудование высокой мощности (до 60 Вт);
- Вся конструкция питается от одного источника питания постоянного тока. Питание логики осуществляется установленным стабилизатором на 3,3 В (LM5007);
- I2C интерфейс позволяет программировать устройство с помощью графического интерфейса на ПК или с помощью внешнего устройства;
- Светодиоды состояния портов обеспечивают простую индикацию в полностью автономном режиме.
- Даташит
- Схемотехника
- BOM
- Топология платы
TIDA-00324 представляет собой базовый проект источника питания с входным напряжением 12 В и выходом 1,2 В/ 120 А, в котором акцент делается на многофазном контроллере TPS53631 и интеллектуальном звене питания CSD95372BQ5M. Данный базовый проект может быть использован для разработки решения системы питания для ядра ЦП или решения системы питания для DDR4 с целью ускорения процессов разработки и вывода продукции на рынок.
Данный базовый проект имеет характер аппаратного решения.

- Базовый проект с входным напряжением 12 В и выходом 1,2 В / 120 А, в котором используются многофазный контроллер и звено питания
- В данном базовом проекте доступны перечень элементов, схема электрическая принципиальная и тестовые данные
- Данный проект может быть использован для питания ядра ЦП, памяти DDR или других применений, в которых требуется использование многофазного контроллера в связке со звеном питания
- TPS53631 совместим с последовательным VID (SVID) платформы VRx от Intel® и способен работать в 1-, 2- или 3-фазной конфигурациях, имея продвинутую архитектуру управления D-CAP+ с продвинутым интерфейсом связи PMBus для настройки устройств и получения данных телеметрии системы
- Интеллектуальное звено питания CSD95372BQ5M представляет собой устройство с высокой степенью оптимизации для использования в высокомощных применениях с высокой удельной мощностью, в котором интегрированы ИС драйвера и силовые полевые транзисторы для реализации коммутационной функции звена питания с точными измерениями тока и температуры с целью упрощения дизайна системы и повышения точности
- Схемотехника
- BOM
- Топология платы
- Тестирование
В базовом проекте TIDA-00403 для построения решений дальномеров используются готовые отладочные модули с применением алгоритмов мини-ЦСП TLV320AIC3268. С помощью пакета разработки PurePath Studio можно одним кликом мыши создать надёжную систему ультразвукового дальномера с пользовательскими настройками. Пользователь может изменять характеристики генерирования ультразвуковых импульсов, а также алгоритмы детектирования под конкретные промышленные и измерительные применения, что позволит пользователям преодолеть ограничения прочих датчиков с фиксированными функциями, а также вместе с этим повысить надёжность измерений. Два GPIO-вывода TLV320AIC3268 автоматически активируются для индикации передачи и приёма ультразвукового импульса. Время пролёта сигнала определяется благодаря мониторингу данных GPIO-выводов головным МК.
Данный базовый проект имеет характер аппаратно-программного решения.

- Прототипирование с помощью готовых к использованию отладочных модулей и компьютера для бюджетной отладки и проектирования
- Мини-ЦСП с PurePath Studio для повышения гибкости и ускорения вывода готовой продукции на рынок
- Генерирования ультразвуковых импульсов с частотой 40 кГц при частоте выборок Fs 96 кГц; для получения более высоких частот ультразвуковых импульсов доступна частота Fs 192 кГц
- Схема детектирования с фильтром Чебышева и пиковым детектором позволяет избежать ложного срабатывания из-за фонового шума
- Автоматическая активация GPIO-выводов для вычисления времени пролёта (TOF) сигнала головным МК
- Включает в себя руководство для начала работы / проекта, а также протестированный пример технологического процесса в PurePath Studio для начала работы
- Заказать BOM
- Заказать PCB
- Даташит
- Схемотехника
- Програмное обеспечение
- BOM
- Топология платы
- Тестирование
Базовый проект представляет собой решение устройства формирования сигнала для коммутаторов стандарта QSFP+ с портами на передней панели с поддержкой двух портов 40GbE, удовлетворяющих требованиям SFF-8431 к 40GbE (CR4/ SR4/ LR4) и 10GbE. Данный проект предназначен для использования с оптическими и пассивными/ активными медными кабелями. Он является своего рода «удлинителем» между переключающей специализированной микросхемой и портом QSFP+ на передней панели, что часто требуется для наиболее удалённых портов коммутаторов с инфраструктурой «Top-of-Rack» (ToR) или для встраиваемых промежуточных реализаций линейных карт QSFP+.
Данный базовый проект имеет характер аппаратного решения.

- Наращиваемая реализация QSFP+ с портами на передней панели с формированием сигнала для поддержки стандартов 40GbE/ 10GbE по оптическим и пассивным медным кабелям
- Является своего рода «удлинителем» между коммутатором и портом на передней панели, увеличивая ограничение по потерям в головном канале согласно nPPI/ SFF-8431 на величину до 3 раз
- Малопотребляющее бюджетное решение устройства формирования сигнала с портами на передней панели
- Предназначен для коммутаторов с инфраструктурой «Top-of-Rack» (ToR) и систем линейных карт
- Одно напряжение питания, отсутствие необходимости в прошивке, отсутствие необходимости в радиаторе, отсутствие необходимости в опорном тактовом сигнале
- Протестированный в лабораторных условиях пример программного обеспечения с прилагающимися тестовыми данными согласно спецификациям 40GbE/ 10GbE
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект представляет собой решение устройства формирования сигнала для коммутаторов стандарта QSFP28 с портами на передней панели с поддержкой двух портов 100GbE, удовлетворяющих требованиям SFF-8431 к 100GbE (CR4/ SR4/ LR4), 40GbE (CR4/ SR4/ LR4) и 10GbE. Данный проект предназначен для использования с оптическими и пассивными / активными медными кабелями. Он является своего рода «удлинителем» между переключающей специализированной микросхемой и портом QSFP28 на передней панели, что часто требуется для наиболее удалённых портов коммутаторов с инфраструктурой «Top-of-Rack» (ToR) или для встраиваемых промежуточных реализаций линейных карт QSFP28. Данный базовый проект предоставляет пользователям гибкость в виде возможности модернизации повторителя DS280BR810 до совместимого по выводам ретаймера DS250DF810.
Данный базовый проект имеет характер аппаратного решения.
- Наращиваемая реализация QSFP28 с портами на передней панели с формированием сигнала для поддержки стандартов 100GbE/ 40GbE/ 10GbE по оптическим и пассивным медным кабелям
- Является своего рода «удлинителем» между коммутатором и портом на передней панели, увеличивая ограничение по потерям в головном канале согласно CAUI-4 на величину до 3 раз
- Малопотребляющее бюджетное решение устройства формирования сигнала с портами на передней панели
- Предназначен для коммутаторов с инфраструктурой «Top-of-Rack» (ToR) и систем линейных карт
- Одно напряжение питания, отсутствие необходимости в прошивке, отсутствие необходимости в радиаторе, отсутствие необходимости в опорном тактовом сигнале
- Протестированный в лабораторных условиях пример аппаратного обеспечения с прилагающимися тестовыми данными согласно спецификациям 100GbE/ 40GbE/ 10GbE
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
Проект понижающего преобразователя с TPS53515 и дросселем, установленным над МС, позволяет уменьшить площадь печатной платы и имеет КПД свыше 87%, потери мощности 2,6 Вт при токе нагрузки 12 А и уровень пульсаций выходного напряжения 12 мВ, для чего требуется использование всего лишь 10 керамических выходных конденсаторов ёмкостью 22 мкФ каждый. Данный базовый проект источника питания поддерживает входное напряжение 12 В и генерирует выходное напряжение 1,2 В при выходном токе 12 А и частоте переключения 1 МГц.
Данный базовый проект имеет характер аппаратного решения.
- КПД свыше 87% при входном напряжении 12 В, выходном напряжении 1,2 В и частоте переключения 1 МГц
- Потери мощности 2,6 Вт при выходной мощности 11,8 Вт
- Пульсации выходного напряжения с амплитудой 12 мВ при выходном токе 5 А и частоте переключения 1 МГц
- Увеличение выходного напряжения на 16 мВ при скачкообразном росте тока нагрузки с 5 А до 10 А со скоростью 2,5 А/мкс
- Уменьшение выходного напряжения на 17 мВ при скачкообразном падении тока нагрузки с 10 А до 5 А со скоростью 2,5 А/мкс
- Схемотехника
- BOM
- Топология платы
- Тестирование
Проект TIDA-00716 представляет собой компактное интегрированное решение для FPGA Spartan6 от Xilinx. В данном проекте показывается пример применения TPS650250 в качестве микросхемы по принципу «всё в одном» для организации шин питания Spartan6. Данный проект базируется на семействе Spartan6 LXT, но может быть применён для питания семейства Spartan6 LX. Благодаря управляемому пользователем внешнему секвенсированию, а также наличию независимых сигналов разрешения и внешних резистивных делителей TPS650250 является простым и гибким решением, которое может быть использовано для нескольких семейств Spartan6. Данная микросхема управления питанием имеет диапазон входного напряжения от 3,5 до 5,5 В и может работать от напряжения питания 5 В или от одиночной Li-Ion батареи. Данный проект был испытан и соответствует требованиям промышленных применений (от -40 до 85 °C).

- Для питания Spartan 6 используются 3 высокоэффективных понижающих преобразователя
- Дополнительные LDO на 200 мА для питания периферийных шин или других шин входа/ выхода FPGA
- Независимые сигналы разрешения для DC/ DC-преобразователей и LDO
- Регулируемое посредством резистивного делителя выходное напряжение
- Данный проект включает в себя отчёт об испытаниях, руководство по отладочному модулю и файлы проекта для ускорения процесса отладки
- Схемотехника
- BOM
- Топология платы
- Тестирование
TIDA-00858 реализует новый подход к полномостовым выпрямителям. Этот модуль заменяет диоды на 4 n-канальных транзисторных MOSFET и управляется контроллером LM74670-Q1 в конфигурации полномостового выпрямителя. Решение LM74670-Q1 с нулевым током потребления является весьма эффективной заменой диодов с потерями.
Модуль преобразует до 45 В переменного напряжения в напряжение постоянного тока без использования диодов. LM74670-Q1 может работать с переменным входным напряжением частотой до 300 Гц и до 100 А выходного тока. При этом он выделяет меньше тепла по сравнению с выпрямителями на основе диодов Шоттки.
- Поддержка входного напряжения 45 В переменного тока;
- Быстрый отклик на изменение направления тока <5 мксек.;
- Более эффективное решение для выпрямителей с высоким током;
- Поддержка входного переменного тока с частотой до 300 Гц;
- Нулевое потребление и малый ток утечки по сравнению с диодами.
- Схемотехника
- BOM
- Топология платы
- Тестирование
Базовый проект имеет характер аппаратного решения.

- Поддерживает опцию двух напряжений питания ППВМ семейства MAX 10 для задействования её полного функционала
- Для организации данного экономически эффективного и простого решения системы питания требуется использование лишь трёх DC/DC-преобразователей
- Благодаря своей небольшой площади (менее 300 мм2) данный проект подходит для применения в системах с ограничением по габаритам
- КПД 92% при нагрузке, равной половине от максимального номинального значения, и КПД 89% при полной номинальной нагрузке, медленный нагрев и высокая степень надёжности
- Поддерживает функцию мгновенного запуска для обеспечения запуска ППВМ семейства MAX 10 за минимально возможное время
- Данный проект подходит для применения в высокотемпературных системах благодаря тому, что использованные в нём устройства и пассивные компоненты рассчитаны на работу при температуре до 125°C, а также благодаря наличию в нём функции предупреждения о достижении высокой температуры (120°C)
- Даташит
- Схемотехника
- BOM
- Топология платы
Два выхода данного контроллера рассчитаны на удовлетворение требований шестифазной шины питания ядра по току 240 А и напряжению 0,8 В, а также вспомогательной шины питания с током 20 А и напряжением 0,85 В. Наличие интеллектуальных силовых питания и интегрированного интерфейса PMBusTM упрощает регулировку выходного напряжения и сбор телеметрии с ключевыми параметрами системы. Данный проект позволяет осуществлять конфигурирование, регулировку выходного напряжения и компенсационную регулировку источника питания, а также мониторинг входного и выходного напряжений, тока, мощности и температуры.
Fusion Digital Power DesignerTM от компании TI используется для программирования, мониторинга, проверки и численных измерений параметров данной системы питания ППВМ.
Базовый проект имеет характер аппаратно-программного решения.

- Дизайн с двумя шинами по схеме "6 + 1": высокомощная шина питания и однофазная вспомогательная шина
- Программирование значения выходного напряжения и других параметров ИС, а также изменение диапазона допустимых рабочих значений напряжения с использованием интерфейса PMBus
- Мониторинг входного и выходного напряжений, тока, мощности и температуры с помощью интерфейса PMBus
- Максимальные значения КПД шины питания и вспомогательной шины 90% и 91% соответственно
- Даташит
- Схемотехника
- Програмное обеспечение
- BOM
- Топология платы
- Тестирование
Базовый проект имеет характер аппаратного решения.

- Простой дизайн модуля питания
- Общая площадь решения составляет менее 50 мм2
- Высокий выходной ток (до 2 А при входном напряжении от 5 В)
- Широкий диапазон входного напряжения (от 3 В до 15,2 В)
- Низкий уровень шума (амплитуда пульсаций выходного напряжения менее 10 мВ)
- Данное решение предназначено для работы при температуре окружающей среды до 125°C
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект имеет характер аппаратного решения.

- Понижающий преобразователь мощностью 180 Вт с двумя выходами
- КПД: 96% (типовое значение) при нагрузке мощностью 180 Вт; 97% (типовое значение) при нагрузке мощностью 83 Вт
- Синхронизация частот переключения двух каналов
- Дифференциальное дистанционное измерение напряжений на обоих выходных каналах
- Выходной дроссель с планарными выходами
- Компактное решение с габаритами 47 мм x 59 мм, предназначенное для применения в серверных источниках питания
- Даташит
- Схемотехника
- BOM
- Топология платы
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование

- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование

- Даташит
- Схемотехника
- BOM
- Топология платы

- Даташит
- Схемотехника
- BOM
- Топология платы

- Даташит
- Схемотехника
- BOM
- Топология платы
- Compact 100-V power stage design with switching up to 1MHz
- Independent PWM inputs for high side and low side with cross conduction protection
- Low propagation delay of 16ns, delay matching of 1ns typical
- Driver VDD operating range 6 V to 16 V
- Negative voltage capability tolerates high noise environments
- Enable with low standby current
- Даташит
- Схемотехника
- BOM
- Топология платы
Одноканальный источник тактовых импульсов нельзя использовать для тактирования нескольких тактовых входов в высокопроизводительных процессорных устройствах, например, таких как многоядерные ARM Cortex-A15 процессоры 66AK2Ex и AM5K2Ex, так как чрезмерная нагрузка, помехи от рассогласования и шумы негативно влияют на производительность. Однако этого можно избежать, используя несколько источников тактовых импульсов вместо одного. Этот дизайн демонстрирует генерирование тактовых сигналов для семейств 66AK2Ex и AM5K2Ex процессоров Keystone II с ядром ARM Cortex-A15 + DSP и многоядерных ARM процессоров путем использования дерева дифференциальных тактовых сигналов. Дизайн демонстрирует законченное решение для генерации всех необходимых тактовых сигналов для ядер и периферии SoC.

- Дерево дифференциальных тактовых сигналов для многоядерных ARM Cortex-A15 систем на кристалле 66AK2Ex и AM5K2Ex;
- Использование CDCM6208 для генерации всех необходимых тактовых сигналов, необходимых для ядер и периферии;
- Графический интерфейс пользователя для управления регистрами;
- Завершенный системный дизайн с принципиальной схемой, BOM, дизайн файлами и руководству по проектированию аппаратной части.
- Даташит
- Схемотехника
- BOM
- Топология платы
Устройства K2E требуют секвенсирования источников питания в определённом порядке. В данном проекте продемонстрирован метод секвенсирования питания для многоядерных процессоров семейств 66AK2Ex и AM5K2Ex с архитектурой KeyStone II на базе ARM + ЦСП и только ARM с использованием UCD9090. UCD9090 представляет собой 10-шинное устройство секвенсирования и отслеживания питания с адресацией с интерфейсами PMBus / I2C. UCD9090 обеспечивает как секвенсирование, так и распределение по времени включения источников питания. В данном проекте демонстрируется конкретный пример реализации секвенсирования питания для платформы отладочного модуля K2E.
Данный базовый проект имеет характер аппаратно-программного решения.

- Базовая реализация секвенсирования источников питания для систем на кристалле (SoC) 66AK2Ex и AM5K2Ex
- В данном проекте используется UCD9090 для секвенсирования и отслеживания источников девяти шин напряжения питания
- В данном проекте используется программное обеспечение Fusion Digital Power Designer для настройки и программирования UCD9090
- Полноценный базовый проект системы со схемой электрической принципиальной, перечнем элементов, файлами проекта и руководством по аппаратной части проекта, реализованный на платформе отладочного модуля K2E для тестирования и отладки
- Даташит
- Схемотехника
- BOM
- Топология платы
В проекте от TI демонстрируется использования одного операционного усилителя в качестве ограничителя скорости изменения напряжения. В системах управления клапанами или двигателями резкие изменения напряжений или токов могут стать причинами механических повреждений. Благодаря ограничению скорости изменения управляющих напряжений в схемах управления напряжения нагрузки могут увеличиваться и уменьшаться с безопасными скоростями изменения.
Данный базовый проект имеет характер аппаратного решения.

- Программируемое путём изменения номиналов компонентов значение скорости изменения напряжения
- Диапазон скорости изменения напряжения от 20 В/мкс до 20 В/с
- Работа от двух или одного напряжений питания
- Управление нарастанием/ спаданием выхода операционного усилителя
- Даташит
- Схемотехника
- BOM
- Топология платы