forward

Macro Remote Radio Unit (RRU)

Описание:

В данном базовом проекте генерируется выходное напряжение 5,1 В при выходном токе 9 А из входного напряжения 48 В. Данный преобразователь также можно использовать с автомобильной шиной напряжения 48 В.

Базовый проект имеет характер аппаратного решения.

Возможности:

  • Подходит для применения в телекоммуникационных системах
  • Малые габариты решения (силовое звено: 24 мм x 44 мм)
  • Для ослабления отражённых пульсаций добавлен входной фильтр
  • Очень низкий коэффициент нестабильности по нагрузке

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:

Данный базовый проект имеет выход с напряжением 28 В при входном напряжении 48 В для питания чувствительных к шумам нагрузок.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Разработан с акцентом на максимально низкий уровень шумов
  • Благодаря постоянному выходному току подходит для питания РЧ-силовых каскадов
  • Широкий диапазон входного напряжения (36 В – 60 В)
  • Выходной ток до 2 А
  • Пульсация входного и выходного напряжений с разбросом менее 50 мВ

Документация:
  • Схемотехника
  • BOM
Описание:

Базовый проект генерирует выход 6 В / 31 А из телекоммуникационного постоянного входного напряжения с широким диапазоном от 18 В до 60 В. UCC2897A управляет силовым звеном однотактного прямоходового преобразователя с активным демпфером. Низкие заряд затвора и сопротивление сток-исток в открытом состоянии CSD18540Q5B, используемых в качестве автономных синхронных выпрямителей, позволяют КПД данного проекта при максимальной нагрузке достигать значений, превышающих 94%. Наличие компактных драйверов UCC27511 позволяет упростить схему управления затворами синхронных выпрямителей.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Высокий КПД (свыше 95%)
  • Низкопрофильное решение, максимальная высота компонентов составляет менее 0,5 дюйма (12,5 мм)
  • Автономные синхронные выпрямители позволяют упростить схему управления

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В базовом проекте PMP10520 генерируются все шины (1 В/ 20 А, 1,2 В/ 30 А, 1,8 В/ 4 А), необходимые для питания мультигигабитных приёмопередатчиков (MGT) в ППВМ семейства Virtex® Ultrascale™ от Xilinx. В данном проекте используются входное напряжение 5 В интерфейс PMBus для мониторинга тока и напряжения, смещения напряжения, регулировки времён задержек, а также для мониторинга ошибок. В проекте используются TPS544C20 и TPS544B20 с интегрированной функцией измерения тока, благодаря которым в нём отсутствует необходимость применения внешнего токочувствительного резистора. Также данный проект удовлетворяет требованиям Xilinx по низкому уровню пульсаций напряжения на шинах питания MGT.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Генерирует все шины, необходимые для питания MGT в ППВМ семейства Virtex® Ultrascale™ от Xilinx
  • Проект оптимизирован для поддержки входного напряжения 5 В
  • Низкий уровень пульсации выходных напряжений с амплитудой менее 10 мВ
  • Интегрированное секвенсирование при включении и выключении благодаря использованию LM3880
  • POL-преобразователи с интегрированным интерфейсом PMBUS для отслеживания выходных напряжения и тока
  • Измерение тока на шинах MGTAVCC и MGTAVTT с использованием полевых транзисторов, благодаря чему в данном проекте отсутствует необходимость в использовании токочувствительного резистора

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В базовом проекте PMP10555 генерируются все шины, необходимые для питания ППВМ/ систем на кристалле (SoC) семейства Ultrascale® от Xilinx®, выполненных по техпроцессу 16 нм, в составе мобильных базовых радиостанций. В данном проекте используются понижающий преобразователь с интерфейсом PMBus, выходным током 20 А и интегрированным полевым транзистором для питания ядра и две ИС понижающих регуляторов напряжения с несколькими выходами для генерирования остальных требуемых шин напряжений питания ППВМ. В состав данного проекта также входят два LM3880, предназначенные для гибкого секвенсирования напряжений питания при включении и выключении устройства. В данном проекте используется входное напряжение 12 В.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Генерирует все шины, необходимые для питания ППВМ семейства Virtex® Ultrascale® от Xilinx® в составе мобильных базовых радиостанций
  • Проект оптимизирован для поддержки входного напряжения 12 В
  • Интерфейс PMBUS для отслеживания выходных напряжения и тока на шине питания ядра
  • Интегрированное секвенсирование при включении и выключении
  • Возможность изменения напряжения на шине питания ядра

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В базовом проекте PMP10600.1 генерируются все шины напряжений, необходимые для питания ППВМ серии Zynq® 7000 (XC7Z015) от Xilinx®. В данном проекте используются несколько последовательно подключённых модулей LMZ3, LDO-регуляторов напряжения и терминирующий регулятор DDR. В данном проекте также используется один LM3880 для секвенсирования напряжений питания при включении и выключении устройства. В данном проекте используется входное напряжение 12 В.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Генерирует все шины, необходимые для питания ППВМ серии Zynq® 7000 (XC7Z015) от Xilinx®
  • Данный проект оптимизирован для поддержки входного напряжения 12 В
  • Интегрированное секвенсирование напряжений питания при включении и выключении устройства
  • Поддержка памяти типа DDR3
  • Модульный дизайн для простоты использования

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The PMP10613 reference design provides all the power supply rails necessary to power Xilinx® Zynq® 7000 series (XC7Z045) FPGA. This design uses several LMZ3 series modules, LDOs, and a DDR termination regulator to provide all the necessary rails to power the FPGA. It also features one LM3880 for power up and power down sequencing. This design uses a 12V input.

Возможности:

Provides all the power supply rails needed for a Xilinx® Zynq® 7000 series (XC7Z045) Design optimized to support 12V input On board power up and power down sequencing Supports DDR3 memory device Module design for ease of use

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Проект PMP10630 представляет собой полноценное решение системы питания с высокой плотностью мощности для ППВМ XCKU040 семейства Kintex® UltraScale™ от Xilinx®. В данном проекте для генерирования всех необходимых шин напряжений питания при малых габаритах решения 36 мм x 43 мм (1,4 дюйма x 1,7 дюйма) используется оптимальная связка из модулей семейства SIMPLE SWITCHER® и LDO-регуляторов напряжения. Данный проект включает в себя последовательный модуль LMZ31704 семейства LMZ3 для генерирования шины напряжения питания ядра и три последовательных наномодуля LMZ21700/1. В данном проекте организовано секвенсирование напряжений питания с использованием секвенсора LM3880, а также имеется опциональный источник питания для памяти DDR3 с использованием регулятора напряжения терминирования DDR LP2998. Данный базовый проект работает от постоянного входного напряжения 12 В, а общая выходная мощность составляет 6 Вт.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Полноценное решение системы питания для ППВМ XCKU040 семейства Kintex® UltraScale™ от Xilinx®
  • Простота дизайна и высокая плотность мощности благодаря использованию модулей питания семейства SIMPLE SWITCHER®
  • Простое и гибкое секвенсирование напряжений питания с использованием LM3880
  • Компактное решение с габаритами 1,4 дюйма x 1,7 дюйма (36 мм x 43 мм)
  • Генерирование напряжения терминирования DDR с использованием LP2998
  • Печатная плата данного базового проекта была протестирована, и к ней прилагаются отчёт о результатах тестирований и фалы проекта

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В базовом проекте PMP10852 используются LM5117, CSD18563 в качестве полевого транзистора верхнего уровня и 2 x CSD18532 в качестве полевых транзисторов нижнего уровня. PMP10852 принимает входное напряжение в диапазоне от 27 В до 41 В и генерирует мощность 180 Вт (выход 12 В/ 15 А). Габариты данного решения крайне малы, его общая площадь составляет всего лишь 1200 мм2 (габариты 30 мм x 40 мм). КПД данного проекта при полной нагрузке составляет около 95%.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Высокая мощность (180 Вт)
  • Широкий диапазон входного напряжения (27 В – 41 В)
  • Малогабаритное решение (площадь 1200 мм2)
  • КПД 95%

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

PMP10898 был разработан для питания радиопередатчиков высокой частоты «Telecom 48V», потребляющих 6 В, 7 А. Такое применение требует низкого уровня шума и высокой скорости динамического отклика, когда нагрузка переключается от нулевой до полной. Кроме того, необходимо низкое выделение тепла для работы на открытом воздухе в широком температурном диапазоне без дополнительного охлаждения. 

Возможности:

  • Низкий уровень колебаний и хорошее затухание для чувствительных к шумам приложений, таких как высокочастотное радио;
  • Испытано при полной нагрузке без вентилятора;
  • Испытано с шагом нагрузки от почти нулевой до полной;
  • Запас прочности: 75° запас по фазе, 20 дБ запас по усилению;
  • Решение протестировано, включает полный протокол испытаний, схему и гербер-файлы.

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
This dual synchronous buck supplies 6V @ 2.3A and 28V @ 2.5A from a 36V to 51V input. This converter was optimized to provide high efficiency in a small footprint for 48V rail applications.
Возможности:

Low cost and small area (40mm x 60mm) Very good efficiency (28V output is 96%, 6V is 86%, at full load and 48Vin) Output 1 and output 2 startup sequencing

Документация:
  • Схемотехника
  • BOM
Описание:

Проект PMP11328 представляет собой источник питания с высокой удельной мощностью, выходным током 30 А и интерфейсом PMBus, который удовлетворяет требованиям спецификации шины питания ядра ППВМ ZU9EG семейства Ultrascale+ от Xilinx и который предназначен для применения в удалённых радиомодулях (Remote Radio Unit, RRU) базовых станций. Данный источник питания генерирует выходное напряжение 0,85 В для шины питания при токе 25 А и имеет общие габариты печатной платы 55 мм x 40 мм. Наличие интерфейса PMBus упрощает программирование, позволяет производить пользовательское конфигурирование данного источника питания с использованием встроенной энергонезависимой памяти (Non-Volatile Memory, NVM), а также осуществлять адаптивное масштабирование напряжения (Adaptive Voltage Scaling, AVS) и регулировку напряжения. Данный источник питания также позволяет отслеживать выходное напряжение, выходной ток и температуру внешней горячей точки посредством интерфейса PMBus. Во всём диапазоне изменения нагрузки коэффициент нестабильности выходного напряжения составляет ±3%, а КПД превышает 82%.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • POL-преобразователь с входным напряжением 12 В и выходом 0,85 В/ 25 А с габаритами печатной платы 40 мм x 55 мм
  • Высокий КПД (свыше 82%) при выходе 0,85 В/ 25 А и частоте переключения 500 кГц
  • Адаптивное масштабирование напряжения (Adaptive Voltage Scaling, AVS), регулировка напряжения и отслеживание выходных напряжения/ тока/ температуры посредством интерфейса PMBus и графического интерфейса Fusion от TI
  • Потери мощности 4 Вт при входном напряжении 12 В и выходе 0,85 В/ 12 А
  • Увеличение/ уменьшение выходного напряжения на 12 мВ при скачкообразном изменении тока нагрузки на 8 А со скоростью 10 А/мкс
  • Коэффициент нестабильности выходного напряжения ±3% во всём диапазоне изменения нагрузки (по переменному и постоянному току)

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:
Проект PMP11438 представляет собой устройство, предназначенное для сравнения трёх различных решений систем питания, преобразующих напряжение шины 12 В в выходное напряжение 1,2 В при токе с диапазоном 6 А – 10 А. Выходное напряжение 1,2 В применяется в памяти типа DDR4. Каждое из данных решений характеризуется определёнными достоинствами: КПД при полной нагрузке, КПД при малой нагрузке, удельной мощностью, высотой, откликом на скачкообразные изменения нагрузки или комбинацией из перечисленных признаков.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Два преобразователя питания с выходом 1,2 В / 10 А и один преобразователь с выходом 1,2 В / 6 А
  • Понижающий преобразователь на переключаемых конденсаторах, многофазный понижающий преобразователь и одиночный понижающий POL-преобразователь
  • Высокий КПД при малой нагрузке у всех решений
  • Решения с высотой менее 2 мм
  • Интегрированные на печатную плату тестовые устройства для управляемых имитаций скачкообразных изменений нагрузки

Документация:
  • Схемотехника
  • BOM
Описание:
The TPS543C20 is a highly integrated, synchronous buck converter tailored for high density power solutions wich features high performance integrated MOSFETs with very low RDSon to achieve high efficiency. This converter enables the design of a 1V, 20A power supply capable of acheiving efficiency >88% at full load. The differentially enhanced control loop requires no external compensation, reducing the number of components necessary for optimal performance.
Возможности:

Integrated power stage using NexFET technology with very low RDSon, >88% efficiency at 20A load current Selectable voltage reference and programmable switchinig frequency allowing for great design flexibility Differentially enhanced control loop requiring no external compensation Temperature rise < 17o at full load, no forced air Total solution size < 35cm2

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design focuses on providing a compact, high-performance, multiphase solution suitable for powering Intel® Stratix® 10 GX field-programmable gate arrays (FPGAs) with a specific focus on the SG2800-I1V variant. Integrated PMBus™ allows for easy output voltage setting and telemetry of key design parameters. The design enables programming, configuration, Smart VID adjustment, and control of the power supply, while providing monitoring of input and output voltage, current, power, and temperature. TI's Fusion Digital Power™ Designer is used for programming, monitoring, validation, and characterization of the FPGA power design.
Возможности:

4-phase power supply 0.9V/140A Stratix 10 GX PMBus programming of Vout, and Voltage Margining for Arria Smart VID, 10mV per step PMBus monitoring of Input/Output Voltage, Current, Power, and Temperature 90% efficiency at 12VIN, 0.9V/60A

Документация:
  • Схемотехника
  • BOM
Описание:
PMP20178 is a voltage-mode synchronous buck converter reference design rated for 5.2V output at 11A from an input voltage of 15V to 60V. This design uses the LM5145 synchronous buck controller at a switching frequency of 200 kHz. Features include power good, synchronization and trim functions.
Возможности:

57W continuous output power Voltage-mode control with line feedforward MOSFET current sensing Power good flag Synchronizable to external clock

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
PMP20371 представляет собой проект синхронного понижающе-повышающего преобразователя, в котором используется LM5122 и который предназначен для применения в телекоммуникационных системах. Данный проект имеет минимальное рабочее значение входного напряжения -35 В и максимальное значение входного напряжения -60 В. Значение частоты переключения составляет 150 кГц. Данный проект собран на 4-слойной печатной плате проекта PMP20371 с удельной массой меди 2 унции / кв. фут на каждом из её слоёв.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Диапазон входного напряжения от -35 В до -60 В, выход 14,5 В / 9 А
  • КПД свыше 93% во всех рабочих режимах
  • Компактное и тонкое решение, подходящее для применения в телекоммуникационных системах
  • Габариты решения: 48 мм x 45 мм
  • Синхронный повышающий контроллер LM5122 с широким диапазоном входного напряжения и высоким КПД

Документация:
  • Схемотехника
  • BOM
Описание:
The PMP20742 reference design provides 12V at 5A (60W) from a 36V-60Vdc input with over 94% efficiency. This design uses the UCC2897A active clamp controller along with synchronous rectifiers to achieve very high efficiency. Typical applications include Power Over Ethernet, Telecom, and Server systems.
Возможности:

High efficiency, over 94% Low profile, 11.43 mm (0.45") maximum height Self-driven synchronous rectifiers reduce cost and complexity

Документация:
  • Схемотехника
  • BOM
Описание:
PMP20804 is a dual-phase synchronous buck converter reference designutilizing the LM5119 dual synchronous buck controller I.C. The design accepts an input voltage of 20V to 40V and provides a 12V output capable of supplying 33A of current to the load. This represents a power density design of 400W in a quarter brick footprint. The maximum component height is set by the Coilcraft VER2923-103 inductors at 0.875 in.
Возможности:

Emulated peak current-mode control High power density External synchronization 400W output power Standard quarter brick footprint

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
This reference design is a 50W active clamp forward converter with synchronous rectification on the secondary side. The design provides an isolated, 3.3V/15A output from a standard telecom -36V to -72V input at >91% efficiency. PMP20850 utilizes a self driven, synchronous rectifier which requires no secondary gate driver which minimizes cost and improves efficiency. This device also features programmable dead-time, which is fine tuned to maximize efficiency of the design. Output voltage regulation is based on current mode control, simplifying loop compensation. PMP20850 features a catalog transformer, minimizing the cost of magnetics in the design.
Возможности:

>90% efficiency with 15A load across full input voltage range Self driven synchronous rectifier eliminates need for secondary gate drivers Catalog transformer minimizes cost of magnetics

Документация:
  • Схемотехника
  • BOM
Описание:
Базовый проект PMP20904 представляет собой понижающий преобразователь с отрицательным выходным напряжением, в котором используется контроллер LM5117 и который предназначен для применения в промышленных системах. Данный проект способен работать от входного напряжения с номинальным значением 24 В и диапазоном +/-10%. Данный проект генерирует выходное напряжение -24 В при постоянном выходном токе 2 А и максимальном значении выходного тока 4 А. Частота переключения данного проекта составляет 200 кГц, и в нём используется 4-слойная печатная плата.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Синхронное выпрямление на выходе
  • Малое общее количество и низкая общая стоимость использованных в данном проекте компонентов, малогабаритное решение
  • Максимальное значение КПД 94%

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The PMP21064 reference design is designed using the TPS544B20 for a 15A point-of-load converter in a tiny 0.575"x0.85" solution size (14.6mmx21.6mm). TPS544B20 fully integrates a 20A buck regulator into a small 5mmx7mm QFN package. It features DCAP2 featuring fast dynamic response and is equipped with PMBus capability. The PMP21064 has a size-optimized layout. It is a tiny 15A building block with high efficiency, fast dynamic response and ideal for design reuse.
Возможности:

7V to 14V in, 1V/15A out Full load efficiency 86.3% at 12Vin, 300kHz Fast dynamic transient response +1.1% with 25% load step Total solution size: 0.575" x 0.85" (14.6mm x 21.6mm) Size optimized for design reuse PMBus enabled margining and sequencing

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В данном базовом проекте генерируется выход 12 В / 16 А из стандартного телекоммуникационного входного напряжения 48 В. UCC2897A управляет силовым звеном однотактного прямоходового преобразователя с активным демпфером. Низкие заряд затвора и сопротивление сток-исток в открытом состоянии CSD19533Q51, используемых в качестве автономных синхронных выпрямителей, позволяют данному проекту иметь КПД, достигающий 95%. Наличие компактных драйверов UCC27511 позволяет упростить схему управления затворами синхронных выпрямителей.

Возможности:

  • Высокий КПД (95%)
  • Генерирует шину стабилизированного напряжения 12 В для телекоммуникационных или серверных применений
  • Невысокие компоненты (максимальная высота – 0,5 дюйма или 12,5 мм)
  • Автономные синхронные выпрямители позволяют упростить схему управления

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Базовый проект PMP4320A представляет собой DC/DC-преобразователь с одним выходом и полностью цифровым управлением в стандартном форм-факторе 1/2 на базе UCD3138. Он рассчитан на генерирование выходного тока до 50 А при выходном напряжении 12 В. Для данного преобразователя характерны высокие КПД и значения рабочих характеристик, а также имеется возможность гибкого конфигурирования преобразователя, что идеально подходит для использования его в качестве шинного преобразователя.

Возможности:

  • По результатам испытаний полностью соответствует требованиям клиентов на рынке телекоммуникационных систем
  • Гибкая настройка ключевых параметров
  • Полномостовой преобразователь с синхронным выпрямителем
  • Хорошие тепловые характеристики благодаря малому количеству компонентов
  • КПД 93,9 %
  • Защита от повышенного напряжения и перегрузки на выходе, а также от пониженного напряжения на входе

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В базовом проекте демонстрируется решение полнофункционального цифрового источника питания мощностью 1,2 кВт с тремя шинами выходным напряжений для применения в телекоммуникационных системах. Данный проект поддерживает входное напряжение с диапазоном 36 В – 60 В, и в нём генерируются два выхода 48 В/ 10 А (полномостовая схема) и один выход 5,5 В/ 30 А (схема с активным демпфером). В данном проекта используются синхронные выпрямители, а его КПД при полной нагрузке достигает значения 92%. Данное полнофункциональное цифровое решение включает в себя такие функции, как плавный запуск, секвенсирование напряжений питания при включении / выключении устройства, быстрый отклик на падение входного напряжения, а также такие функции защиты, как защита от повышенного напряжения, повышенного тока, перегрева и отключения при пониженном напряжении. Прочие устройства, такие как LM34927, UCC27324 и UCC27201 используются для генерирования напряжения смещения и управления полевыми транзисторами.

Данный базовый проект имеет характер аппаратного решения.

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
PMP4435 представляет собой базовый проект изолированного цифрового DC/DC-модуля с GaN-полевым транзистором, предназначенный для применения в промышленных и телекоммуникационных системах. Диапазон постоянного входного напряжения составляет 36 В – 60 В; в данном проекте генерируется выход 12 В / 25 А при типовом значении выходного напряжения 12 В. В данном проекте используется цифровой контроллер UCD3138A. КПД данного решения достигает значения 98,5% при хороших тепловых характеристиках.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Высокий КПД (до 98,5%)
  • GaN-полевые транзисторы LM5113+
  • Функции защиты от повышенного тока и повышенного напряжения
  • Полномостовой DC/DC-преобразователь с жёстким переключением (HSFB) и полностью цифровым управлением
  • Хорошие тепловые характеристики при полной нагрузке
  • Полное соответствие требованиям клиентов к телекоммуникационным системам

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:
The PMP4486 is a GaN-based reference design solution for telecom and computing applications. The GaN module LMG5200 enables a high efficiency single stage conversion with an input range from 36 to 60V down to 29V, 12V and 1.0V. This design shows the benefits of a GaN based design with high integration and low switching losses. A low cost ER18 planar PCB transformer is embedded on the board. The design was achieved in a compact form factor (56mmX86mmX16mm).
Возможности:

Extra high efficiency up to 98.4% High operating frequency for small size Ease of design using LMG5200 GaN FET module Full digital control with UCD3138A enable flexible design S.R buck topology and half-bridge current-doubler

Документация:
  • Схемотехника
  • BOM
Описание:
The PMP4497 is a GaN-based reference design solution for the Vcore such as FPGA, ASIC applications. With high integration and low switching loss, the GaN module LMG5200 enables a high efficiency single stage from 48V to 1.0V solution to replace the traditional 2-stage solution. This design shows the GaN performance and the system advantages, compared with the 2-stages solution. A low cost ER18 planar PCB transformer is embedded on the board. The design was achieved in a compact form factor (45mm*26mm*11mm). The size could be further reduced by optimizing frequency and components.
Возможности:

LMG5200 GaN FET module Single stage Half-Bridge Current-Doubler topology Extra high Efficiency up to 89.9% with full load @48Vin DCAP+ Controlling with the TPS53632G Compact size: 45mm*26mm*11mm

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Проект источника питания предназначен для использования в качестве основного преобразователя питания для ППВМ семейства Arria GX II от Altera. Благодаря диапазону своего входного напряжения он может поддерживать адаптеры, рассчитанные на напряжение до 20 В. TPS40061 используется для генерирования выхода 12 В/ 7,5 А. TPS54550 используется для генерирования выхода 3,3 В/ 4,5 А.

Данный базовый проект имеет характер аппаратного решения.

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Проект представляет собой высокопроизводительный и высокомощный прямоходовой преобразователь с активным демпфером мощностью 175 В (выход 5 В / 35 А) в максимально компактном исполнении для применения в системах телекоммуникации.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Увеличение КПД прямоходового (и обратноходового) преобразователя на величину до 5% благодаря добавлению активного демпфера и синхронных выпрямителей (обычно КПД превышает 90%, а в данном проекте он достигает 95%)
  • КПД прямоходового преобразователя достигает большего значения благодаря меньшим потерям на проводимость по сравнению с обратноходовой топологией
  • При прочих равных при использовании прямоходовой топологии возможно добиваться большей выходной мощности
  • Обратноходовая топология используется при необходимости в наличии нескольких выходов или в тех случаях, когда наиболее приоритетным параметром является стоимость решения

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

PMP6776 – недорогой неизолированный синхронный понижающий источник питания. Дизайн использует синхронные понижающие преобразователи TPS56121 и TPS54620 и понижающие переключатели TPS54425 и TPS54225 для генерирования 7 выходов. Входной диапазон питания 10,8…13,2 В, выходные напряжения 1В @ 6А, 1.5В @ 4А, 1.8В @ 6А, 2В @ 2А, 2.5В @ 8А, 3.3В @ 8А, 1.2В @ 4А.

 

Возможности:

  • Диапазон входных напряжений: 10.8…13.2В, поддержка 4,5В…14,5В;
  • Все 7 DC-DC преобразователей расположены на односторонней PCB в форм-факторе 3,5”x3,5”;
  • Дизайн отвечает требованиям по сиквенированию питания;
  • Керамические конденсаторы на входе и выходе для экономии пространства и стоимости;
  • Полностью протестированное решение

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

С помощью данного базового проекта из стандартного телекоммуникационного входа 48 В генерируется выход 12 В/ 10 А. UCC2897A управляет силовым звеном однотактного прямоходового источника питания с активным демпфером. Высокая эффективность данного дизайна обеспечивается низким уровнем заряда затвора и низким сопротивлением «сток-исток» CSD18531Q5A, использующегося в качестве автономного синхронного выпрямителя. Данный дизайн выполнен в стандартном форм-факторе 1/8 и имеет такие функции, как удалённый мониторинг и защита от повышенного выходного напряжения.

Возможности:

  • Входное напряжение от 36 до 75 В постоянного тока, выход 12 В / 10 А (120 Вт)
  • Однотактная прямоходовая топология с активным демпфером
  • Использованы контроллер UCC2897A и синхронные выпрямители от TIс технологией NexFET
  • Стандартный промышленный форм-фактор 1/8
  • Защита от повышенного выходного напряжения
  • Удалённый мониторинг
 

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Изолированная понижающая схема, реализованная на базе синхронного понижающего регулятора напряжения LM5017 с широким диапазоном входного напряжения и постоянной длительностью открытия ключа, имеет крайне низкие коэффициенты нестабильности двух изолированных и одного неизолированного выходов. По сравнению с традиционной обратноходовой схемой в данном проекте представлена уменьшенная печатная плата с меньшим общим количеством использованных на ней компонентов и без необходимости в использовании оптопары. Данный проект хорошо подойдёт для применений, в которых требуется организация источника напряжений смещения. Также доступны другие версии данной печатной платы с иным набором выходных напряжений (смотрите проекты PMP7798.2 и PMP7798.3).

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Диапазон входного напряжения от 36 В до 75 В
  • Выход с первичной стороны: 10 В/ 40 мА
  • Первый выход со вторичной стороны: 5 В/ 80 мА
  • Второй выход со вторичной стороны: 10 В/ 120 мА
  • К данной полнофункциональной отладочной печатной плате прилагаются фалы проекта, демонстрационный проект и инструкция по применению

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В Xilinx выбрали TI для реализации данного решения для питания ППВМ семейства Zynq (а также других аналоговых решений от TI). Вы найдёте схему электрическую принципиальную и перечень элементов для решения, которое использовали в Xilinx в наборах для разработки.

Данный базовый проект имеет характер аппаратного решения.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Xilinx выбрала TI в качестве разработчика системы питания для ППВМ семейства Virtex 7 (наряду с другими аналоговыми решениями от TI). В данном проекте Вы найдёте схему электрическую принципиальную и перечень элементов для данного решения системы питания для Xilinx, реализованного на комплектах для разработки.

Данный базовый проект имеет характер аппаратного решения.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В системе управления питанием Artix7 используются силовые модули, линейные регуляторы и контроллеры PMBus для обеспечения основным и вспомогательным питанием всех узлов ПЛИС, включая DDR память. Графический интерфейс пользователя позволяет отслеживать напряжения и токи на шинах питания.

Возможности:

  • Решение оптимизировано для работы от источника питания 12 В;
  • 2 контроллера PMBus управляют в общей сложности 9 линиями питания;
  • Модули питания поддерживают до 6 А выходного тока;
  • Трансиверы питаются от LDO с низким уровнем шума;
  • Синхронная динамическая энергозависимая DDR память с произвольным доступом позволяет хранить пользовательские код и данные;
  • Протестированное решение.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Компания Xilinx выбрала TI как поставщика решений питания для Kintex 7 FPGA (наряду с другими аналоговыми решениями от TI). Вы найдете схемы и BOM для решения Xilinx с использованием наборов разработчика.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Решение использует несколько TPS54325 и другие силовые компоненты TI для питания Xilinx Zynq FPGA. Обеспечивается питание всех шин, включая память DDR3, от входного напряжения 12 В.

 

Возможности:

  • Обеспечивает питанием все шины, необходимые для работы Zynq FPGA;
  • Работает с широким диапазоном входного напряжения: 5..12 В;
  • Высокая плотность компонентов экономит площадь платы;
  • Поддерживает память DDR3;
  • Оптимальное сочетание переключателей и LDO для лучшего распределения электроэнергии;
  • Дизайн протестирован и готов к подключению Zynq FPGA.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

PMP8571 представляет собой простое в использовании решение питания, в котором применены силовые модули с интегрированными катушками индуктивности, для FPGA Cyclone5 от Altera. В этом проекте использованы TPS84621 и TPS84320, а также TPS51200 для создания 5 шин питания FPGA.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Базовый проект представляет собой решение системы питания для ППВМ семейства Arria V от Altera. В данном решении для облегчения процесса разработки решения системы питания для ППВМ семейства Arria V от Altera используются интегрированные модули дросселей. Также в данном проекте реализована функция секвенсирования питания, необходимая для ППВМ.

Данный базовый проект имеет характер аппаратного решения.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Данный базовый проект генерирует выход 12 В/10 А из телекоммуникационного входа широкого диапазона напряжений от 18 до 72 В. UCC2897A управляет силовым каскадом однотактного прямоходового преобразователя с активным демпфером. Благодаря низкому заряду затвора и низкому сопротивлению «сток-исток» CSD18533Q5A, используемого в качестве синхронного выпрямителя, достигается высокая эффективность всего проекта. Данный проект выполнен в стандартном форм-факторе 1/4 и имеет КПД около 95 %.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

PMP8877 представляет собой полнофункциональный изолированный DC/DC-модуль питания в форм-факторе 1/8 для применения в сфере телекоммуникаций на базе цифрового контроллера питания UCD3138. В данном базовом проекте для генерирования питания с напряжением 12 В и мощностью 180 В при работе от источника питания с широким диапазоном напряжения 36 В – 72 В применяются управление на вторичной стороне и полномостовая топология питания с жёстким переключением. Среди основных достоинств данного базового проекта можно выделить максимальное значение КПД 94%, быстродействующую систему регулирования с компенсацией скачков входного напряжения, защиту от перегрузки по постоянному току / постоянной мощности, запуск с предварительным смещением, управление с общим током для работы с параллельно подключёнными модулями и поддержка связи с контроллерами по PMBUS. В блоке смещения напряжения питания используется UCC25230, а драйверами затвора, используемыми в данном проекте, являются UCC27524 (для управления полевыми транзисторами с синхронным выпрямлением) и UCC27211 (для управления полевыми транзисторами в полумостовой конфигурации на первичной стороне). Также в данном проекте используется ISO7240 для передачи сигналов через изоляционный барьер.

Возможности:

  • Диапазон входного напряжения 36 В – 72 В, выход 12 В / 15 А
  • Изолированный DC/DC-модуль питания в форм-факторе 1/8 для применения в сфере телекоммуникаций
  • Применяется полномостовая топология питания с жёстким переключением
  • Управление на вторичной стороне с интегрированной функцией связи по PMBUS
  • Поддержкой запуска с предварительным смещением
  • Быстродействующая система регулирования с компенсацией изменения входного напряжения

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В проекте PMP8973 генерируется выход 3,3 В/15 А из телекоммуникационного входного напряжения с диапазоном от 18 В до 60 В. UCC2897A управляет силовым звеном однотактного прямоходового преобразователя с активным демпфером. Низкие заряд затвора и сопротивление сток-исток в открытом состоянии CSD16415Q5 и CSD18502Q5B, используемых в качестве синхронных выпрямителей, позволяют достичь высокого КПД данного проекта. Данный проект выполнен в стандартном промышленном форм-факторе 1/8, а его максимальный КПД превышает 92%. В нём также производится удалённое измерение выходного напряжения.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Максимальный КПД превышает 92%
  • Удалённое измерение выходного напряжения
  • Широкий диапазон постоянного входного напряжения: 18 В – 60 В
  • Выполнен в стандартном промышленном форм-факторе 1/8
  • Доступен отчёт о результатах тестирований

Документация:
  • Схемотехника
  • BOM
Описание:

Базовый проект генерирует выход 5 В/ 10 А из стандартного телекоммуникационного постоянного входного напряжения 48 В. UCC2897A управляет силовым звеном однотактного прямоходового преобразователя с активным демпфером. Низкие заряд затвора и сопротивление сток-исток в открытом состоянии CSD17309Q3 и CSD18540Q5B, используемых в качестве автономных синхронных выпрямителей, позволяют КПД данного проекта при максимальной нагрузке достигать 93%. В данном проекте используются исключительно керамические выходные конденсаторы для достижения высокой надёжности, а также компоненты с исключительно поверхностным монтажом. Данный печатная плата имеет стандартный промышленный типоразмер 1/8.

Возможности:

  • Стандартный промышленный типоразмер 1/8 с габаритами 0,9 дюйма x 2,3 дюйма (23 мм x 58 мм)
  • Высокий КПД (свыше 93%)
  • Исключительно керамические выходные конденсаторы
  • Наличие автономных синхронных выпрямителей позволяет упростить схему управления
  • Компоненты с исключительно поверхностным монтажом
  • Низкопрофильное решение – максимальная высота компонентов на верхней стороне печатной платы 0,35 дюйма (9 мм)

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Данный базовый проект генерирует выход 5 В/ 15 А из телекоммуникационного входа с диапазоном от 36 до 75 В. UCC2897A управляет силовым каскадом однотактного прямоходового источника питания с активным демпфером. Низкие заряд затвора и сопротивление сток-исток CSD17501Q5A and CSD18502Q5B, используемые в качестве синхронных выпрямителей, позволяют данному проекту иметь высокий КПД. Проект выполнен в стандартном типоразмере 1/8 и достигает КПД 94 %. В нём использованы компоненты с исключительно поверхностным монтажом, включая керамические выходные конденсаторы.

Возможности:

  • Вход с диапазоном от 36 до 75 В, выход 5 В/ 15 А
  • КПД 94 %
  • Стандартный промышленный типоразмер 1/8
  • Используются контроллер UCC2897A и синхронные выпрямители NexFET от TI
  • Топология однотактного прямоходового источника питания с активным демпфером
  • Уменьшенные потери на проводимость и габариты посадочных мест синхронных выпрямителей

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Базовый проект генерирует выход 28 В/ 5 А из телекоммуникационного входного напряжения с диапазоном от 36 В до 75 В. UCC2897A управляет силовым звеном однотактного прямоходового преобразователя с активным демпфером. Выходное напряжение можно регулировать в диапазоне от 22 В до 32 В. UCC27511 используется для управления синхронными выпрямителями, и его использование позволяет достигать высоких значений КПД. Данный проект выполнен на печатной плате с таким расположением выводов, что он совместим со стандартным типоразмером 1/4, а его КПД достигает значений, превышающих 94 %. В нём использованы компоненты с исключительно поверхностным монтажом, включая керамические выходные конденсаторы.

Данный базовый проект имеет характер аппаратного решения.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Рабочий диапазон входного напряжения данной схемы составляет от 50 В до 60 В. Выходное напряжение установлено на уровне 12 В при непрерывном токе 4 А и импульсном токе с максимальной амплитудой 7 А.

Данный базовый проект имеет характер аппаратного решения.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Проект PMP9335 предназначен для применения с ППВМ семейства Zynq от Xilinx, и в нём используются TPS84A20 и TPS84320. В данном проекте также используется внешний таймер с целью установления частоты переключения на значение 300 кГц. Кроме того, в данном проекте осуществляется управляемое секвенсирование шин напряжений питания при включении и выключении устройства.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Предназначен для применения с ППВМ семейства Zynq от Xilinx
  • Компактное и простое в использовании решение на базе модулей понижающих регуляторов напряжения TPS84A20 и TPS84320
  • Управляемое секвенсирование шин напряжений питания при включении и выключении устройства
  • Будучи предназначенным для использования в качестве подключаемого модуля, данный проект подразумевает использование дополнительной сглаживающей ёмкости или внешней печатной платы

Документация:
  • Схемотехника
  • BOM
Описание:

Базовый проект PMP9357 представляет собой полноценное решение питания для FPGA семейства Arria V от Altera. В данном проекте для организации всех необходимых шин питания для FPGA используются несколько синхронных понижающих преобразователей TPS54620, LDO, а также терминирующий регулятор DDR. Для правильного секвенсирования питания используется секвенсер/ монитор питания UCD90120A, которым можно управлять по I2C.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Имеет все необходимые шины питания для FPGA семейства Arria V от Altera
  • Проект оптимизирован для поддержки входа 5 В
  • Крайне высокая плотность установки компонентов на печатной плате, что позволяет уменьшить её габариты
  • Оптимальное сочетание импульсных регуляторов и LDO позволяет добиться наилучшего распределения питания
  • Поддерживает устройство памяти DDR3
  • Данный проект протестирован и готов к работе по организации питания для FPGA семейства Arria V

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В базовом проекте PMP9365 генерируются все шины, необходимые для питания ППВМ семейства Stratix V от Altera. В данном проекте используются несколько последовательно соединённых модулей LMZ3, LDO и терминирующий регулятор DDR для обеспечения всех необходимых шин для питания ППВМ. В данном проекте также используются два LM3880 для гибкого секвенсирования питания при включении и выключении. В данном проекте используется входное напряжение 12 В.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Генерирует все шины, необходимые для питания ППВМ семейства Stratix® V от Altera®
  • Данный проект оптимизирован для поддержки входного напряжения 12 В
  • Интегрированное секвенсирование питания при включении и выключении
  • Поддержка памяти типа DDR3
  • Модульный дизайн для простоты использования

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В базовом проекте PMP9407 генерируются все шины, необходимые для питания мультигигабитных приёмопередатчиков (MGT) в ППВМ Virtex® Ultrascale™ от Xilinx. Данный проект поддерживает входное напряжение 5 В и имеет интерфейс PMBus для мониторинга тока и напряжения, изменения напряжения, управления временами задержек и мониторинга ошибок. В нём используются два TPS544B20 с встроенной функцией измерения тока, наличие которых позволяет избавиться от необходимости в использовании внешнего токочувствительного резистора. Также данный проект соответствует требованиям Xilinx к низкому уровню пульсации выходного напряжения на шинах MGT.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Генерирует все шины, необходимые для питания MGT в ППВМ Virtex® Ultrascale™ от Xilinx
  • Проект оптимизирован для поддержки входного напряжения 5 В
  • Низкий уровень пульсации выходного напряжения с амплитудой менее 10 мВ
  • Интегрированное секвенсирование при включении и выключении
  • Интерфейс PMBUS для отслеживания выходных напряжения и тока
  • На шинах MGTAVCC и MGTAVTT производится измерение тока полевыми транзисторами без потерь, благодаря чему отсутствует необходимость в использовании внешнего токочувствительного резистора

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В базовом проекте PMP9408 генерируются все шины, необходимые для питания мультигигабитных приёмопередатчиков (MGT) в ППВМ Virtex® Ultrascale™ от Xilinx. В нём используется интерфейс PMBus для мониторинга тока и напряжения, а также он соответствует требованиям Xilinx к низкому уровню пульсации выходного напряжения. В данном проекте используется входное напряжение 5 В, и он представляет собой бюджетное дискретное решение.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Генерирует все шины, необходимые для питания MGT в ППВМ Virtex® Ultrascale™ от Xilinx
  • Проект оптимизирован для поддержки входного напряжения 5 В
  • Низкий уровень пульсации выходного напряжения с амплитудой менее 10 мВ
  • Интегрированное секвенсирование при включении и выключении
  • Интерфейс PMBUS для отслеживания выходных напряжения и тока
  • Дискретное бюджетное решение

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В базовом проекте PMP9444 генерируются все шины, необходимые для питания ППВМ семейства Kintex UltraScale от Xilinx. В нём используются два UCD90120A для гибкого секвенсирования при включении и выключении питания, а также для мониторинга напряжения и тока и определения диапазона допустимых рабочих напряжением по интерфейсу PMBus. В данном проекте используется входное напряжение 12 В.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Генерирует все шины, необходимые для питания ППВМ семейства Kintex UltraScale от Xilinx
  • Проект оптимизирован для поддержки входного напряжения 12 В
  • Интегрированное секвенсирование при включении и выключении питания
  • Интерфейс PMBUS для отслеживания выходных напряжения и тока
  • Модульный дизайн для простоты использования

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В базовом проекте PMP9449 генерируются все шины, необходимые для питания ППВМ семейства Arria V GX от Altera. В нём используется TPS38600 для мониторинга входного напряжения и секвенсирования питания при включении. В данном проекте используются бюджетные и малогабаритные дискретные ИС, и он работает от одного напряжения питания 5 В.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Генерирует все шины, необходимые для питания ППВМ семейства Arria® V GX от Altera®
  • Проект оптимизирован для поддержки входного напряжения 5 В
  • Интегрированное секвенсирование питания
  • Бюджетное дискретное решение
  • Малогабаритное решение

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В базовом проекте PMP9463 генерируются все шины, необходимые для питания мультигигабитных приёмопередатчиков (MGT) в ППВМ Ultrascale™ Kintex® от Xilinx. В нём используется интерфейс PMBus для мониторинга тока и напряжения, а также он соответствует требованиям Xilinx к низкому уровню пульсации выходного напряжения. В данном проекте используется входное напряжение 5 В, и он представляет с собой бюджетное дискретное решение.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Генерирует все шины, необходимые для питания MGT в ППВМ Ultrascale™ Kintex® от Xilinx
  • Проект оптимизирован для поддержки входного напряжения 5 В
  • Низкий уровень пульсации выходного напряжения с амплитудой менее 10 мВ
  • Интегрированное секвенсирование при включении и выключении
  • Интерфейс PMBUS для отслеживания выходных напряжения и тока
  • Дискретное бюджетное решение

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Референс дизайн PMP9475 с входом 12 В обеспечивает все шины питания, необходимые для  питания системы Xilinx's Virtex® UltraScale FPGA в компактном, высокоэффективном решении. Этот дизайн использует несколько регуляторов напряжения PMBus Point-Of-Load компании TI для простоты проектирования/ конфигурации и телеметрии критических шин. Дизайн включает UCD90120A для гибкого определения последовательности включения и выключения питания, а также контроля напряжения, тока и допустимых рабочих напряжений через интерфейс PMBus.

 

Возможности:

  • Обеспечивает все шины питания, необходимые для Xilinx Virtex® UltraScale™ FPGA;
  • Модель оптимизирована для входного напряжения питания 12 В;
  • Определение последовательности включения и выключения питания;
  • PMBus интерфейс с предоставлением информации о выходным напряжением и токе;
  • Функция диапазона допустимых напряжений.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В базовом проекте используется SN65HVD62, и он разработан в соответствии со спецификацией Antenna Interface Standards Group v2.0. В его состав входят два приёмопередатчика, и таким образом он может быть использован или для независимой отладки каналов передатчика или приёмника, или для совместной отладки обоих приёмопередатчиков в системной конфигурации.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Широкий динамический диапазон мощности приёмника: от -15 дБм до +5 дБм
  • Мощность, передаваемая драйверам в коаксиальный кабель, может регулироваться от 0 дБм до +6 дБм
  • Профиль излучения на выходе соответствует требованиям спецификации AISG
  • Поддерживает передачу данных со скоростью до 115 кбит/с
  • Диапазон напряжения питания от 3,0 В до 5,5 В
  • Данный базовый проект доступен для заказа

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Референс дизайн, и связанный с ним код Verilog, может быть исользован в качестве отправной точки для взаимодействия ПЛИС Altera c высокоскоростными LVDS интерфейсами аналого-цифровых и цифро-аналоговых преобразователей.

 

Возможности:

  • Этот дизайн представляет собой исключительно прошивку и детельно обсуждается в целях понимания;
  • Пример кода Verilog является простой отправной точкой для высокоскоростных решений на основе ПЛИС;
  • Дизайн легко распространяется на другие высокоскоростные преобразователи данных TI;
  • АЦП и ЦАП разделены между собой на тот случай, если требуется только одно решение;
  • Временные ограничения интерфейса подробно обсуждаются для АЦП и ЦАП;
  • Прошивка протестирована с помощью доступных оценочных плат TI.

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Данный базовый проект представляет собой руководство для системных разработчиков по схемотехнике и трассировке печатных плат с АЦП с частотами выборок свыше 1 GSPS. Используйте данный базовый проект вместе с технической документацией – последняя всегда является истиной в последней инстанции. Кроме того, базовая печатная плата ADC1xDxxxx(RF)RB делает данный базовый проект максимально полезным. Все исходные файлы проекта для данной базовой платы наряду с условными обозначениями АЦП для CAD/ CAE доступны для скачивания на веб-странице продукта или на странице проектов от TI. В данном документе под АЦП или АЦП с частотой выборок свыше 1 GSPS подразумеваются ADC12D1800RF, ADC12D1600RF, ADC12D1000RF, ADC12D800RF, ADC12D500RF, ADC12D1800, ADC12D1600, ADC12D1000, ADC10D1500, ADC10D1000, ADC12D1600QML и ADC10D1000QML.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • В данном документе рассматриваются вопросы аналогового входа, входа тактового сигнала и дизайна системы питания
  • Рассматриваются вопросы трассировки с точки зрения синхронизации различных устройств
  • Акцент на основных моментах, связанных со схемотехникой и трассировкой печатных плат с АЦП с частотами выборок свыше 1 GSPS
  • Приводятся примеры в виде файлов трассировки проекта

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

TSW308x представляет собой пример проекта решения двухканального широкополосного приёмника-преобразователя «цифровой код – РЧ», который способен генерировать сигналы со смежным РЧ-спектром с полосой частот до 600 МГц. В данном системе представлен базовый пример того, как можно использовать DAC34x8x, интеллектуальный модулятор TRF3705 и LMK0480x для решения данной задачи. Данный базовый отладочный модуль в связке с картой захвата (такой как, например, TSW1400EVM) может быть использован для генерирования случайных сигналов узкополосных и широкополосных РЧ-сигналов. В данном проекте приводятся примеры конфигураций для генерирования тестовых сигналов, удовлетворяющих требованиям стандарта WCDMA.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Полноценное решение широкополосного передатчика с преобразованием «цифровой код – РЧ»
  • Генерирование сигналов со смежным РЧ-спектром с полосой частот до 600 МГц
  • Генерирование РЧ-сигналов с частотами от 3000 МГц до 4 ГГц
  • Интегрированные РЧ-усилитель и аттенюатор
  • Платформа для простой отладки с программным обеспечением TSW1400 и HSDC Pro

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

TSW1265EVM представляет собой пример проекта решения двухканального широкополосного приёмника-преобразователя «РЧ – цифровой код», который способен оцифровывать сигналы со спектром до 125 МГц. В данном системе представлено базовый пример того, как можно использовать ADS4249, LMH6521, LMK0480x и двухканальный смеситель для решения данной задачи. Данный базовый отладочный модуль в связке с картой захвата (такой как, например, TSW1400) может быть использован для захвата и анализа узкополосных и широкополосных сигналов. В данном проекте приводятся инструкции по изменению низких и промежуточных частот в соответствии с требованиями различных применений. TIDA-00073 был реализован с использованием аппаратного обеспечения TSW1265EVM.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Полноценное решение широкополосного приёмника с преобразованием «РЧ – цифровой код»
  • Возможность дискретизации с частотой до 125 МГц
  • Поддержка РЧ-сигналов с частотами от 1700 МГц до 2200 МГц (в зависимости от смесителя – возможность заменить смеситель на другой из того же семейства)
  • Интегрированный DVGA для управления коэффициентом усиления
  • Платформа для простой отладки с программным обеспечением TSW1400 и HSDC Pro для анализа

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данный проект представляет собой широкополосный базовый проект комплексного приёмника и отладочную платформу, которая идеально подойдёт для использования в качестве приёмника с обратной связью для цифрового предыскажения передатчика. Сигнальная цепь данного отладочного модуля идеально подойдёт для применений с комплексной обратной связью с высокими частотами среднего диапазона и включает в себя комплексный демодулятор, а также двухканальный усилитель с цифровым управлением и переменным коэффициентом усиления (DVGA) LMH6521 и 12-битный двухканальный АЦП ADS5402 с частотой выборок 800 MSPS от TI. Благодаря возможности изменения интегрированных фильтрующих компонентов данную сигнальную цепь можно настроить для широкого ряда диапазонов частот. Данный отладочный модуль также включает в себя фильтр джиттера тактового сигнала LMK04808 c двумя контурами ФАПЧ и интегрированным генератором от TI для организации решения с малошумящим тактовым сигналом. Коэффициент усиления DVGA LMH6521 управляется с помощью графического интерфейса пользователя или посредством высокоскоростного разъёма с помощью ППВМ.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Полноценное решение комплексного широкополосного приёмника с преобразованием «РЧ – цифровой код»
  • Возможность дискретизации с частотой до 800 МГц
  • По умолчанию поддерживаются РЧ-сигналы с частотами от 1800 МГц до 2400 МГц, возможность поддержки диапазона от 700 МГц до 3 ГГц
  • Интегрированный DVGA для управления коэффициентом усиления
  • Платформа для простой отладки с программным обеспечением TSW1400 и HSDC Pro для анализа

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Схемы аналоговых интерфейсов, представленные в данном базовом проекте, обычно используются для сопряжения цифро-аналоговых преобразователей (ЦАП) на базе источников тока и квадратурных модуляторов. Несмотря на то, что в данном базовом проекте в качестве примера высокоскоростного ЦАП от TI используется DAC348x, данные схемы с небольшими изменениями могут применяться и для других преобразователей на базе источников тока. DAC348x и аналоговый интерфейс TRF3705 по умолчанию устанавливаются на отладочные модули TSW308xEVM. И DAC348x, и TRF3705 спроектированы с одинаковыми постоянными напряжениями смещения и параметрами размаха переменного тока для обеспечения однородного интерфейса. Также описываются прочие топологии схем для соответствия другим постоянным напряжениям смещения и параметрам размаха переменного тока. Выбрав правильные напряжение смещения и параметры размаха переменного тока, разработчики использовать данные схемы в соответствии с требованиями их применений с целью обеспечения оптимальной работы системы.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Проводится анализ интерфейса на TSW308x для демонстрации непосредственного подключения между DAC3484 и TRF3705
  • Демонстрируются и объясняются общие принципы сопряжения между ЦАП на базе источников тока и I/Q-модуляторами
  • Spice-модели TINA для различных сетей интерфейсов с постоянным и переменным током, а также интерфейсов с фильтрами с целью удовлетворения нужд заказчиков

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В данном базовом проекте демонстрируется способность высокоскоростного усилителя LMH6554 выполнять преобразование несбалансированного сигнала в дифференциальный для управления высокоскоростными аналого-цифровыми преобразователями (АЦП) при сохранении превосходных характеристик по шумам и искажениям. Демонстрируются зависимости характеристик от частоты входного сигнала для приложений как с фильтрацией постоянной составляющей, так и без неё при сопряжении с четырёхканальным 14-битным АЦП ADS4449 с частотой выборок 250 MSPS. Для соответствия требованиям широкого ряда приложений приводятся различные варианты синфазных напряжений, источников питания и интерфейсов. Также приводятся примеры сглаживающих фильтров наряду с указанием улучшений характеристик системы, которые они вносят.

Базовый проект имеет характер аппаратного решения.

Возможности:

  • Высокоскоростное преобразование несбалансированного сигнала в дифференциальный при сохранении превосходных характеристик
  • Характеристики системы при управлении ADS4449 со стороны LMH6554:
    • первая зона Найквиста: динамический диапазон, свободный от паразитных составляющих (SFDR) – свыше 82 дБ в полной мощности сигнала (dBFs); отношение «сигнал-шум» (ОСШ) – свыше 71 dBFs;
    • вторая зона Найквиста: SFDR – свыше 80 dBFs; ОСШ – свыше 68 dBFs
  • Примеры интерфейсов с фильтрацией постоянной составляющей и без неё
  • Примеры сглаживающих фильтров наряду с указанием улучшений характеристик системы
  • Указываются особенности дизайна источника питания усилителя для достижения наилучших характеристик системы

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В данном базовом проекте демонстрируется способность высокоскоростного THS4509 производить преобразование несбалансированного сигнала в дифференциальный для управления высокоскоростными аналого-цифровыми преобразователями (АЦП) при сохранении превосходных характеристик по шумам и искажениям. Демонстрируются зависимости характеристик от частоты входного сигнала для приложений как с фильтрацией постоянной составляющей, так и без неё при сопряжении с четырёхканальным 14-битным АЦП ADS4449 с частотой выборок 250 MSPS. Для соответствия требованиям широкого ряда приложений приводятся различные варианты синфазных напряжений, источников питания и интерфейсов. Также приводятся примеры сглаживающих фильтров наряду с указанием улучшений характеристик системы, которые они вносят.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Высокоскоростное преобразование несбалансированного сигнала в дифференциальный при сохранении превосходных характеристик
  • Характеристики системы при управлении ADS4449 со стороны THS4509:
    • первая зона Найквиста: динамический диапазон, свободный от паразитных составляющих (SFDR) – свыше 77 дБ в полной мощности сигнала (dBFs); отношение «сигнал-шум» (ОСШ) – свыше 71 dBFs;
    • вторая зона Найквиста: SFDR – свыше 69 dBFs; ОСШ – свыше 67 dBFs
  • Примеры интерфейсов с фильтрацией постоянной составляющей и без неё
  • Примеры сглаживающих фильтров наряду с указанием улучшений характеристик системы
  • Указываются особенности дизайна источника питания усилителя для достижения наилучших характеристик системы

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

JESD204B является новейшим веянием в цифровых интерфейсах для преобразователей данных. Данный интерфейс обладает преимуществами высокоскоростной последовательной цифровой технологии, что позволяет добиваться выгоды в виде, например, увеличенной пропускной способности канала. В данном базовом проекте акцент делается на одной из сложностей адаптации данного нового интерфейса: понимание и определение времени задержки связи. В данном примере определяется время задержки связи в системе, содержащей АЦП LM97937 от Texas Instruments и ППВМ семейства Kintex 7 от Xilinx.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Гарантированное определение времени задержки связи по интерфейсу JESD204B
  • Помогает понять компромисс между временем задержки связи и возможностью изменения времени задержки передачи последовательных данных
  • Возможность использования стандартного и процедурного подходов к определению времени задержки связи
  • Реализация интерфейса JESD204B с использованием АЦП ADC16DX370 или LM97937 от Texas Instruments и ППВМ семейства Kintex 7 от Xilinx

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Это решение демонстрирует модификации платы, требуемые для приложений с поддержкой высокой пропускной способности и высокой частоты, использующий текущий источник ЦАП DAC38J84 с модулятором TRF3704. TRF3704 – это модулятор 6 ГГц, поддерживающий широкие диапазоны модуляций. DAC38J84 – это конвертер 2,5 Гвыборок/с, поддерживающий базовый диапазон 600 MГц. Комбинация облегчает работу на частотах и с пропускной способностью, которые ранее были недостижимы для высокопроизводительных систем связи.

Возможности:

  • Поддержка полосы пропускания 600 МГц, соответствующей полосы пропускания радиочастотного диапазона 1,2 ГГц;
  • Работа до 6 ГГц с хорошим коэффициентом усиления и линейностью характеристики;
  • Обеспечивает правильное преобразование сетевого интерфейса ЦАП для модулятора;
  • Обеспечивает резервирование для LPF между ЦАП и модулятором;
  • Вносит изменения для обеспечения плоской частотной характеристики ББ для приложений с высокой пропускной способностью;
  • TSW38J84 - это типовое решение с графическим интерфейсом, которое можно купить; любые изменения могут быть простестированы на этой отладочной плате.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Широкополосные РЧ-усилители требуют внешних разделительных конденсаторов и РЧ-дросселя для подачи напряжения смещения на коллектор выходного транзистора. По мере уменьшения рабочей частоты выбор данных компонентов должен изменяться для сохранения требуемого коэффициента усиления и уровня линейности устройства. В данном проекте приводятся рекомендации по изменениям печатной платы для адекватной работы широкополосного РЧ-усилителя наподобие TRF37x73 в диапазоне сверхнизких частот. Для демонстрации эффективности данного проекта в него включены результаты тестирований для сверхнизких (1 МГц – 50 МГц) и средних (20 МГц – 400 МГц) частот во всех диапазонах температуры и напряжения.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Приводятся рекомендации по изменениям печатной платы для работы на частотах до 1 МГц (минимальное значение)
  • Произведены изменения печатной платы для работы в диапазоне средних частот (от 20 МГц до 400 МГц)
  • Приводятся данные об изменениях коэффициента усиления, выходной точки пересечения третьего порядка (OIP3), коэффициента шума (NF) и точки децибельной компрессии (P1dB) во всех диапазонах температуры и напряжения

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Применение методов выравнивания – это эффективный способ компенсирования потерь в канале передачи по последовательному интерфейсу JESD204B в преобразователях данных. В данном базовом проекте использован ADC16DX370, сдвоенный 16-битный аналого-цифровой преобразователь (АЦП) на 370 MSPS, в котором используется метод выравнивания с ослаблением для подготовки последовательных данных для передачи со скоростью 7,4 Гбит/с. У пользователя существует возможность оптимизировать ослабление (DEM) и размах выходного напряжения (VOD) выходного драйвера, чтобы эти параметры канала находились в обратно пропорциональной зависимости. Эксперименты показывают чистый приём сигнала на расстоянии 20 дюймов с использованием материала FR-4.

Возможности:

  • Позволяет добиться высокоточной работы последовательного интерфейса JESD204B с учётом использования недорогих материалов печатной платы
  • Дает возможность прийти к пониманию ограничений, которые накладывают каналы с потерями, и освоить методы выравнивания для снятия этих ограничений
  • Использовать выверенный подход к оптимизации параметров выравнивания ADC16DX370
  • Базовый проект протестирован и включает в себя отладочный модуль, конфигурационное программное обеспечение и руководство пользователя

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Растущий спрос на беспроводные сети для обеспечения быстрой передачи данных пользователям увеличивает производительность приемопередающего оборудования для обеспечения достаточной пропускной способности и поддержки крупнейших стандартизированных несущих частот (с агрегацией частот в некоторых случаях), а также достаточную чувствительность приемника и динамический диапазон для работы в присутствии сильных блокирующих сигналов в рабочем окружении.

Это решение от TI описывает подсистему RF-приемника с 16-битным сэмплером, пропускная способность которого превышает 100 МГц, включающую понижающий микшер, цифровой усилитель с переменным коэффициентом усиления (DVGA), высокоскоростной конвейерный аналого-цифровой преобразователь (ADC), гетеродин (LO), RF-синтезатор и тактовый генератор устранения джиттера.

 

Возможности:

  • Реализует подсистему RF супергетеродинного приемника с входным диапазоном частот 700-2700 МГц, шириной полосы пропускания 100 МГц и 16-битным АЦП;
  • Ускоряет время разработки беспроводной связи, программного обеспечения для радио, военных или тестово-измерительных приложений с проверкой IF сигналов цепи;
  • Оценить этот дизайн легко с поддержкой сбора данных и инструментов анализа;
  • Эта конструкция протестирована и включает оценочный модуль (EVM), приложение для настройки и руководство пользователя.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Базовый проект TSW38J84 EVM представляет собой платформу для демонстрации решения двухканального передатчика с интегрированным резонатором. В данном базовом проекте используется устройство 2.5 GSPS DAC38J84 с высококлассными модуляторами: TRF3722 (с интегрированными PLL/ VCO) и TRF3705. TRF3722 и TRF3705 можно объединить для создания двухканального решения, в котором TRF3722 будет выступать в роли локального резонатора (LO) для обоих модуляторов. Интерфейс связи между DAC38J84 и модуляторами, а также методы измерения характеристик совместной работы ЦАП и модуляторов могут варьироваться. Приведённые результаты измерений включают в себя измерения полосы пропускания, выходной точки пересечения третьего порядка, искажения гармоник и подавления частот за пределами полосы пропускания.

Возможности:

  • Полноценное решение двухканальной передачи «биты-РЧ» и использованием интерфейса JESD204B
  • Платформа для тестирования 2.5 GSPS DAC38J84 с двумя высококлассными модуляторами
  • Выходная частота TRF3722 и TRF3705 достигает 4 ГГц
  • Решение с поддержкой полосы пропускания до 1 ГГц
  • Решение двухканальной передачи для современных систем связи, военного назначения и контрольно-измерительных приборов

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Базовый проект представляет собой решение устройства формирования сигнала для коммутаторов стандарта QSFP28 с портами на передней панели с поддержкой двух портов 100GbE, удовлетворяющих требованиям SFF-8431 к 100GbE (CR4/ SR4/ LR4), 40GbE (CR4/ SR4/ LR4) и 10GbE. Данный проект предназначен для использования с оптическими и пассивными / активными медными кабелями. Он является своего рода «удлинителем» между переключающей специализированной микросхемой и портом QSFP28 на передней панели, что часто требуется для наиболее удалённых портов коммутаторов с инфраструктурой «Top-of-Rack» (ToR) или для встраиваемых промежуточных реализаций линейных карт QSFP28. Данный базовый проект предоставляет пользователям гибкость в виде возможности модернизации повторителя DS280BR810 до совместимого по выводам ретаймера DS250DF810.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Наращиваемая реализация QSFP28 с портами на передней панели с формированием сигнала для поддержки стандартов 100GbE/ 40GbE/ 10GbE по оптическим и пассивным медным кабелям
  • Является своего рода «удлинителем» между коммутатором и портом на передней панели, увеличивая ограничение по потерям в головном канале согласно CAUI-4 на величину до 3 раз
  • Малопотребляющее бюджетное решение устройства формирования сигнала с портами на передней панели
  • Предназначен для коммутаторов с инфраструктурой «Top-of-Rack» (ToR) и систем линейных карт
  • Одно напряжение питания, отсутствие необходимости в прошивке, отсутствие необходимости в радиаторе, отсутствие необходимости в опорном тактовом сигнале
  • Протестированный в лабораторных условиях пример аппаратного обеспечения с прилагающимися тестовыми данными согласно спецификациям 100GbE/ 40GbE/ 10GbE

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Данная печатная плата позволяет использовать LMH5401 в качестве усилителя с низким коэффициентом усиления или в качестве аттенюатора.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Передача сигнала без фильтрации постоянной составляющей
  • Минимальный коэффициент усиления 0,5 В / В
  • Раздельные шины питания
  • Полоса пропускания 6 ГГц

Документация:
  • Схемотехника
  • BOM
Описание:

В базовом проекте представлена широкополосная система преобразования несбалансированных сигналов в дифференциальные, предназначенная для систем как без фильтрации постоянной составляющей, так и с ней. Данный проект позволяет отладить работу каскады из LMH5401 и LMH6401, а также в нём объясняется принцип работы данной системы.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Полоса пропускания 4,5 ГГц и максимальный коэффициент усиления по напряжению 30 дБ
  • Диапазон коэффициента усиления 32 дБ с цифровым управлением и шагом 1 дБ
  • Система преобразования несбалансированных сигналов в дифференциальные с входным сопротивлением 50 Ом для систем как без фильтрации постоянной составляющей, так и с ней
  • Выходная точка пересечения третьего порядка (OIP3) при сопротивлении нагрузки 50 Ом:
    • 40 дБм при частоте 500 МГц;
    • 33 дБм при частоте 1 ГГц
  • Возможность управления выходным синфазным напряжением: VMID ±0,5 В
  • Компактный проект, который идеально подходит для переносных устройств благодаря низкой рассеиваемой мощности 645 мВт

Документация:
  • Схемотехника
  • BOM
Описание:

Проект TIDA-00716 представляет собой компактное интегрированное решение для FPGA Spartan6 от Xilinx. В данном проекте показывается пример применения TPS650250 в качестве микросхемы по принципу «всё в одном» для организации шин питания Spartan6. Данный проект базируется на семействе Spartan6 LXT, но может быть применён для питания семейства Spartan6 LX. Благодаря управляемому пользователем внешнему секвенсированию, а также наличию независимых сигналов разрешения и внешних резистивных делителей TPS650250 является простым и гибким решением, которое может быть использовано для нескольких семейств Spartan6. Данная микросхема управления питанием имеет диапазон входного напряжения от 3,5 до 5,5 В и может работать от напряжения питания 5 В или от одиночной Li-Ion батареи. Данный проект был испытан и соответствует требованиям промышленных применений (от -40 до 85 °C).

Возможности:

  • Для питания Spartan 6 используются 3 высокоэффективных понижающих преобразователя
  • Дополнительные LDO на 200 мА для питания периферийных шин или других шин входа/ выхода FPGA
  • Независимые сигналы разрешения для DC/ DC-преобразователей и LDO
  • Регулируемое посредством резистивного делителя выходное напряжение
  • Данный проект включает в себя отчёт об испытаниях, руководство по отладочному модулю и файлы проекта для ускорения процесса отладки

Документация:
  • Схемотехника
  • BOM
Описание:

В базовом проекте рассматривается использование и работа сверхширокополосного высокоскоростного усилителя LMH3401 с постоянным коэффициентом усиления с целью управления высокоскоростным аналого-цифровым преобразователем (АЦП) ADS54J60. В данном проекте рассматриваются и измеряются различные варианты синфазных напряжений, напряжений питания и интерфейсов, в том числе передача сигнала с фильтрацией постоянной составляющей и без неё, благодаря чему данный проект удовлетворяет требованиям ряда применений.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Малошумящий усилитель с коэффициентом усиления 16 дБ
  • Двухканальный высокоскоростной АЦП
  • Передача сигнала с фильтрацией постоянной составляющей и без неё
  • Полноценное решение тактирования
  • Протестированный базовый проект, который включает в себя отладочную плату, конфигурационное программное обеспечение и руководство пользователя

Документация:
  • Схемотехника
  • BOM
Описание:

Референс-дизайн TIDA-00892 - это компактное решение, способное обеспечить изоляцию цепей питания DC и сигнальных цепей интерфейса RS-485. Дизайн содержит усиленный цифровой изолятор с интегрированным питанием в комбинации с коммуникационным трансивером RS-485.

Возможности:

• Небольшое комбинированное решение (одинаковое с чипом ISOW7841 посадочное место);
• Решение с одним источником питания (не требуется отдельное питание со стороны интерфейса);
• Уменьшенная стоимость BOM;
• Расширяемое для других полнодуплексных трансиверов RS-485 решение;
• Усиленный цифровой изолятор.

Документация:
  • Схемотехника
  • BOM
Описание:
С целью дополнительного увеличения диапазона, скорости передачи данных и надёжности современных систем мобильной связи системные разработчики продолжают уделять всё больше внимания системах передатчиков с несколькими антеннами, чтобы добиться одновременно пространственного разнесения и пространственного мультиплексирования. Подобные реализации характеризуются лучшей компенсацией потерь в тракте и эффекта многолучевого распространения сигналов в конкретной среде. Данные реализации также способствуют увеличению диапазона, скорости передачи данных и надёжности. Многоантенные системы с фазированными антенными решётками также позволяют лучше фокусировать энергию передатчика, и при увеличении диапазона передачи сигналов потенциально возможно уменьшить габариты антенны системы. Всё в большее количество систем мобильной связи и радарных систем интегрируют многоантенные передатчики.
В подобных реализациях многоантенной передатчиков каждому передатчику требуются цифро-аналоговые преобразователи (ЦАП) для преобразования цифровых бит в РЧ. Несколько передатчиков и соответствующая им антенна также должны быть синхронизованы по времени. В данном проекте может использоваться DAC3xJ8x с интерфейсом JESD204B подкласса 1, который имеет возможность синхронизации с несколькими устройствами DAC3xJ8x. DAC3xJ8x представляет собой высокоскоростной 16-битный ЦАП с частотой выборок до 2,8 GSPS. Возможности DAC3xJ8x позволяют упростить синхронизацию устройств и проектирование многоантенной системы передатчика.

Базовый проект имеет характер аппаратно-программного решения.
Возможности:

  • Высокоскоростная передача данных
  • Цифро-аналоговое преобразование с высокой частотой выборок
  • Поддержка интерфейса JESD204B подкласса 1
  • Возможность синхронизации нескольких устройств
  • Синхронизированное распределение тактовых сигналов

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
TIDA-01016 is a clocking solution for high dynamic range high speed ADC. RF input signals are directly captured using the RF sampling approach by high speed ADC. TheADC32RF45 is a dual- channel, 14-bit, 3-GSPS RF sampling ADC. The 3-dB input bandwidth is 3.2 GHz, and it captures signals up to 4 GHz. This design showcases the clocking solution using the LMX2582, to achieve the best SNR performance of ADC32RF45 at higher input frequencies used in microwave backhaul applications.
Возможности:

3 GHz low-phase noise clocking solution for RF sampling ADC with >51 dB SNR @ 3.65 GHz input 4GHz high frequency input signal capture capability Large signal bandwidth, high dynamic range RF sampling receiver solution

Документация:
  • Схемотехника
  • BOM
Описание:
High speed multi-channel applications require precise clocking solutions capable of managing channel-to-channel skew in order to achieve optimal system SNR, SFDR, and ENOB. This reference design is capable of supporting two high speed channels on separate boards by utilizing TI’s LMX2594 wideband PLL with integrated VCOs to generate a 10 MHz to 15 GHz clock and SYSREF for JESD204B interfaces. The 10 KHz offset phase noise is < -104 dBc/Hz for a 15 GHz clock frequency. By using TI’s ADCDJ3200 high speed converter EVMs, a board-to-board clock skew of <10ps is achieved and a SNR of 49.6 dB with a 5.25 GHz input signal. All key design theories are described, guiding users through the part selection process and design optimization. Finally, schematic, board layout, hardware testing, and results are also presented.
Возможности:

Up to 15GHz sample clock generation Multi-channel JESD204B compliant clock solution Low phase noise clocking for RF sampling ADC/DAC Configurable phase synchronization to achieve low skew in multi-channel system Supports TI’s high-speed converter and capture cards (ADC12DJ3200EVM, TSW14J56 / TSW14J57)

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
This high speed multi-channel data capture reference design enables optimum system performance. System designers needs to consider critical design parameters like clock jitter and skew for high speed multi-channel clock generation, which affects overall system SNR, SFDR, channel to channel skew and deterministic latency. This reference design demonstrates multi-channel AFE and clock solution using high speed data converters with JESD204B, high speed amplifiers, high performance clocks and low noise power solutions to achieve optimum system performance
Возможности:

3.2 Gsps, 1.5 GHz multi- channel high speed analog front for high performance receiver < 5 ps clock skew between channels Multi-channel JESD204B complaint clock solution Scalable platform for pin compatible ADC12DJxx00 family Supports TI’s high-speed converter and capture cards (TSW14J56 / TSW14J57)

Документация:
  • Схемотехника
  • BOM
Описание:
High-speed multi-channel applications require low noise and scalable clocking solutions capable of precise channel-to-channel skew adjustment to achieve optimal system SNR, SFDR, and ENOB. This reference design supports high channel count JESD204B synchronized clocks using one master and multiple slave clocking devices. This design provides multichannel JESD204B clocks using TI’s LMK04828 clock jitter cleaner and LMX2594 wideband PLL with integrated VCOs to achieve clock-to-clock skew of <10 ps. This design is tested with TI’s ADC12DJ3200 EVMs at 3 GSPS, and a channel-to-channel skew of < 50 ps is achieved with improved SNR performance. All key design theories are described to guide users through the part selection process and design optimization. Finally, schematics, board layouts, hardware testing, and test results are included.
Возможности:

High frequency (GSPS) sample clock generation High channel count and scalable JESD204B compliant clock solution Low phase noise clocking for RF sampling ADC/DAC Configurable phase synchronization to achieve low skew in multi-channel system Supports TI’s high-speed converter and capture cards (ADC12DJ3200EVM, TSW14J56 / TSW14J57)

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
High-speed multi-channel applications require low noise and scalable clocking solutions capable of precise channel-to-channel skew adjustment to achieve optimal system SNR, SFDR, and ENOB. This reference design supports scaling up JESD204B synchronized clocks in daisy chain configuration. This design provides multichannel JESD204B clocks using TI’s LMK04828 clock jitter cleaner and LMX2594 wideband PLL with integrated VCOs to achieve clock-to-clock skew of <10 ps. This design is tested with TI’s ADC12DJ3200 EVMs at 3 GSPS, and a channel-to-channel skew of < 50 ps is achieved with improved SNR performance. All key design theories are described to guide users through the part selection process and design optimization. Finally, schematics, board layouts, hardware testing, and test results are included.
Возможности:

High frequency (GSPS) sample clock generation High channel count and scalable JESD204B compliant clock solution Low phase noise clocking for RF sampling ADC/DAC Configurable phase synchronization to achieve low skew in multi-channel system Supports TI’s high-speed converter and capture cards (ADC12DJ3200EVM, TSW14J56 / TSW14J57)

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
The TIDA-01084 reference design demonstrates the use of RF sampling DAC to generate continuous phase-aligned multitone waveforms. With four 48-bit independent NCOs, the 14-bit, 9GSPS DAC38RF83 can generate four CW tones placed anywhere within the first Nyquist zone or up to 6 GHz in the second. This reference design covers the theory of operations, explanation of the GUI, and directions for programming NCOs to generate the tones without the requirement of an external pattern generator. This design demonstrates an easy-to-use method which greatly simplifies and reduces the bill of materials (BOM) for continuos waveform generation.

Возможности:

Generates multiple CW tones in the first nyquist and up to 6 GHz supported in the second Digital Single-Side Band Upconversion Multitone phase alignment synchronization

Документация:
  • Схемотехника
  • BOM
Описание:

Архитектура с РЧ-дискретизацией представляет собой альтернативу традиционной супергетеродинной архитектуре. Аналого-цифровой преобразователь (АЦП) с РЧ-дискретизацией работает с высокой частотой выборок, преобразуя сигналы непосредственно из радиочастотных (РЧ) в цифровые. Благодаря высокой частоте выборок данная архитектура с РЧ-дискретизацией поддерживает крайне широкие полосы пропускания сигналов. Увеличение полосы пропускания позволяет увеличить ёмкость системы, что в свою очередь позволяет добиться более быстрой передачи данных или бо?льших возможностей по доступу пользователей.

В данном базовом проекте используется ADC32RF45, который представляет собой 14-битный АЦП с частотой выборок до 3 GSPS. Максимальная полоса пропускания сигналов определяется значением частоты выборок АЦП, делённым на два. В данном базовом проекте полоса пропускания сигналов превышает 1 ГГц. Максимальное значение входной частоты определяется входной полосой пропускания входных буферов АЦП и входных трансформаторов. Данный базовый проект позволяет непосредственно принимать РЧ-сигналы с частотой несущей до 4 ГГц, что позволяет использовать данный проект в системах всех ключевых диапазонах связи, а также в радарных системах S-диапазона. Данный проект включает в себя оптимизированное решение системы тактирования для сохранения последовательного интерфейса JESD204B и достижения высочайшего с=отношения «сигнал-шум» (ОСШ).

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Решение на базе АЦП с РЧ-дискретизацией с частотой выборок 3 GSPS
  • Полоса пропускания сигналов 1 ГГц (и выше)
  • Решение малошумящего приёмника с широким динамическим диапазоном и РЧ-дискретизацией
  • Решение системы тактирования с низким уровнем фазового шума для АЦП с РЧ-дискретизацией

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Приёмник с РЧ-дискретизацией захватывает сигналы непосредственно в радиочастотном (РЧ) диапазоне. При работе в нескольких диапазонах требуемые сигналы не являются сверхширокополосными, однако они расположены далеко друг относительно друга в пределах всего спектра. Данный базовый проект захватывает сигналы в разных РЧ-диапазонах и преобразует их в сигналы основной полосы в цифровом виде.

В данном базовом проекте демонстрируется работа двухканального 14-битного приёмника ADC32RF80 со скоростью передачи данных 3 Гбит/с с РЧ-дискретизацией для использования в телекоммуникационных системах. В данном устройстве на каждом канале используются два цифровых преобразователя с понижением частоты (digital down converter, DDC). Данные DDC имеют коэффициенты децимации от 8 до 32 и включают в себя 16-битный генератор с численным управлением для преобразования принятого сигнала в сигнал основной полосы. Благодаря высокой частоте выборок ADC32RF80 данный базовый проект способен захватывать сигналы в большей части РЧ-спектра, в котором присутствуют сигналы из разных диапазонов и потенциальные нежелательные помехи. DDC выступает в качестве независимого смесителя сигналов из различных диапазонов и генерирует сигнал основной полосы. Децимация позволяет уменьшить скорость передачи выходного сигнала, а также произвести цифровую фильтрацию требуемого диапазона частот для подавления помех и увеличения отношения «сигнал-шум». Данная функция является критически важной для телекоммуникационных приёмников высокого класса, в которых требуется наличие широкого динамического диапазона.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Решение с цифровым преобразователем с понижением частоты и децимацией
  • Конфигурация с подавлением помех
  • Решение малошумящего приёмника с широким динамическим диапазоном и РЧ-дискретизацией
  • Решение тактирования с низким уровнем фазового шума для АЦП с РЧ-дискретизацией

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This reference design provides an efficient power supply scheme to power-up the RF-sampling DAC38RF8x digital-to-analog data converter (DAC) without sacrificing performance and also reduces board area and BOM. The reference design uses both DC/DC switchers and an LDO to power-up the DAC38RF8x while achieving high analog performance (spurious and phase noise) and minimizing power efficiency trade-offs. The design method outlined here can be extended to the power supply design of other RF-sampling data converters.
Возможности:

Provides an Efficient Power Solution for RF-Sampling DACs Enables Optimal Spur and Phase Noise Performance Reduces Board Area Lowers Bill of Materials (BOM) Cost

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
The TIDA-01230 reference design provides a compact solution capable of generating isolated DC power while supporting isolated RS-232 communication. The design consists of a reinforced digital isolator with integrated power combined with an RS-232 communication transceiver.
Возможности:

Small Combination Solution (Slightly Larger than ISOW7842 Device Footprint) Single Power Supply Solution (No separate supply required for interface side) Reduced BOM Cost Extendable to Other RS-232 Tranceivers

Документация:
  • Схемотехника
  • BOM
Описание:
This parallel low-dropout (LDO) reference design showcases the TPS7A85 low-noiseLDO linear regulator in a parallel configuration, which is capable of sourcing 3.5 A per LDO or 7 A per board. Additional design flexibility includes the ability to stack this design to meet the current requirements of an application.

Возможности:

Output current: up to 7 A per board (two TPS7A85 LDOs per board) Low-dropout (LDO)voltage: 200 mV (typ) Low-noise output: 3.33 μVRMS (10 Hz to 100 kHz for one LDO) when paralleling eight LDOs High output accuracy: 1% (over line, load, and temperature)

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Synthesis of waveforms appropriate for an S-band multifunction phased array radar (MPAR) is demonstrated with an RF sampling architecture utilizing the DAC38RF80, a 9GSPS 16-bit digital-to-analog converter (DAC). The RF sampling transmit architecture simplifies the signal chain, bringing the data converter closer to the antenna, allowing flexibility with high performance.
Возможности:

S-band transmitter reference design Wideband frequency flexibility and planning Demonstration using multichannel FM-modulated chirp waveforms Tested reference design includes an evaluation module (EVM), configuration software, and User’s Guide

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
TI Design TIDA-01247demonstrates a simplified and efficient network to power an ADC32RFxx. All three power domains of the analog-to-digital converter (ADC) are supplied using a switching regulator to enable the use of a power-supply network without a low-dropout (LDO)linear regulator. This configuration improves the overall power efficiency and reduces the part count without any degradation to the ADC specifications.

Возможности:

Power efficiency increased by more than 10% Power savings of approximately 900 mW Smaller DC-DC solution size and fewer components than LDO-based design Maintains ADC performance metrics Supports single 5-V input

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01366 (also known as PMP9799) demonstrates a complete power solution for Altera's MAX® 10 FPGA. This simple solution uses just three DC/DC converters to power the MAX 10 cost-effectively. This TI Design supports numerous industrial applications and any application that requires a small, high efficiency, high temperature power supply.
Возможности:

Supports Dual-Supply Power Option of MAX 10 to Enable Full FPGA Functionality Requires Just Three DC/DCs for a Cost-Effective and Simple Power Solution Total Solution Size < 300 mm² for Space-Constrained Applications 92% Efficiency at Half of Rated Load and 89% Efficiency at Full Rated Load for Low Temperature Rise and High Reliability Supports Instant-On Feature for Fastest Startup of MAX 10 125°C Rated Devices and Passives for High Temperature Applications with a Temperature Warning Flag at 120°C

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01405 design demonstrates an inverting power module (voltage inverter) to generate a –1.8V rail at up to 2A of current from a 3V to 15.2V input voltage. Such a negative voltage is required for many communications equipment systems as well as industrial equipment, such as test and measurement. Using the TPS82130 power module enables a very simple negative voltage inverter (inverting buck-boost) design to create a 1.8V negative output voltage at high 2A currents.
Возможности:

Simple Power Module Design Total Solution Size Less Than 50mm2 High Output Current of 2A (VIN ≥ 5V) Wide Input Voltage Range of 3V to 15.2V Low Noise (Less Than 10mV Output Ripple) 125°C Rated Solution

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01444 reference design for server PSU, PC PSU, and other step-down converter applications implements a 180-W buck, dual-channel DC-DC converter with a regulatory 12-V DC input voltage designed to provide the terminal load voltage with greater than 97% efficiency and good thermal performance. The switching frequency synchronization between the dual channels is easily realized. The true differential remote sense of the dual outputs compensates the line voltage drop providing more accurate voltage for the terminal load. For improved high power density and a low profile, this integrated circuit reference design uses a planar inductor to replace the traditional discrete inductor. This TI Design has complete protection and temperature sense functions.
Возможности:

180W dual output buck converter Efficiency: 96% (typ) at 180W load; 97% (typ) at 83W load Switching frequency synchronization between dual-channel Differential remote sensing for both output channels Planner inductor as output inductor Compact form factor (47mm x 59mm) for compatible with server PSU application

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TIDA-01480 reference design is a scalable power supply designed to provide power to the Xilinx Zynq UltraScale+ (ZU+) family of MPSoC devices and Artix- 7 FPGA devices. The design receives power from a standard DC power supply and provides power to all rails of the Xilinx chipset and DDR memory through a well-defined Samtec socket-terminal strip connection. The design is scalable to support the most basic ZU2CG device with dual-core ARM® Cortex™-A53 application processor and dual-core ARM® Cortex™-R5 real-time processor to the ZUxEG products that add graphics processing (GPU) up to the ZU5EV device which also includes a video Codec unit and up to 16 16.3-Gbps transceivers (MGTH). Due to its similarity with the ZU2CG power needs, the Artix-7 FPGA is also supported by this design.

Возможности:

17 hardware configurable power rRails Easy to change any output voltage in hardware Only 1 input voltage required Ideal power supply for the following Xilinx products: Zynq Ultrascale_ MPSoCs (ZU2CG, ZU3CG, ZU4CG, ZU5CG, ZU2EG, ZU3EG, ZU4EG, ZU5EG, ZU4EV, ZU5EV) and Artix-7 FPGAs Small 3.5' x 2.5' PCB for use as a prototyping tool

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design showcases innovative solutions for battery and system health monitoring of battery-powered Smart Flow Meters. The battery monitoring subsystem provides highly accurate energy measurement and State of Health(SOH) projections which forecast battery lifetime. The system monitoring subsystem protects against over current conditions which can dramatically reduce battery life. The techniques demonstrated here can help extend the effective life of battery-powered meters and optimize total cost of ownership for utility operators.
Возможности:

Monitors the State-Of-Health of non-rechargeable lithium batteries Accurately predicts the End-Of-Service of non-rechargeable lithium batteries Low power system monitoring with ADS7142 SAR ADC and TLV521 op-amp Single channel load switch to connect/disconnect system load Supports Lithium Thionyl Chloride (LiSOCl2) and Lithium Manganese Dioxide (LiMnO2) Low standby power consumption of 1uA for system health monitoring and 1uA for battery monitoring

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
This reference design demonstrates various power sequencing configurations using load switches. By using integrated load switches, the timing of each voltage rail can be adjusted independently. Each voltage rail can be controlled without extensive processor intervention or external digital components. This design is useful in applications such as multi-function printers (MFPs) and set-top box (STB), where specific timing sequences are required to turn on various subsystems and processor rails.
Возможности:

Three different Power Sequencing configurations: CT Configuration, QOD configuration, and independent GPIO configuration Adjustible timing thresholds using CT and QOD pins Pin-to-pin footprints allow for swapping between multiple load switches for different voltage, current, and Ron requirements Load switches offer smaller solution size and lower component count when compared to Discrete MOSFET solutions

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design implements a multi-MHz power stage design based on the LMG1210 half-bridge GaN driver and GaN power High Electron Mobility Transistors (HEMTs). With highly efficient switches and flexible dead-time adjustment, this design can significantly improve power density while achieving good efficiency as well as wide control bandwidth. This power stage design can be widely applied to many space-constrained and fast response required applications such as 5G telecom power, servers, and industrial power supplies.
Возможности:

Compact GaN-Based Power Stage Design With Switching up to 50 MHz Independent PWM inputs for high side and low side, or single PWM input with adjustable dead time Minimum pulse width of 3 ns High slew rate immunity of 300 V/ns Driver UVLO and overtermpertaure protection

Документация:
  • Схемотехника
  • BOM
Описание:

Устройства K2E требуют секвенсирования источников питания в определённом порядке. В данном проекте продемонстрирован метод секвенсирования питания для многоядерных процессоров семейств 66AK2Ex и AM5K2Ex с архитектурой KeyStone II  на базе ARM + ЦСП и только ARM с использованием UCD9090. UCD9090 представляет собой 10-шинное устройство секвенсирования и отслеживания питания с адресацией с интерфейсами PMBus / I2C. UCD9090 обеспечивает как секвенсирование, так и распределение по времени включения источников питания. В данном проекте демонстрируется конкретный пример реализации секвенсирования питания для платформы отладочного модуля K2E.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Базовая реализация секвенсирования источников питания для систем на кристалле (SoC) 66AK2Ex и AM5K2Ex
  • В данном проекте используется UCD9090 для секвенсирования и отслеживания источников девяти шин напряжения питания
  • В данном проекте используется программное обеспечение Fusion Digital Power Designer для настройки и программирования UCD9090
  • Полноценный базовый проект системы со схемой электрической принципиальной, перечнем элементов, файлами проекта и руководством по аппаратной части проекта, реализованный на платформе отладочного модуля K2E для тестирования и отладки

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данный проект TI (TIDEP0047) является базовой платформой на основе процессора AM57x и интегральной микросхемы управления питанием (PMIC) TPS659037. Данный проект TI освещает такие важные вопросы проектирования, как организация питания и управление теплом, и методы решения соответствующих проблем в системах, базирующихся на AM57x и TPS659037. Он включает в себя справочные материалы и документацию по темам управления питанием, организации сети распределения мощности (PDN), управления теплом, а также оценки и анализа энергопотребления. 

Возможности:

  • Процессор AM57x с Dual ARM Cortex-A15, ДСП C66x, ARM Cortex-M4, графикой SGX544 и четырёхъядерным набором PRU-ICSS
  • PMIC TPS659037
  • Базовый проект для PMIC, PDN и управления теплом
  • Средство оценки мощности (PET) для оценки и анализа мощности и энергопотребления системы
  • Данный базовый проект протестирован и включает в себя аппаратное средство отладки (EVM), схемы электрические принципиальные, дизайн-файлы, перечни элементов, руководство и ссылки на несколько инструкций по применению, содержащих материалы данного проекта

Документация:
  • Схемотехника
  • BOM

Сравнение позиций

  • ()