forward

Коммуникационное оборудование

Описание:
The IC Plus IP101G PHY Daughter Board is populated with the IEE 802.3/802.3u compliant single port Fast 10/100Mbps Ethernet Transceiver with support for Auto MDI/MDIX function, hardware interrupt and duplex status change IP101G Ethernet PHY. It is designed for easy development of RMII Ethernet control applications when plugged into the PIC32 compatible Starter Kits .

The IC Plus IP101G PHY Daughter Board (AC320004-2) enables Ethernet communication with the starter kits listed below.

Возможности:

    • 10/100Mbps IEEE 802.3/802.3u compliant Fast Ethernet transceiver
    • Supports 100-Base-TX/Fx Media Interface
    • Supports MII/ RMII Interface
    • Supports Auto MDI/MDIX function

Документация:
  • Даташит
  • Тестирование
Описание:
Microchip'sLAN8720A PHY Daughter Board is populated with high-performance, small-footprint, low-power 10BASE-T/100BASE-TX Ethernet LAN8720A PHY . It is designed for easy development of RMII Ethernet control applications when plugged into the PIC32 compatible Starter Kits .

The LAN8720A PHY Daughter Board (AC320004-3) enables Ethernet communication with the starter kits listed below.

Возможности:

    • High-Performance 10/100 Ethernet Transceiver
      • Compliant with IEEE802.3/802.3u (Fast Ethernet)
      • Compliant with ISO 802-3/IEEE 802.3 (10BASE-T)
    • Comprehensive flexPWR® Technology
      • Flexible Power Management Architecture
    • В„HP Auto-MDIX support

Документация:
  • Даташит
  • Тестирование
Возможности:

    Highlights

    • High-performance, full-featured 3-port switches with per-port IEEE 802.1Q VLAN support (up to 16 VLAN groups)
    • Industry's highest (±8kV/15kV) per-port ESD protection
    • IGMP v1/v2 monitoring for multicast packet filtering
    • Up to 200 Mbps network speed via a Turbo MII interface
    • Optional EEPROM or external CPU serial management support via an I2C™ interface
    • Virtual PHY feature simplifies software development by mimicking multiple switch ports as a single-port PHY
    • Integrated regulators require a single 3.3V supply

Документация:
  • Даташит
  • Тестирование
Описание:
The circuit, shown in Figure 1, is a wideband receiver front end based on the ADA4960-1 ultralow noise differential amplifier driver and the AD9434 12-bit, 500 MSPS analog-to-digital converter.


The third-order Butterworth antialiasing filter is optimized based on the performance and interface requirements of the amplifier and ADC. The total insertion loss due to the filter network, transformer, and other resistive components is only 1.2 dB.


The overall circuit has a bandwidth of 290 MHz with a pass-band flatness of 1 dB. The SNR and SFDR measured with a 140 MHz analog input are 64.1 dBFS and 70.4 dBc, respectively.



Figure 1. 12-Bit, 500 MSPS Wideband Receiver Front End (Simplified Schematic: All Connections and Decoupling Not Shown) Gains, Losses, and Signal Levels Measured Values at 10 MHz

Возможности:

  • 12-Bit, 500MSPS Wideband Receiver
  • Antialiasing Filter
  • Low Distortion Differential Driver
  • 64dB SNR @ 140MHz Input
  • 70dB SFDR @ 140MHz Input

Документация:
  • Схемотехника
  • Топология платы
Описание:
Satisfy Your Curiosity
Your next embedded design idea has a new home. Curiosity is a cost-effective, fully integrated 8-bit development platform targeted at first-time users, Makers, and those seeking a feature-rich rapid prototyping board. Designed from the ground-up to take full advantage of Microchip's MPLAB X development environment, Curiosity includes an integrated programmer/debugger, and requires no additional hardware to get started.

Your Tool for Function Enablement
Curiosity is the perfect platform to harness the power of modern 8-bit PIC® Microcontrollers. Its layout and external connections offer unparalleled access to the Core Independent Peripherals (CIPs) available on many newer 8-bit PIC MCUs. These CIPs enable the user to integrate various system functions onto a single MCU, simplifying the design and keeping system power consumption and BOM cost low.

Internet of Things Ready
Have an IoT design idea? Curiosity can make it real. Out of the box, the development board offers several options for user interface - including physical switches, an mTouch™ capacitive button, and an on-board potentiometer. A full complement of accessory boards is available via the MikroElectronika Mikrobus™ interface footprint.
In addition, Bluetooth Low Energy communication can easily be added using an available Microchip RN4020 module.

Visit our Curiosity Design Center for Code Examples and other information.
Возможности:

    Visit our Curiosity Design Center for Code Examples and other information.


    • Supports 8-, 14-, 20-pin 8-bit PIC® Microcontrollers with low voltage programming capability
    • Integrated Programmer/Debugger with USB Interface
    • Integrates seamlessly with MPLAB X IDE and Code Configurator
    • Various user interface options - mTouch button, analog potentiometer, and physical switches
    • Mikrobus™ support with over 100 MikroElectronika Click™ add-on boards available
    • RN4020 Bluetooth module footprint
    Note: USB mini-B cable required, not included

Документация:
  • Даташит
  • Програмное обеспечение
  • Тестирование
Описание:
RF based Remote Controls are becoming more prevalent as they enable non line-of-sight and provide bi-directional communication. A high-end remote control typically has a graphics display, a number of keys and a radio to communicate with the target devices.

Microchip’s Remote Control Demo Board (Part # DM240315-2) integrates Graphics, mTouch, USB and RF4CE into a single demo. The board demonstrates a remote populated with PIC24FJ256DA210 MCU, 3.5" Graphical TFT LCD with resistive touch screen, capacitive touch keys with plastic overlay, MRF24J40 2.4 GHz transceiver and ZENATM wireless Adapter.

The Remote Control Demo board offers the complete software and hardware including:
  • Bill of Materials
  • Schematics
  • Reference Code
Возможности:

    • Integrates Graphics, mTouch, USB and RF4CE
    • Stylish and Modern User Interface with colorful 3.5” QVGA graphical display, resistive touch screen and mTouch keys
    • Low cost Graphics and high integration with PIC24F “DA” family
    • Simple hardware layout
    • MRF24J40MA - A 2.4 GHz IEEE 802.15.4 radio transceiver
    • ZENATM wireless Adapter
    • Wireless Remote Control Utility that runs on the target computer

Документация:
  • Програмное обеспечение
  • Тестирование
Возможности:

    Write Code
    • Free MPLAB IDE v8.43 or newer
    • Free MPLAB C Compiler for PIC32 with no code size limit
    • Example project files for Ethernet and USB applications
    Program Memory
    • Integrated programmer - all you need is the included USB Cable
    • Program and verify a full 512k image in less than 9 seconds
    Debug
    • Integrated debugger - all you need is the included USB cable
    • Full C source-based debugging in MPLAB IDE
    Execute Code
    • PIC32 running at 80 MHz with 512K Flash, 128K RAM, 8 ch. DMA + 8 ch. DMA dedicated to Ethernet, CAN and USB
    • USB powered board
    • USB and Ethernet connectors, user switches, and LEDs
    Customize
    • Expansion connector enables addition of Microchip's PIC32 expansion boards or create your own
    • Majority of MCU signals are present on the connector [Hirose: FX10A-120P/12-SV1(71)]




Документация:
  • Даташит
  • Програмное обеспечение
  • Тестирование
Описание:
The PIC32 Ethernet Starter Kit II provides the easiest and lowest-cost method to experience 10/100 Ethernet development with PIC32 microcontrollers. Combined with Microchip’s free TCP/IP software, this kit gets your project running quickly. The PIC32 microcontroller has an available CAN 2 0b peripheral and USB host/device/OTG. This starter kit features a socket that can accommodate various 10/100 Ethernet transceiver (RJ-45) PHY Daughter Boards for prototyping and development.

Ethernet PHY Daughter Boards compatible withPIC32 EthernetStarter Kit II are listed below
LAN8720A PHY Daughter Board (AC320004-3)
LAN9303 PHY Switch Daughter Board (AC320004-4)

FOR DEMONSTRATION SOFTWARE, PLEASE VISIT MPLAB HARMONY SOFTWARE FRAMEWORK

Возможности:

    • USB-powered board
    • Includes 10/100 Fast Ethernet LAN8740 PHY Daughter Board
      • Features Energy efficient Ethernet(IEEE 802.3az) and Wake-On-LAN functionality
    • USB and Ethernet connectors, user switches and LEDs
    • Integrated programmer/debugger
    • Standard A to mini-B cable for debugger
    • Standard A to micro-B cable for USB application development
    • PIC32 running at 80 MHz with 512K Flash, 128K RAM, 8 channel DMA + 8 channel DMA dedicated to Ethernet, CAN and USB
    • Expansion connector enables the addition of Microchip’s PIC32 expansion boards or the creation of your own board

Документация:
  • Даташит
  • Тестирование
Описание:
The PIC32MZ EC Starter Kit provides the easiest and lowest cost method to experience the high performance and advanced peripherals integrated in the PIC32MZ Embedded Connectivity MCUs. This starter kit features a socket that can accommodate various 10/100 Ethernet transceiver (RJ-45) plug-in connectors for prototyping and development.

Ethernet PHY Daughter Boards compatible with PIC32MZ EC Starter Kitare listed below
LAN8720A PHY Daughter Board (AC320004-3)
LAN9303 PHY Switch Daughter Board (AC320004-4)

FOR DEMONSTRATION SOFTWARE, PLEASE VISIT MPLAB HARMONY SOFTWARE FRAMEWORK

This starter kit can also be used with Multimedia Expansion Board II

To get started quickly, refer the PIC32MZ EC Starter Kit Info Sheet in the documentation section below.
Возможности:

    • On-board PIC32MZ2048ECH144: 200 MHz, 2 MB Flash and 512 KB RAM
    • Includes 10/100 Fast Ethernet LAN8740 PHY Daughter Board
      • Features Energy Efficient Ethernet (IEEE 802.3az) and Wake-On-LAN functionality
    • Integrated debugger/programmer
    • USB powered
    • 10/100 Ethernet
    • CAN 2.0b, HI-Speed USB 2.0 host/device/dual-role/OTG
    • 4 MB SQI Flash
    • Can be used with Multimedia Expansion Board II
    • Can be used with PIC32 Expansion Board using a PIC32MZ adaptor board.

Документация:
  • Даташит
  • Тестирование
Описание:
The PIC32MZ EC Starter Kit with Crypto Engine provides the easiest and lowest cost method to experience the high performance and advanced peripherals integrated in the PIC32MZ Embedded Connectivity MCUs. It features PIC32MZ2048ECM144 with onboard crypto engine that reduces software overhead of actions such as encryption, decryption, and authentication. This starter kit features a socket that can accommodate various 10/100 Ethernet transceiver (RJ-45) plug-in connectors for prototyping and development.

Ethernet PHY Daughter Boards compatible with PIC32MZ EC StarterKit w/ Crypto Engineare listed below
LAN8720A PHY Daughter Board (AC320004-3)
LAN9303 PHY Switch Daughter Board (AC320004-4)


FOR DEMONSTRATION SOFTWARE, PLEASE VISIT MPLAB HARMONY SOFTWARE FRAMEWORK

This starter kit can also be used with Multimedia Expansion Board II

To get started quickly, refer the PIC32MZ EC Starter Kit Info Sheet in the documentation section below:
Возможности:

    • On-board PIC32MZ2048ECM144 with 200 MHz, 2 MB Flash and 512 KB RAM with crypto engine
    • Includes 10/100 Fast Ethernet LAN8740 PHY Daughter Board
      • Features Energy Efficient Ethernet (IEEE 802.3az) and Wake-On-LAN functionality
    • Integrated debugger/programmer
    • USB powered
    • 10/100 Ethernet
    • CAN 2.0b, Hi-Speed USB 2.0 host/device/dual-role/OTG
    • 4 MB SQI Flash
    • Can be used with Multimedia Expansion Board II
    • Can be used with PIC32 Expansion Board using a PIC32MZ adaptor board.

Документация:
  • Даташит
  • Тестирование
Описание:
The PIC32MZ Embedded Connectivity with Floating Point Unit (EF) Family Starter
Kit (DM320007 for non-Crypto development or DM320007-C for Crypto
development) provides a low-cost method for the development and testing of USB
and Ethernet-based applications with PIC32MZ EF family devices.

Ethernet PHY Daughter Boards compatible with PIC32MZ EF Starter Kit are listed below
LAN8720A PHY Daughter Board (AC320004-3)
LAN9303 PHY Switch Daughter Board (AC320004-4)

FOR DEMONSTRATION SOFTWARE and Board Support Packages, PLEASE VISIT MPLAB HARMONY SOFTWARE FRAMEWORK

This starter kit can also be used with Multimedia Expansion Board II
Возможности:

    The board features two Mini-B USB ports, one for debugging and one for USB-toUART
    or I2C™ communications, a Standard-A USB port for the embedded host,
    and a Micro-AB USB Host/Device/OTG port. The PHY daughter board features an
    RJ-45 Ethernet port for network connectivity.

Документация:
  • Тестирование
Описание:
The PIC32MZ EF PIM is designed to demonstrate the capabilities of the PIC32MZEF family of devices using explorer 16 Development Board. It enables USB, Ethernet, and CAN development with PIC32MZ Series. A 200 MHz PIC32MZ2048EFH100 MCU with 2 MB Flash, 512 KB RAM, FPU, 48 ch. ADC, Hi-Speed USB, CAN 2.0b and 10/100 Ethernet is installed on the PIM.

FOR DEMONSTRATION SOFTWARE and Board Support Packages, PLEASE VISIT MPLAB HARMONY SOFTWARE FRAMEWORK
Возможности:

    • PIC32MZ2048EFH100
    • 200 MHz
    • 2MB Flash and 512 KB RAM
    • Floating Point Unit
    • Hi-speed USB
    • 10/100 Ethernet
    • 12-bit 18 MSPS 48 channel ADC
    • CAN 2.0

Документация:
  • Тестирование
Описание:

В данном базовом проекте генерируется выходное напряжение 5,1 В при выходном токе 9 А из входного напряжения 48 В. Данный преобразователь также можно использовать с автомобильной шиной напряжения 48 В.

Базовый проект имеет характер аппаратного решения.

Возможности:

  • Подходит для применения в телекоммуникационных системах
  • Малые габариты решения (силовое звено: 24 мм x 44 мм)
  • Для ослабления отражённых пульсаций добавлен входной фильтр
  • Очень низкий коэффициент нестабильности по нагрузке

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:

В базовом проекте PMP10152 представлен изолированный источник питания, предназначенный для применения в телекоммуникационных системах. Данный изолированный понижающий преобразователь генерирует на изолированной вторичной стороне выходное напряжение 12 В при выходном токе 400 мА из входного напряжения 12 В.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Данный проект был собран и протестирован
  • Малогабаритное решение
  • Изолированный выход
  • Отсутствие необходимости в использовании оптопары

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:

Проект PMP10506 представляет собой изолированный синхронный обратноходовой преобразователь с использованием ИС контроллера LM5122. Данный проект поддерживает входное напряжение с диапазоном от 9 В до 60 В и генерирует изолированное выходное напряжение 5 В при непрерывном токе нагрузки до 6 А.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Синхронное выпрямление на вторичной стороне для увеличения КПД
  • Малый нагрев
  • Защита от перегрузки
  • Прецизионная стабилизация напряжения на вторичной стороне
  • Изолированный дизайн для применений, в которых предъявляются требования по безопасности

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:
The PMP10520 reference design provides all the power supply rails (1V/20A, 1.2V/30A, 1.8V/4A) necessary to power the multi-gigabit transcievers (MGT) in Xilinx's Virtex® Ultrascale™ FPGAs. This design uses a 5V input and has a PMBus interface for current and voltage monitoring, margining, timing delays, and fault monitoring. It uses both TPS544C20 and TPS544B20 which feature internal current sensing and eliminate the need for an external current sense resistor. This design also meets Xilinx's low output voltage ripple requirements of the MGT rails.

Возможности:

Provides all the power rails needed to power MGT rails in a Xilinx Virtex® Ultrascale™ FPGA Design optimized to support a 5V input Low output voltage ripple < 10mV On board power up and power down sequencing using LM3880 POL's include integrated PMBUS interface with output voltage and current reporting MGTAVCC and MGTAVTT have lossless MOSFET current sensing, eliminates need for sense resistor

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
The PMP10555 reference design provides all the power supply rails necessary to power Xilinx® Ultrascale® 16nm family of FPGAs/SoCs in a mobile radio basestation application. This design uses a PMBus compatible 20A integrated FET buck converter for the core and two multi-output buck regulator ICs to provide the remaining supplies necessary rails to power the FPGA. It also features two LM3880's for flexible power up and power down sequencing. This design uses a 12V input.

Возможности:

•Provides all the power supply rails needed for a Xilinx® Ultrascale® Series FPGA for a mobile radio basestation •Design optimized to support a 12V input •PMBUS interface with output voltage and current reporting for the core voltage •On board power up and power down sequencing •Voltage margining at the core voltage Provides all the power supply rails needed for a Xilinx® Ultrascale® Series FPGA for a mobile radio basestation Design optimized to support a 12V input PMBUS interface with output voltage and current reporting for the core voltage On board power up and power down sequencing Voltage margining at the core voltage

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The PMP10600.1 reference design provides all the power supply rails necessary to power Xilinx® Zynq® 7000 series (XC7Z015)FPGA. This design uses several LMZ3 series modules, LDOs, and a DDR termination regulator. It also features one LM3880 for power up and power down sequencing. This design uses a 12V input.

Возможности:

Provides all the power supply rails needed for a Xilinx® Zynq® 7000 series (XC7Z015) Design optimized to support a 12V input On board power up and power down sequencing Supports DDR3 memory device Module design for ease of use

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The PMP10613 reference design provides all the power supply rails necessary to power Xilinx® Zynq® 7000 series (XC7Z045) FPGA. This design uses several LMZ3 series modules, LDOs, and a DDR termination regulator to provide all the necessary rails to power the FPGA. It also features one LM3880 for power up and power down sequencing. This design uses a 12V input.

Возможности:

Provides all the power supply rails needed for a Xilinx® Zynq® 7000 series (XC7Z045) Design optimized to support 12V input On board power up and power down sequencing Supports DDR3 memory device Module design for ease of use

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Проект PMP10630 представляет собой полноценное решение системы питания с высокой плотностью мощности для ППВМ XCKU040 семейства Kintex® UltraScale™ от Xilinx®. В данном проекте для генерирования всех необходимых шин напряжений питания при малых габаритах решения 36 мм x 43 мм (1,4 дюйма x 1,7 дюйма) используется оптимальная связка из модулей семейства SIMPLE SWITCHER® и LDO-регуляторов напряжения. Данный проект включает в себя последовательный модуль LMZ31704 семейства LMZ3 для генерирования шины напряжения питания ядра и три последовательных наномодуля LMZ21700/1. В данном проекте организовано секвенсирование напряжений питания с использованием секвенсора LM3880, а также имеется опциональный источник питания для памяти DDR3 с использованием регулятора напряжения терминирования DDR LP2998. Данный базовый проект работает от постоянного входного напряжения 12 В, а общая выходная мощность составляет 6 Вт.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Полноценное решение системы питания для ППВМ XCKU040 семейства Kintex® UltraScale™ от Xilinx®
  • Простота дизайна и высокая плотность мощности благодаря использованию модулей питания семейства SIMPLE SWITCHER®
  • Простое и гибкое секвенсирование напряжений питания с использованием LM3880
  • Компактное решение с габаритами 1,4 дюйма x 1,7 дюйма (36 мм x 43 мм)
  • Генерирование напряжения терминирования DDR с использованием LP2998
  • Печатная плата данного базового проекта была протестирована, и к ней прилагаются отчёт о результатах тестирований и фалы проекта

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В проекте PMP10770 используются TPS53219A и CSD87384M, которые являются экологически чистой альтернативой DC/DC-преобразователю TPS53355 с выходным током 30 А и не содержат свинца. Данный проект поддерживает входное напряжение с диапазоном 10 В – 14 В и генерирует выход 1 В/ 34 А при КПД 83% при полной нагрузке.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Не содержит свинца
  • Экологически чистая альтернатива TPS53355
  • Частота переключения 500 кГц
  • КПД 83% при полной нагрузке (выходной ток 34 А)
  • Длина данного проекта составляет 50 мм
  • Амплитуда пульсаций выходного напряжения 15,4 мВ при входном напряжении 12 В и полной нагрузке

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The PMP10962 reference design is a 3-phase PMBus converter for high current ASIC core rail regulation. It employs DCAP+ control for fast transient response and TI's proprietary AutoBalance for tight steady and dynamic phase-to-phase current balance. It drives three TI NexFET smart power stages for high power density and efficiency. It easily scales-up/scales-down to meet a wide load range. PMBus capability and on-board NVM enable easy design, configuration, and customization, with telemetry of output voltage, current, temperature, and power.

Возможности:

Modular 1V/90A PoL in 1.8" by 1.1" size (45.7mm x28.6mm) High efficiency 90% at 1V/90A, 500kHz, 10Vin Accurate current reporting with CSD95372B (3% at 90A) Combined ripple and transient response within +/-2% Scalable 1, 2, 3 or 4 phase operation Full PMBus telemetry of output voltage, current, power and temperature

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:
PMP11184 is a chipset solution for high current ASIC core rail regulation. It utilizes TPS53647 4-phase controller for 120A high current rail, which employs DCAP+ control for fast transient response and TI's proprietary AutoBalance for tight steady and dynamic phase-to-phase current balance. It also utilizes TPS40428 dual controller for dual 30A rails. Both controllers drive TI NexFET smart power stages for high power density and efficiency. PMBus capability and on-board NVM enable easy design, configuration, and customization, with telemetry of output voltage, current, temperature, and power.

Возможности:

Detached layout enables flexible placement High efficiency 91% at 1V/120A, 300kHz, 12Vin Excellent thermal performance (72C FET temperature at full load with 200LFM air flow) Combined ripple and transient response within +/-2%. Full PMBus telemetry of output voltage, current, power and temperature

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:

Аппаратная часть проекта PMP11208 аналогична аппаратным частям проектов PMP9738 (1,0 В) и PMP10393 (0,6 В), но в нём возможно получение выхода 900 мВ/ 240 А из входов 11 В, 12 В и 13 В. При работе на 1,0 В проект находится в режиме квазипостоянной частоты, а при работе на 0,6 В – в режиме постоянной частоты, в то время как при работе на 900 мВ он может находиться в любом из этих режимов в зависимости от нагрузки и входного напряжения. Возможности тестирования сфокусированы на статической и динамической нагрузке системы в обоих режимах как по отдельности, так и совместно, чтобы продемонстрировать, что переход между режимами работы происходит плавно.

 

Возможности:

  • Аналогичная проекту PMP9738 (1,0 В) аппаратная часть, но с возможностью получения выхода 900 мВ/ 240 А
  • Управление DCAP+ для получения отличной реакции на ступенчатое изменение нагрузки, интерфейсы SVID и PMBus
  • Хорошие уровни тепловыделения и динамического отклика для получения 900 мВ из 11 В, 12 В и 13 В
  • Акцент применения данной отладочной платы заключается в простоте электрического тестирования благодаря тому, что практически все компоненты находятся на верхней стороне печатной платы
  • Богатый набор интерфейсов для тестирования, включая разъём PMBus, напряжения смещения 5 В и 3,3 В и высокоскоростную динамическую тестовую нагрузку

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:
The flyback topology with diode rectification provides a low cost solution for Class 4 PoE applications. The TPS23751 is a combination PoE PD controller and PWM controller, saving cost and space. This converter is well suited for PoE applications such as security cameras and wireless access points.
Возможности:

Isolated non-synchronous flyback-low cost Very good efficiency (88% at max load) Optional VFO mode for improved light load efficiency

Документация:
  • Схемотехника
  • BOM
Описание:

Базовый проект PMP11312 представляет собой 4-фазный преобразователь с интерфейсом PMBus, предназначенный для генерирования стабилизированной шины напряжения питания ядра специализированных микросхем с высоким током. В данном проекте для генерирования шины напряжения питания с высоким током 120 А используется 4-фазный контроллер TPS53647 с режимом управления DCAP+ для достижения быстрого отклика на скачкообразные изменения нагрузки и проприетарная схема AutoBalance от TI для обеспечения точного статического и динамического баланса токов между фазами. TPS53647 управляет интеллектуальными силовыми блоками семейства NexFET от TI для достижения высокой удельной мощности и высокого КПД. Оптимизированная трассировка печатной платы и увеличенное количество слоёв печатной платы (8 слоёв, удельная масса меди – 2 унции / кв. фут) позволяют дополнительно увеличить КПД и удельную мощность. Благодаря наличию интерфейса PMBus и встроенной энергонезависимой памяти данный проект характеризуется простотой дизайна, конфигурирования и кастомизации (производится сбор телеметрии, включая информацию и выходном напряжении, выходном токе, температуре и мощности).

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Компактный модульный проект с габаритами 0,95 дюйма x 2,3 дюйма (24,1 мм x 58,4 мм)
  • Высокий КПД: 91,7% при выходе 1 В / 120 А, частоте переключения 300 кГц и входном напряжении 12 В
  • Отличные тепловые характеристики (температура полевого транзистора 53°C при полной нагрузке и скорости потока воздуха 200 линейных футов в минуту (LFM))
  • Общий отклик на пульсации и скачкообразные изменения нагрузки на уровне +/-1,7%
  • Полноценный сбор телеметрии посредством интерфейса PMBus, включая информацию о выходном напряжении, выходном токе, мощности и температуре

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:

Проект PMP11328 представляет собой источник питания с высокой удельной мощностью, выходным током 30 А и интерфейсом PMBus, который удовлетворяет требованиям спецификации шины питания ядра ППВМ ZU9EG семейства Ultrascale+ от Xilinx и который предназначен для применения в удалённых радиомодулях (Remote Radio Unit, RRU) базовых станций. Данный источник питания генерирует выходное напряжение 0,85 В для шины питания при токе 25 А и имеет общие габариты печатной платы 55 мм x 40 мм. Наличие интерфейса PMBus упрощает программирование, позволяет производить пользовательское конфигурирование данного источника питания с использованием встроенной энергонезависимой памяти (Non-Volatile Memory, NVM), а также осуществлять адаптивное масштабирование напряжения (Adaptive Voltage Scaling, AVS) и регулировку напряжения. Данный источник питания также позволяет отслеживать выходное напряжение, выходной ток и температуру внешней горячей точки посредством интерфейса PMBus. Во всём диапазоне изменения нагрузки коэффициент нестабильности выходного напряжения составляет ±3%, а КПД превышает 82%.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • POL-преобразователь с входным напряжением 12 В и выходом 0,85 В/ 25 А с габаритами печатной платы 40 мм x 55 мм
  • Высокий КПД (свыше 82%) при выходе 0,85 В/ 25 А и частоте переключения 500 кГц
  • Адаптивное масштабирование напряжения (Adaptive Voltage Scaling, AVS), регулировка напряжения и отслеживание выходных напряжения/ тока/ температуры посредством интерфейса PMBus и графического интерфейса Fusion от TI
  • Потери мощности 4 Вт при входном напряжении 12 В и выходе 0,85 В/ 12 А
  • Увеличение/ уменьшение выходного напряжения на 12 мВ при скачкообразном изменении тока нагрузки на 8 А со скоростью 10 А/мкс
  • Коэффициент нестабильности выходного напряжения ±3% во всём диапазоне изменения нагрузки (по переменному и постоянному току)

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:

Проект PMP11399 представляет собой полноценную систему питания с интерфейсом PMBus для питания 3 ядер специализированных микросхем / ППВМ, памяти типа DDR3, терминирования напряжения VTT и генерирования вспомогательных напряжений, что обычно требуется в высокопроизводительных Ethernet-свитчах. Аппаратное обеспечение данного проекта дополнено графическим интерфейсом пользователя, который позволяет производить конфигурирование и мониторинг источников питания в формате реального времени.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Решение системы питания с входным напряжением 12 В и мощностью 300 Вт с использованием девяти понижающих преобразователей, предназначенных для установки непосредственно у нагрузки
  • Обмен данными по PMBus позволяет конфигурировать схему горячей замены, понижающие преобразователи семейства SWIFT, многофазный ШИМ-контроллер и секвенсор / супервизор питания
  • Преобразование питания с высокой удельной мощностью благодаря применению трассировки с расположением дросселя над ИС
  • Изменение напряжений посредством PMBus и ШИМ
  • Управление источниками питания с помощью входных сигналов на выводах общего назначения (GPI) UCD90240

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:
PMP11438 is a vehicle used to compare three different power solutions for converting a 12V bus to 1.2V at 6-10A. The 1.2V output voltage is applicable to DDR4 memory applications. Each solution offers an advantage in either full load efficiency, light load efficiency, density, height, transient response, or some combination of these.

Возможности:

Two 1.2V/10A power converters and one 1.2V/6A converter Switched-capacitor buck converter, multi-phase buck converter, and single POL buck converter Light-Load efficiency available in all solutions Solutions with sub 2mm height On-board transient testers for controlled, high slew rate transient loads

Документация:
  • Схемотехника
  • BOM
Описание:
The TPS543C20 is a highly integrated, synchronous buck converter tailored for high density power solutions wich features high performance integrated MOSFETs with very low RDSon to achieve high efficiency. This converter enables the design of a 1V, 20A power supply capable of acheiving efficiency >88% at full load. The differentially enhanced control loop requires no external compensation, reducing the number of components necessary for optimal performance.
Возможности:

Integrated power stage using NexFET technology with very low RDSon, >88% efficiency at 20A load current Selectable voltage reference and programmable switchinig frequency allowing for great design flexibility Differentially enhanced control loop requiring no external compensation Temperature rise < 17o at full load, no forced air Total solution size < 35cm2

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design focuses on providing a compact, high-performance, multiphase solution suitable for powering Intel® Stratix® 10 GX field-programmable gate arrays (FPGAs) with a specific focus on the SG2800-I1V variant. Integrated PMBus™ allows for easy output voltage setting and telemetry of key design parameters. The design enables programming, configuration, Smart VID adjustment, and control of the power supply, while providing monitoring of input and output voltage, current, power, and temperature. TI's Fusion Digital Power™ Designer is used for programming, monitoring, validation, and characterization of the FPGA power design.
Возможности:

4-phase power supply 0.9V/140A Stratix 10 GX PMBus programming of Vout, and Voltage Margining for Arria Smart VID, 10mV per step PMBus monitoring of Input/Output Voltage, Current, Power, and Temperature 90% efficiency at 12VIN, 0.9V/60A

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design provides a universal AC input, 30W PSE solution for Power Over Ethernet. The UCC28700 uses primary side regulation to create an isolated 54V rail at low cost. The TPS23861 injects the 54V rail onto the ethernet cable.
Возможности:

Single port PSE solution for power over ethernet Over 90% efficiency at full load, low standby power Primary side regulation reduces cost 1oz, 2-layer board measuring 90mm x 50mm size

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The TPS53679-based reference designprovides a single IC for control of two multi-phase outputs with up to 6 phases on main output and up to 2 phases on channel 2; up to 7 phases in all. Multi-phase also allows output ripple cancellation and effective higher bandwidth control for a given switching frequency. The PMP20489 reference designshows a high current five phase plus two phase application and two on board dynamic loads. The test report focuses on thermal performance, dynamic response and efficiency.
Возможности:

Complete high current 5 plus 2 phases DC/DC converters with high speed contol for POL applications Loop compensation set by GUI High current power stages with grounded cooling pads Rich text interface including a self-contained high-speed dynamic test load and a signal generator driven dynamic test load Schematic, BOM, layout and test report focusiing on efficiency, temperature rise and dynamic load performance

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The PMP20588 reference design utilizes the TPS23861 PSE controller to implement a single port Type 2 PoE PSE. An isolated flyback converter, utilizing the LM5022 current mode PWM controller, accepts a 12Vdc/24Vac input and provides a 55Vdc/600mA output source for the PSE. It is ideally suited for any Type 2 (30W) PoE PSE application.
Возможности:

Fully autonomous, no digital interface required 12Vdc or 24Vac input provides versatility 1500VRMS isolation from input to PSE output Port ON status LED

Документация:
  • Схемотехника
  • BOM
Описание:
Continuous-Conduction-Mode (CCM) Totem-pole power factor correction (PFC) is a simple but efficient power converter. To achieve 99% efficiency, there are many design details that need to be taken into account. The PMP20873 reference design uses TI’s 600VGaN power stage, LMG3410, and TI’s UCD3138 digital controller. The design overview provides more details on the CCM Totem-Pole topology operation, gives the detail design considerations of the circuit, and provides magnetics and firmware control design considerations. This converter design operates at 100KHz. A soft start at AC line crossover minimizes current spike and lowers THD. The PFC Firmware measures AC current and PFC output voltage in real-time and predicts the dead time needed for the switch node to complete a full swing. The adaptive dead time control effectively minimizes both switching loss and GaN FET body diode conduction loss. A GUI is available to support parameter setting and control loop tuning.
Возможности:

1kW, 99% efficiency at 100kHZ and 230V (Power derates to 600W for 115V long time operation) TI’s LMG3410 GaN power stage with an integrated driver ensures circuit reliability and eases design OCP, OTP and OVP with adjustable switching node dv/dt setting Full digital control Adaptive deadtime control and low AC crossover current distortion GUI available for PFC parameter setting and control loop tuning

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design is a high power PoE Powered Device (PD) plus active clamp forward converter. The TPS2373 high power PD controller EVM (TPS2373-4EVM-758) provides all functions necessary to implement an IEEE802.3bt-ready PD. This is paired up with an active clamp forward converter utilizing the UCC2897A controller. The high efficiency 24V/3A output using synchronous rectifiers is ideally suited for high power PoE applications such as IP security cameras and LED lighting applications.
Возможности:

Class 8 IEEE802.3bt-ready PoE PD Automatic MPS Advanced start-up Synchronous rectifiers for high efficiency (92% at 3A) 1500VRMS isolation

Документация:
  • Схемотехника
  • BOM
Описание:
The PMP21064 reference design is designed using the TPS544B20 for a 15A point-of-load converter in a tiny 0.575"x0.85" solution size (14.6mmx21.6mm). TPS544B20 fully integrates a 20A buck regulator into a small 5mmx7mm QFN package. It features DCAP2 featuring fast dynamic response and is equipped with PMBus capability. The PMP21064 has a size-optimized layout. It is a tiny 15A building block with high efficiency, fast dynamic response and ideal for design reuse.
Возможности:

7V to 14V in, 1V/15A out Full load efficiency 86.3% at 12Vin, 300kHz Fast dynamic transient response +1.1% with 25% load step Total solution size: 0.575" x 0.85" (14.6mm x 21.6mm) Size optimized for design reuse PMBus enabled margining and sequencing

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
This reference design uses TPS543C20 in a stacked configuration to provide 0.85V @ 40A in a compact (21mm x 35mm) form factor with low temperature rise with no airflow. Board includes on board high speed dynamic load tester, output ripple probe interface, and test point for stability analyzer, such as Venable 2130. Internal compensation allows for design desity and simplicity.
Возможности:

Stackable up to 80A Internally compensated Compact board layout (21mm x 35mm) Less than 30C rise at 40A with no air flow Rich test interface including on board high speed dynamic load With airflow design has been verified to operate @75A with 45C temperature rise

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The PMP40041 is a reference design which uses the TPS56265 to generate three output rails. The input voltage range is 4.5V to 14V. The TPS65265 incorporates a triple synchronous buck converter with continuous output current 5A/3A/2A . The PMP40041 has dedicated headers to switch the output voltage among 1.0V, 1.8V and 3.3V. Default configuration is 1.0V for Vout1, 1.8V for Vout2 and 3.3V for Vout3. The module main power circuit has been optimized for small space and is 22mmX18mm in size. The solution operates in forced continuous current mode to reduce noise susceptibility and RF interference. The solution has been fully tested.
Возможности:

Operating input voltage range 4.5V to 14V input 5A/3A/2A output current triple synchronous buck solution Dedicated headers to switch the output voltages among 1.0V, 1.8V and 3.3V Forced continuous current mode (FCCM) Size 22mm*18mm for main power circuit

Документация:
  • Схемотехника
  • BOM
Описание:

В базовом проекте демонстрируется решение полнофункционального цифрового источника питания мощностью 1,2 кВт с тремя шинами выходным напряжений для применения в телекоммуникационных системах. Данный проект поддерживает входное напряжение с диапазоном 36 В – 60 В, и в нём генерируются два выхода 48 В/ 10 А (полномостовая схема) и один выход 5,5 В/ 30 А (схема с активным демпфером). В данном проекта используются синхронные выпрямители, а его КПД при полной нагрузке достигает значения 92%. Данное полнофункциональное цифровое решение включает в себя такие функции, как плавный запуск, секвенсирование напряжений питания при включении / выключении устройства, быстрый отклик на падение входного напряжения, а также такие функции защиты, как защита от повышенного напряжения, повышенного тока, перегрева и отключения при пониженном напряжении. Прочие устройства, такие как LM34927, UCC27324 и UCC27201 используются для генерирования напряжения смещения и управления полевыми транзисторами.

Данный базовый проект имеет характер аппаратного решения.

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

PMP4482 представляет собой базовый проект полнофункционального модуля питания, среди функций которого можно выделить функции защиты от пониженного напряжения/ повышенного напряжения/ повышенного тока на выходе и пониженного входного напряжения. Данный проект генерирует выходное напряжение с диапазоном 0,7 В – 2 В при токе нагрузки до 50 А с использованием TPS40428 и CSD95372. Встроенные датчики температуры и тока позволяют повысить точность и избавиться от необходимости в использовании дискретных компонентов. Данный проект также имеет возможность объединения с другой печатной платой для поддержки тока нагрузки до 120 А путём простого подключения. Данное решение имеет такие функции, как запуск с предварительным смещением, отслеживание, возможность параллельного включения с другим источником питания для увеличения тока нагрузки и интерфейс PMBus для возможности гибкого конфигурирования.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Отслеживание внешнего сигнала
  • Возможность параллельного включения с другим источником питания для увеличения тока нагрузки и распределения тока по фазам
  • Запуск с предварительным смещением
  • Интерфейс PMBus для конфигурирования и сбора телеметрии
  • Малогабаритное решение: 33 мм (Д) x 23 мм (Ш) x 8,5 мм (В)

Документация:
  • Схемотехника
  • BOM
Описание:
The PMP4486 is a GaN-based reference design solution for telecom and computing applications. The GaN module LMG5200 enables a high efficiency single stage conversion with an input range from 36 to 60V down to 29V, 12V and 1.0V. This design shows the benefits of a GaN based design with high integration and low switching losses. A low cost ER18 planar PCB transformer is embedded on the board. The design was achieved in a compact form factor (56mmX86mmX16mm).
Возможности:

Extra high efficiency up to 98.4% High operating frequency for small size Ease of design using LMG5200 GaN FET module Full digital control with UCD3138A enable flexible design S.R buck topology and half-bridge current-doubler

Документация:
  • Схемотехника
  • BOM
Описание:
The PMP4497 is a GaN-based reference design solution for the Vcore such as FPGA, ASIC applications. With high integration and low switching loss, the GaN module LMG5200 enables a high efficiency single stage from 48V to 1.0V solution to replace the traditional 2-stage solution. This design shows the GaN performance and the system advantages, compared with the 2-stages solution. A low cost ER18 planar PCB transformer is embedded on the board. The design was achieved in a compact form factor (45mm*26mm*11mm). The size could be further reduced by optimizing frequency and components.
Возможности:

LMG5200 GaN FET module Single stage Half-Bridge Current-Doubler topology Extra high Efficiency up to 89.9% with full load @48Vin DCAP+ Controlling with the TPS53632G Compact size: 45mm*26mm*11mm

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

PMP4499 представляет собой базовый проект, в котором для генерирования низкого выходного напряжения преобразователя для расположения непосредственно у нагрузки (POL) при выходном токе 30 А. В данном проекте применяется синхронная понижающая топология с использованием интегрированных полевых транзисторов для увеличения КПД. Данный контроллер также предоставляет возможность работать с командами PMBus для сбора телеметрии и осуществления мониторинга. Данный проект реализован с оптимизированной трассировкой печатной платы и инжекцией пульсации тока с управлением корреляции пульсаций (RCC) для повышения стабильности решения.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Высокоинтегрированное решение с диапазоном входного напряжения от 8,3 В до 14,4 В, выходом 1 В / 30 А и высоким КПД
  • Возможность регулировки значения выходного напряжения «на горячую» для получения решения с широким диапазоном и точной установкой выходного напряжения
  • Интерфейс PMBus для конфигурирования преобразователя, а также мониторинга ключевых параметров
  • Надёжное решение с оптимизированный трассировкой печатной платы и инжекцией пульсации тока с управлением корреляции пульсаций (RCC)
  • Хороший отклик на переходные процессы; низкие коэффициенты нестабильности выходного напряжения относительно входного напряжения и по нагрузке

Документация:
  • Схемотехника
  • BOM
Описание:

Проект источника питания предназначен для использования в качестве основного преобразователя питания для ППВМ семейства Arria GX II от Altera. Благодаря диапазону своего входного напряжения он может поддерживать адаптеры, рассчитанные на напряжение до 20 В. TPS40061 используется для генерирования выхода 12 В/ 7,5 А. TPS54550 используется для генерирования выхода 3,3 В/ 4,5 А.

Данный базовый проект имеет характер аппаратного решения.

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Проект представляет собой четырёхфазный источник питания с выходным током 70 А (максимальное значение выходного тока – 100 А) для питания ядра специализированной микросхемы с высоким током , в котором используются 2 TPS40140 и который предназначен для работы в системе от шины напряжения 12 В.

Данный базовый проект имеет характер аппаратного решения.

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

PMP6776 – недорогой неизолированный синхронный понижающий источник питания. Дизайн использует синхронные понижающие преобразователи TPS56121 и TPS54620 и понижающие переключатели TPS54425 и TPS54225 для генерирования 7 выходов. Входной диапазон питания 10,8…13,2 В, выходные напряжения 1В @ 6А, 1.5В @ 4А, 1.8В @ 6А, 2В @ 2А, 2.5В @ 8А, 3.3В @ 8А, 1.2В @ 4А.

 

Возможности:

  • Диапазон входных напряжений: 10.8…13.2В, поддержка 4,5В…14,5В;
  • Все 7 DC-DC преобразователей расположены на односторонней PCB в форм-факторе 3,5”x3,5”;
  • Дизайн отвечает требованиям по сиквенированию питания;
  • Керамические конденсаторы на входе и выходе для экономии пространства и стоимости;
  • Полностью протестированное решение

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В базовом проекте PMP7047 используются понижающий преобразователь TPS56221 с выходным током 25 А и микросхема 6-битного интерфейса VID LM10010 для адаптивного масштабирования (AVS) и строгой стабилизации напряжения шины ядра ЦСП TMS320 TCI6634. При частоте переключения 300 кГц он оптимизирован для достижения высокого КПД и малых потерь мощности при сохранении малого количества используемых компонентов и малой площади печатной платы.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Функция AVS – динамическая регулировка выходного напряжения с помощью микросхемы 6-битного VID LM10010
  • Универсальная площадка для различных выходных индукторов для упрощения тестирования
  • Диапазон входного напряжения от 13 В до 14 В
  • Диапазон выходного напряжения от 0,8 В до 1,2 В, максимальный выходной ток 25 А
  • Частота переключения 300 кГц
  • Максимальное значение КПД порядка 92%

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В Xilinx выбрали TI для реализации данного решения для питания ППВМ семейства Zynq (а также других аналоговых решений от TI). Вы найдёте схему электрическую принципиальную и перечень элементов для решения, которое использовали в Xilinx в наборах для разработки.

Данный базовый проект имеет характер аппаратного решения.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Xilinx выбрала TI в качестве разработчика системы питания для ППВМ семейства Virtex 7 (наряду с другими аналоговыми решениями от TI). В данном проекте Вы найдёте схему электрическую принципиальную и перечень элементов для данного решения системы питания для Xilinx, реализованного на комплектах для разработки.

Данный базовый проект имеет характер аппаратного решения.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В системе управления питанием Artix7 используются силовые модули, линейные регуляторы и контроллеры PMBus для обеспечения основным и вспомогательным питанием всех узлов ПЛИС, включая DDR память. Графический интерфейс пользователя позволяет отслеживать напряжения и токи на шинах питания.

Возможности:

  • Решение оптимизировано для работы от источника питания 12 В;
  • 2 контроллера PMBus управляют в общей сложности 9 линиями питания;
  • Модули питания поддерживают до 6 А выходного тока;
  • Трансиверы питаются от LDO с низким уровнем шума;
  • Синхронная динамическая энергозависимая DDR память с произвольным доступом позволяет хранить пользовательские код и данные;
  • Протестированное решение.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Компания Xilinx выбрала TI как поставщика решений питания для Kintex 7 FPGA (наряду с другими аналоговыми решениями от TI). Вы найдете схемы и BOM для решения Xilinx с использованием наборов разработчика.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Решение использует несколько TPS54325 и другие силовые компоненты TI для питания Xilinx Zynq FPGA. Обеспечивается питание всех шин, включая память DDR3, от входного напряжения 12 В.

 

Возможности:

  • Обеспечивает питанием все шины, необходимые для работы Zynq FPGA;
  • Работает с широким диапазоном входного напряжения: 5..12 В;
  • Высокая плотность компонентов экономит площадь платы;
  • Поддерживает память DDR3;
  • Оптимальное сочетание переключателей и LDO для лучшего распределения электроэнергии;
  • Дизайн протестирован и готов к подключению Zynq FPGA.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

PMP8571 представляет собой простое в использовании решение питания, в котором применены силовые модули с интегрированными катушками индуктивности, для FPGA Cyclone5 от Altera. В этом проекте использованы TPS84621 и TPS84320, а также TPS51200 для создания 5 шин питания FPGA.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Базовый проект представляет собой решение системы питания для ППВМ семейства Arria V от Altera. В данном решении для облегчения процесса разработки решения системы питания для ППВМ семейства Arria V от Altera используются интегрированные модули дросселей. Также в данном проекте реализована функция секвенсирования питания, необходимая для ППВМ.

Данный базовый проект имеет характер аппаратного решения.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Данный преобразователь предназначен для использования в PoE-системах класса 3. Данный обратноходовой преобразователь с диодным выпрямителем является бюджетным, но при этом достигается его высокий КПД. Данный преобразователь подойдёт для таких PoE-систем, как IP-камеры системы безопасности. TPS23753A выполняет функции как питаемого по PoE устройства, так и ШИМ-контроллера.

Базовый проект имеет характер аппаратного решения.

Возможности:

  • Сертифицирован Ethernet Alliance для работы в системах класса 3

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В проекте PMP9146 для генерирования шин питания ядра специализированной микросхемы с высоким током (1,2 В/ 12 А) используется понижающий DC/DC-преобразователи TPS53515 семейства SWIFT с режимом DCAP3, благодаря чему площадь данного источника питания составляет всего лишь 247 мм2, а общее количество использованных в нём компонентов составляет 27 штук.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Общая площадь данного источника питания 247 мм2
  • Для поддержки скачкообразных изменений тока нагрузки на 8 А требуется всего лишь 3 малогабаритных выходных керамических конденсатора ёмкостью 100 мкФ каждый
  • Коэффициент нестабильности по нагрузке составляет +/-3% как по постоянному, так и по переменному току
  • Общее количество использованных в данном источнике компонентов: 27 (включая ИС)
  • Режим управления DCAP не требует компенсации в контуре обратной связи; в данном проекте возможно использование керамических выходных конденсаторов без необходимости в использовании внешней схемы синтезатора пульсаций
  • Одна медная земляная площадка для упрощения трассировки печатной платы и отвода тепла во внутренние земляные слои печатной платы

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Этот преобразователь используется в PoE приложениях класса 3, где требуется высокая эффективность и изоляция. Решение имеет специфичный выход 5 В/2,3 А. Обратноходовой преобразователь с синхронным выпрямлением обеспечивает высокую эффективность и небольшие размеры для таких PoE приложений, как IP-телефония. TPS23753APW предоставляет питание для двух PoE устройств и функции ШИМ-контроллера.

 

Возможности:

  • Высокая эффективность двух источников питания PoE и адаптера питания (выше 90%);
  • Выход: 5 В/2,3 А;
  • Изолированный обратноходовой преобразователь с синхронным выпрямителем;
  • Небольшие размеры;
  • Использует TPS23753APW с PoE интерфейсом;
  • PD и ШИМ-контроллер;
  • Плата полностью протестирована и рекомендована для новых разработок.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Проект PMP9335 предназначен для применения с ППВМ семейства Zynq от Xilinx, и в нём используются TPS84A20 и TPS84320. В данном проекте также используется внешний таймер с целью установления частоты переключения на значение 300 кГц. Кроме того, в данном проекте осуществляется управляемое секвенсирование шин напряжений питания при включении и выключении устройства.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Предназначен для применения с ППВМ семейства Zynq от Xilinx
  • Компактное и простое в использовании решение на базе модулей понижающих регуляторов напряжения TPS84A20 и TPS84320
  • Управляемое секвенсирование шин напряжений питания при включении и выключении устройства
  • Будучи предназначенным для использования в качестве подключаемого модуля, данный проект подразумевает использование дополнительной сглаживающей ёмкости или внешней печатной платы

Документация:
  • Схемотехника
  • BOM
Описание:

Базовый проект PMP9357 представляет собой полноценное решение питания для FPGA семейства Arria V от Altera. В данном проекте для организации всех необходимых шин питания для FPGA используются несколько синхронных понижающих преобразователей TPS54620, LDO, а также терминирующий регулятор DDR. Для правильного секвенсирования питания используется секвенсер/ монитор питания UCD90120A, которым можно управлять по I2C.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Имеет все необходимые шины питания для FPGA семейства Arria V от Altera
  • Проект оптимизирован для поддержки входа 5 В
  • Крайне высокая плотность установки компонентов на печатной плате, что позволяет уменьшить её габариты
  • Оптимальное сочетание импульсных регуляторов и LDO позволяет добиться наилучшего распределения питания
  • Поддерживает устройство памяти DDR3
  • Данный проект протестирован и готов к работе по организации питания для FPGA семейства Arria V

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В базовом проекте PMP9365 генерируются все шины, необходимые для питания ППВМ семейства Stratix V от Altera. В данном проекте используются несколько последовательно соединённых модулей LMZ3, LDO и терминирующий регулятор DDR для обеспечения всех необходимых шин для питания ППВМ. В данном проекте также используются два LM3880 для гибкого секвенсирования питания при включении и выключении. В данном проекте используется входное напряжение 12 В.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Генерирует все шины, необходимые для питания ППВМ семейства Stratix® V от Altera®
  • Данный проект оптимизирован для поддержки входного напряжения 12 В
  • Интегрированное секвенсирование питания при включении и выключении
  • Поддержка памяти типа DDR3
  • Модульный дизайн для простоты использования

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В базовом проекте PMP9407 генерируются все шины, необходимые для питания мультигигабитных приёмопередатчиков (MGT) в ППВМ Virtex® Ultrascale™ от Xilinx. Данный проект поддерживает входное напряжение 5 В и имеет интерфейс PMBus для мониторинга тока и напряжения, изменения напряжения, управления временами задержек и мониторинга ошибок. В нём используются два TPS544B20 с встроенной функцией измерения тока, наличие которых позволяет избавиться от необходимости в использовании внешнего токочувствительного резистора. Также данный проект соответствует требованиям Xilinx к низкому уровню пульсации выходного напряжения на шинах MGT.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Генерирует все шины, необходимые для питания MGT в ППВМ Virtex® Ultrascale™ от Xilinx
  • Проект оптимизирован для поддержки входного напряжения 5 В
  • Низкий уровень пульсации выходного напряжения с амплитудой менее 10 мВ
  • Интегрированное секвенсирование при включении и выключении
  • Интерфейс PMBUS для отслеживания выходных напряжения и тока
  • На шинах MGTAVCC и MGTAVTT производится измерение тока полевыми транзисторами без потерь, благодаря чему отсутствует необходимость в использовании внешнего токочувствительного резистора

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В базовом проекте PMP9408 генерируются все шины, необходимые для питания мультигигабитных приёмопередатчиков (MGT) в ППВМ Virtex® Ultrascale™ от Xilinx. В нём используется интерфейс PMBus для мониторинга тока и напряжения, а также он соответствует требованиям Xilinx к низкому уровню пульсации выходного напряжения. В данном проекте используется входное напряжение 5 В, и он представляет собой бюджетное дискретное решение.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Генерирует все шины, необходимые для питания MGT в ППВМ Virtex® Ultrascale™ от Xilinx
  • Проект оптимизирован для поддержки входного напряжения 5 В
  • Низкий уровень пульсации выходного напряжения с амплитудой менее 10 мВ
  • Интегрированное секвенсирование при включении и выключении
  • Интерфейс PMBUS для отслеживания выходных напряжения и тока
  • Дискретное бюджетное решение

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В базовом проекте PMP9444 генерируются все шины, необходимые для питания ППВМ семейства Kintex UltraScale от Xilinx. В нём используются два UCD90120A для гибкого секвенсирования при включении и выключении питания, а также для мониторинга напряжения и тока и определения диапазона допустимых рабочих напряжением по интерфейсу PMBus. В данном проекте используется входное напряжение 12 В.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Генерирует все шины, необходимые для питания ППВМ семейства Kintex UltraScale от Xilinx
  • Проект оптимизирован для поддержки входного напряжения 12 В
  • Интегрированное секвенсирование при включении и выключении питания
  • Интерфейс PMBUS для отслеживания выходных напряжения и тока
  • Модульный дизайн для простоты использования

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В базовом проекте PMP9449 генерируются все шины, необходимые для питания ППВМ семейства Arria V GX от Altera. В нём используется TPS38600 для мониторинга входного напряжения и секвенсирования питания при включении. В данном проекте используются бюджетные и малогабаритные дискретные ИС, и он работает от одного напряжения питания 5 В.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Генерирует все шины, необходимые для питания ППВМ семейства Arria® V GX от Altera®
  • Проект оптимизирован для поддержки входного напряжения 5 В
  • Интегрированное секвенсирование питания
  • Бюджетное дискретное решение
  • Малогабаритное решение

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В базовом проекте PMP9463 генерируются все шины, необходимые для питания мультигигабитных приёмопередатчиков (MGT) в ППВМ Ultrascale™ Kintex® от Xilinx. В нём используется интерфейс PMBus для мониторинга тока и напряжения, а также он соответствует требованиям Xilinx к низкому уровню пульсации выходного напряжения. В данном проекте используется входное напряжение 5 В, и он представляет с собой бюджетное дискретное решение.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Генерирует все шины, необходимые для питания MGT в ППВМ Ultrascale™ Kintex® от Xilinx
  • Проект оптимизирован для поддержки входного напряжения 5 В
  • Низкий уровень пульсации выходного напряжения с амплитудой менее 10 мВ
  • Интегрированное секвенсирование при включении и выключении
  • Интерфейс PMBUS для отслеживания выходных напряжения и тока
  • Дискретное бюджетное решение

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Референс дизайн PMP9475 с входом 12 В обеспечивает все шины питания, необходимые для  питания системы Xilinx's Virtex® UltraScale FPGA в компактном, высокоэффективном решении. Этот дизайн использует несколько регуляторов напряжения PMBus Point-Of-Load компании TI для простоты проектирования/ конфигурации и телеметрии критических шин. Дизайн включает UCD90120A для гибкого определения последовательности включения и выключения питания, а также контроля напряжения, тока и допустимых рабочих напряжений через интерфейс PMBus.

 

Возможности:

  • Обеспечивает все шины питания, необходимые для Xilinx Virtex® UltraScale™ FPGA;
  • Модель оптимизирована для входного напряжения питания 12 В;
  • Определение последовательности включения и выключения питания;
  • PMBus интерфейс с предоставлением информации о выходным напряжением и токе;
  • Функция диапазона допустимых напряжений.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Продвинутая технология управления DCAP+ используется для обеспечения высокоскоростного динамического управления, требующегося для МК, памяти и специализированных микросхем. Шесть синхронных силовых звеньев с высоким током позволяют добиться высоких токов и малых потерь, что необходимо в данных применениях. Наличие нескольких фаз также позволяет подавить пульсации на выходе, а также организовать эффективное управление с увеличенной полосой пропускания для заданной частоты переключения. Акцент в PMP9738 сделан на простоте электрических тестирований и возможности вносить изменения «на ходу» посредством интерфейса PMBus. Насыщенный тестовый интерфейс дополняют интегрированные источники напряжений смещения и высокоскоростная динамическая нагрузка.

Возможности:

  • Несколько полностью синхронизированных силовых звеньев для получения высоких токов и минимально возможных потерь
  • Технология управления DCAP+ для отличного отклика на скачкообразное изменение нагрузки, наличие интерфейсов SVID и PMBus
  • Выходное напряжения, частота переключения, а также количество фаз могут быть изменены «на ходу» посредством интерфейса PMBus
  • Акцент в данной отладочной плате сделан на простоте электрических тестирований благодаря установке практически всех компонентов на верхней стороне платы
  • Насыщенный тестовый интерфейс, включающий в себя разъём PMBus, напряжения смещения 5 В и 3,3 В, а также высокоскоростную динамическую нагрузку
  • Схема электрическая принципиальная, перечень элементов, трассировка печатной платы, а также отчёт о результате испытаний, в котором акцент сделан на тепловых характеристиках и работе с динамической нагрузкой

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В базовом проекте представлена простая и эффективная схема инвертирования напряжения на базе TPS62125 для использования с шинами отрицательного напряжения с низким уровнем энергопотребления, присутствующими, например, в оптических модулях. Данная конфигурация была протестирована, и к данному проекту прилагаются подробный отчёт о результатах тестирований и объяснение принципа работы.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Для создания полноценного решения требуются всего лишь 6 внешних компонентов
  • МС доступна в SON-корпусе с габаритами 2 мм x 2 мм для достижения минимальных размеров решения
  • Функция обнуления выходного напряжения, активируемая пользователем
  • КПД 85% в широком диапазоне изменения нагрузки
  • Выходной ток до 120 мА при входном напряжении 5 В
  • Программируемые пользователем пороги включения и выключения

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
This reference design details a power management circuit that is capable of sourcing and sinking current for driving a thermoelectric cooler (TEC) to control the temperature of sensitive devices, like laser diodes or sensors. It supports a small solution based on the integrated TPS63070 buck-boost converter, requiring only a few external components. With a simple high impedance analog voltage input to control the current flowing through the TEC, the converter can be used as a power solution for a microcontroller based temperature control system.
Возможности:

Source and sink current capabilities to drive a TEC Positive and negative current limit Up to 2-A continuous TEC current 5-V input voltage Single device solution

Документация:
  • Схемотехника
  • BOM
Описание:

Решение для разработки небольших сотовых базовых станций. Оно предоставляет два реальных канала приема, два комплексных канала передачи и общий реальный канал обратной связи. Эта конструкция обладает производительностью больших станций, но при этом имеет небольшие размеры. Текущий дизайн сделан для частотного диапазона до 20 МГц.

Возможности:

  • 2 ComplexT x канала;
  • 2 Shared Real FB канала;
  • 2 Real Rx канала;
  • 30.72M типовой вход;
  • Кварцевый генератор: CDCE72010;
  • Управление: USB/ Последовательный интерфейс;
  • Источник питания 6 В.

Документация:
  • Схемотехника
  • BOM
Описание:

Референс дизайн, и связанный с ним код Verilog, может быть исользован в качестве отправной точки для взаимодействия ПЛИС Altera c высокоскоростными LVDS интерфейсами аналого-цифровых и цифро-аналоговых преобразователей.

 

Возможности:

  • Этот дизайн представляет собой исключительно прошивку и детельно обсуждается в целях понимания;
  • Пример кода Verilog является простой отправной точкой для высокоскоростных решений на основе ПЛИС;
  • Дизайн легко распространяется на другие высокоскоростные преобразователи данных TI;
  • АЦП и ЦАП разделены между собой на тот случай, если требуется только одно решение;
  • Временные ограничения интерфейса подробно обсуждаются для АЦП и ЦАП;
  • Прошивка протестирована с помощью доступных оценочных плат TI.

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Данный базовый проект представляет собой руководство для системных разработчиков по схемотехнике и трассировке печатных плат с АЦП с частотами выборок свыше 1 GSPS. Используйте данный базовый проект вместе с технической документацией – последняя всегда является истиной в последней инстанции. Кроме того, базовая печатная плата ADC1xDxxxx(RF)RB делает данный базовый проект максимально полезным. Все исходные файлы проекта для данной базовой платы наряду с условными обозначениями АЦП для CAD/ CAE доступны для скачивания на веб-странице продукта или на странице проектов от TI. В данном документе под АЦП или АЦП с частотой выборок свыше 1 GSPS подразумеваются ADC12D1800RF, ADC12D1600RF, ADC12D1000RF, ADC12D800RF, ADC12D500RF, ADC12D1800, ADC12D1600, ADC12D1000, ADC10D1500, ADC10D1000, ADC12D1600QML и ADC10D1000QML.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • В данном документе рассматриваются вопросы аналогового входа, входа тактового сигнала и дизайна системы питания
  • Рассматриваются вопросы трассировки с точки зрения синхронизации различных устройств
  • Акцент на основных моментах, связанных со схемотехникой и трассировкой печатных плат с АЦП с частотами выборок свыше 1 GSPS
  • Приводятся примеры в виде файлов трассировки проекта

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

TSW308x представляет собой пример проекта решения двухканального широкополосного приёмника-преобразователя «цифровой код – РЧ», который способен генерировать сигналы со смежным РЧ-спектром с полосой частот до 600 МГц. В данном системе представлен базовый пример того, как можно использовать DAC34x8x, интеллектуальный модулятор TRF3705 и LMK0480x для решения данной задачи. Данный базовый отладочный модуль в связке с картой захвата (такой как, например, TSW1400EVM) может быть использован для генерирования случайных сигналов узкополосных и широкополосных РЧ-сигналов. В данном проекте приводятся примеры конфигураций для генерирования тестовых сигналов, удовлетворяющих требованиям стандарта WCDMA.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Полноценное решение широкополосного передатчика с преобразованием «цифровой код – РЧ»
  • Генерирование сигналов со смежным РЧ-спектром с полосой частот до 600 МГц
  • Генерирование РЧ-сигналов с частотами от 3000 МГц до 4 ГГц
  • Интегрированные РЧ-усилитель и аттенюатор
  • Платформа для простой отладки с программным обеспечением TSW1400 и HSDC Pro

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

TSW1265EVM представляет собой пример проекта решения двухканального широкополосного приёмника-преобразователя «РЧ – цифровой код», который способен оцифровывать сигналы со спектром до 125 МГц. В данном системе представлено базовый пример того, как можно использовать ADS4249, LMH6521, LMK0480x и двухканальный смеситель для решения данной задачи. Данный базовый отладочный модуль в связке с картой захвата (такой как, например, TSW1400) может быть использован для захвата и анализа узкополосных и широкополосных сигналов. В данном проекте приводятся инструкции по изменению низких и промежуточных частот в соответствии с требованиями различных применений. TIDA-00073 был реализован с использованием аппаратного обеспечения TSW1265EVM.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Полноценное решение широкополосного приёмника с преобразованием «РЧ – цифровой код»
  • Возможность дискретизации с частотой до 125 МГц
  • Поддержка РЧ-сигналов с частотами от 1700 МГц до 2200 МГц (в зависимости от смесителя – возможность заменить смеситель на другой из того же семейства)
  • Интегрированный DVGA для управления коэффициентом усиления
  • Платформа для простой отладки с программным обеспечением TSW1400 и HSDC Pro для анализа

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данный проект представляет собой широкополосный базовый проект комплексного приёмника и отладочную платформу, которая идеально подойдёт для использования в качестве приёмника с обратной связью для цифрового предыскажения передатчика. Сигнальная цепь данного отладочного модуля идеально подойдёт для применений с комплексной обратной связью с высокими частотами среднего диапазона и включает в себя комплексный демодулятор, а также двухканальный усилитель с цифровым управлением и переменным коэффициентом усиления (DVGA) LMH6521 и 12-битный двухканальный АЦП ADS5402 с частотой выборок 800 MSPS от TI. Благодаря возможности изменения интегрированных фильтрующих компонентов данную сигнальную цепь можно настроить для широкого ряда диапазонов частот. Данный отладочный модуль также включает в себя фильтр джиттера тактового сигнала LMK04808 c двумя контурами ФАПЧ и интегрированным генератором от TI для организации решения с малошумящим тактовым сигналом. Коэффициент усиления DVGA LMH6521 управляется с помощью графического интерфейса пользователя или посредством высокоскоростного разъёма с помощью ППВМ.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Полноценное решение комплексного широкополосного приёмника с преобразованием «РЧ – цифровой код»
  • Возможность дискретизации с частотой до 800 МГц
  • По умолчанию поддерживаются РЧ-сигналы с частотами от 1800 МГц до 2400 МГц, возможность поддержки диапазона от 700 МГц до 3 ГГц
  • Интегрированный DVGA для управления коэффициентом усиления
  • Платформа для простой отладки с программным обеспечением TSW1400 и HSDC Pro для анализа

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В базовом проекте описывается использование TSW3085EVM с генератором шаблонов TSW3100 для проведения тестовых измерений коэффициента мощности в соседнем канале (Adjacent Channel Power Ratio, ACPR) и величины вектора ошибки (Error Vector Magnitude, EVM) LTE-сигналов основной полосы. Благодаря использованию графического интерфейса пользователя LTE в TSW3100 шаблоны загружаются на TSW3085EVM, который состоит из DAC3482, TRF3705 и LMK04806

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Аппаратный базовый проект и демонстрационная платформа для создания полноценного передатчика «цифровой код – РЧ»
  • В данном проекте описаны подготовка и процесс измерения значений таких характеристик модулированных сигналов, как коэффициента мощности в соседнем канале (Adjacent Channel Power Ratio, ACPR) и величины вектора ошибки (Error Vector Magnitude, EVM)
  • Результаты заносятся в таблицу с целью внешнего тактирования ЦАП, а также с целью использования внутренней ФАПЧ ЦАП
  • Простая в использовании отладочная платформа для проведения измерений в соответствии со стандартами

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Схемы аналоговых интерфейсов, представленные в данном базовом проекте, обычно используются для сопряжения цифро-аналоговых преобразователей (ЦАП) на базе источников тока и квадратурных модуляторов. Несмотря на то, что в данном базовом проекте в качестве примера высокоскоростного ЦАП от TI используется DAC348x, данные схемы с небольшими изменениями могут применяться и для других преобразователей на базе источников тока. DAC348x и аналоговый интерфейс TRF3705 по умолчанию устанавливаются на отладочные модули TSW308xEVM. И DAC348x, и TRF3705 спроектированы с одинаковыми постоянными напряжениями смещения и параметрами размаха переменного тока для обеспечения однородного интерфейса. Также описываются прочие топологии схем для соответствия другим постоянным напряжениям смещения и параметрам размаха переменного тока. Выбрав правильные напряжение смещения и параметры размаха переменного тока, разработчики использовать данные схемы в соответствии с требованиями их применений с целью обеспечения оптимальной работы системы.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Проводится анализ интерфейса на TSW308x для демонстрации непосредственного подключения между DAC3484 и TRF3705
  • Демонстрируются и объясняются общие принципы сопряжения между ЦАП на базе источников тока и I/Q-модуляторами
  • Spice-модели TINA для различных сетей интерфейсов с постоянным и переменным током, а также интерфейсов с фильтрами с целью удовлетворения нужд заказчиков

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В данном базовом проекте демонстрируется способность высокоскоростного усилителя LMH6554 выполнять преобразование несбалансированного сигнала в дифференциальный для управления высокоскоростными аналого-цифровыми преобразователями (АЦП) при сохранении превосходных характеристик по шумам и искажениям. Демонстрируются зависимости характеристик от частоты входного сигнала для приложений как с фильтрацией постоянной составляющей, так и без неё при сопряжении с четырёхканальным 14-битным АЦП ADS4449 с частотой выборок 250 MSPS. Для соответствия требованиям широкого ряда приложений приводятся различные варианты синфазных напряжений, источников питания и интерфейсов. Также приводятся примеры сглаживающих фильтров наряду с указанием улучшений характеристик системы, которые они вносят.

Базовый проект имеет характер аппаратного решения.

Возможности:

  • Высокоскоростное преобразование несбалансированного сигнала в дифференциальный при сохранении превосходных характеристик
  • Характеристики системы при управлении ADS4449 со стороны LMH6554:
    • первая зона Найквиста: динамический диапазон, свободный от паразитных составляющих (SFDR) – свыше 82 дБ в полной мощности сигнала (dBFs); отношение «сигнал-шум» (ОСШ) – свыше 71 dBFs;
    • вторая зона Найквиста: SFDR – свыше 80 dBFs; ОСШ – свыше 68 dBFs
  • Примеры интерфейсов с фильтрацией постоянной составляющей и без неё
  • Примеры сглаживающих фильтров наряду с указанием улучшений характеристик системы
  • Указываются особенности дизайна источника питания усилителя для достижения наилучших характеристик системы

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В данном базовом проекте демонстрируется способность высокоскоростного THS4509 производить преобразование несбалансированного сигнала в дифференциальный для управления высокоскоростными аналого-цифровыми преобразователями (АЦП) при сохранении превосходных характеристик по шумам и искажениям. Демонстрируются зависимости характеристик от частоты входного сигнала для приложений как с фильтрацией постоянной составляющей, так и без неё при сопряжении с четырёхканальным 14-битным АЦП ADS4449 с частотой выборок 250 MSPS. Для соответствия требованиям широкого ряда приложений приводятся различные варианты синфазных напряжений, источников питания и интерфейсов. Также приводятся примеры сглаживающих фильтров наряду с указанием улучшений характеристик системы, которые они вносят.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Высокоскоростное преобразование несбалансированного сигнала в дифференциальный при сохранении превосходных характеристик
  • Характеристики системы при управлении ADS4449 со стороны THS4509:
    • первая зона Найквиста: динамический диапазон, свободный от паразитных составляющих (SFDR) – свыше 77 дБ в полной мощности сигнала (dBFs); отношение «сигнал-шум» (ОСШ) – свыше 71 dBFs;
    • вторая зона Найквиста: SFDR – свыше 69 dBFs; ОСШ – свыше 67 dBFs
  • Примеры интерфейсов с фильтрацией постоянной составляющей и без неё
  • Примеры сглаживающих фильтров наряду с указанием улучшений характеристик системы
  • Указываются особенности дизайна источника питания усилителя для достижения наилучших характеристик системы

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

JESD204B является новейшим веянием в цифровых интерфейсах для преобразователей данных. Данный интерфейс обладает преимуществами высокоскоростной последовательной цифровой технологии, что позволяет добиваться выгоды в виде, например, увеличенной пропускной способности канала. В данном базовом проекте акцент делается на одной из сложностей адаптации данного нового интерфейса: понимание и определение времени задержки связи. В данном примере определяется время задержки связи в системе, содержащей АЦП LM97937 от Texas Instruments и ППВМ семейства Kintex 7 от Xilinx.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Гарантированное определение времени задержки связи по интерфейсу JESD204B
  • Помогает понять компромисс между временем задержки связи и возможностью изменения времени задержки передачи последовательных данных
  • Возможность использования стандартного и процедурного подходов к определению времени задержки связи
  • Реализация интерфейса JESD204B с использованием АЦП ADC16DX370 или LM97937 от Texas Instruments и ППВМ семейства Kintex 7 от Xilinx

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В базовом проекте агрегатора гигабитного Ethernet используется устройство TLK10081, которое представляет собой Ethernet-агрегатов каналов с несколькими скоростями передачи данных, предназначенный для применения в системах высокоскоростной двунаправленной передачи данных типа «точка-точка» с целью уменьшения количество физических каналов передачи путём объединения последовательных каналов с меньшей скоростью передачи в последовательные каналы с большей скоростью передачи. Данный базовый проект позволяет клиентам уменьшить количество последовательных каналов, которые необходимо будет реализовать и которыми придётся управлять в конкретном применении. TLK10081 позволяет клиентам агрегировать и дезагрегировать несколько последовательных каналов всех известных типов, включая типы необработанных данных. Также в данном проекте используется устройство CDCM6208 для генерирования входного тактового сигнала с крайне низким уровнем джиттера для TLK10081 в составе клиентских систем, в которых отсутствует данное устройство (или которые не соответствуют требованию по уровню джиттера). Высокоскоростные сигналы в канале A направляются в модули SFP+ для упрощения отладки в системах с различными конфигурациями оптического волокна. Высокоскоростные сигналы в канале B направляются на SMA-разъём с установкой на краю печатной платы для упрощения отладки в системах с использованием стандартного тестового оборудования.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • TLK10081 способен работать со многими различные типами данных без необходимости в особом способе их кодирования. Среди наиболее распространённых сигналов можно выделить 1-Гб Ethernet, SGMII, а также сигналы с необработанными данными при скоростях передачи данных от 250 Мбит/с до 1,25 Гбит/с
  • Мультиплексирование 8 каналов (со скоростями передачи данных от 0,25 Гбит/с до 1,25 Гбит/с) в 1 (со скоростью передачи данных от 2 Гбит/с до 10 Гбит/с)
  • Поддерживает гибкие схемы тактирования, включая восстановленный со стороны высокого уровня тактовый сигнал, очищенный от джиттера во внешней схеме
  • Минимально возможная удельная потребляемая мощность на канал (номинальное значение 800 мВт / канал)
  • Агрегирование каналов позволяет уменьшить количество кабелей или проводников в системе путём объединения нескольких последовательных каналов с меньшей скоростью передачи в один высокоскоростной последовательный канал
  • TLK10081 используется для дезагрегирования на приёмной стороне системы

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Полностью автономный IEEE802.3at, Type 2 (30 Вт) 4-хпортовый источник питания для оборудования PoE. 2 дополнительных порта обеспечивают питание оборудования высокой мощности (до 60 Вт). При этом оба порта поддерживают передачу данных Gigabit Ethernet 1000BASE-T.

Система состоит из 2-х плат: материнская плата (TPS23861EVM-612) и дочерняя плата (TPS23861EVM-613). Дочерняя плата включает в себя два контроллера TPS23861 IEEE 802.3at PoE PSE. Материнская плата обеспечивает мультипортовый интерфейс для дочерней платы. Кроме того, материнская плата предоставляет интерфейсы для двух дополнительных плат: MSP-EXP430G2 LaunchPad ™ (если требуется управлять питанием) и USB-TO-GPIO интерфейс (если требуется управление питанием с помощью PC GUI).

 

Возможности:

  • TPS23861 PSE устройство по-умолчанию автономно, цифровой интерфейс не требуется;
  • Пройдены UNH-IOL PoE Conformance/Interoperability и SIFO type 1/type 2 серии тестирований;
  • Четыре IEEE802.3at, type 2 (30 Вт) порта и два нестандартных порта, поддерживающих оборудование высокой мощности (до 60 Вт);
  • Вся конструкция питается от одного источника питания постоянного тока. Питание логики осуществляется установленным стабилизатором на 3,3 В (LM5007);
  • I2C интерфейс позволяет программировать устройство с помощью графического интерфейса на ПК или с помощью внешнего устройства;
  • Светодиоды состояния портов обеспечивают простую индикацию в полностью автономном режиме.

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:

С помощью данного проекта возможно точно измерять ток, напряжение и мощность на шине -48 В и передавать эту информацию по интерфейсу, совместимому с I²C. Проект нацелен на применение в телекоммуникациях, так как наиболее распространённое телекоммуникационное оборудование питается отрицательным напряжением. В нём использованы INA226 и ISO1541. INA226 – это токовый шунт и монитор мощности со совместимым с I²C интерфейсом. Данное устройство точно измеряет указанные величины и использует ISO1541 для преобразования отрицательного напряжения в сигналы с опорой на земле. ISO1541– это малопотребляющий двунаправленный изолятор, совместимый с I²C.

Возможности:

  • Возможность измерения тока, напряжения и мощности на шине -48 В
  • Высокая точность:
    • смещение 10 мкВ (максимальное значение)
    • погрешность коэффициента усиления 0,1 % (максимальное значение)
  • Интерфейс, совместимый с I²C
  • Гальваническая развязка даёт возможность для связи между платами
  • Гальваническая развязка, совместимая с I²C, преобразует напряжение -48 В в сигналы с опорой на земле 
 

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:

TIDA-00324 представляет собой базовый проект источника питания с входным напряжением 12 В и выходом 1,2 В/ 120 А, в котором акцент делается на многофазном контроллере TPS53631 и интеллектуальном звене питания CSD95372BQ5M. Данный базовый проект может быть использован для разработки решения системы питания для ядра ЦП или решения системы питания для DDR4 с целью ускорения процессов разработки и вывода продукции на рынок.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Базовый проект с входным напряжением 12 В и выходом 1,2 В / 120 А, в котором используются многофазный контроллер и звено питания
  • В данном базовом проекте доступны перечень элементов, схема электрическая принципиальная и тестовые данные
  • Данный проект может быть использован для питания ядра ЦП, памяти DDR или других применений, в которых требуется использование многофазного контроллера в связке со звеном питания
  • TPS53631 совместим с последовательным VID (SVID) платформы VRx от Intel® и способен работать в 1-, 2- или 3-фазной конфигурациях, имея продвинутую архитектуру управления D-CAP+ с продвинутым интерфейсом связи PMBus для настройки устройств и получения данных телеметрии системы
  • Интеллектуальное звено питания CSD95372BQ5M представляет собой устройство с высокой степенью оптимизации для использования в высокомощных применениях с высокой удельной мощностью, в котором интегрированы ИС драйвера и силовые полевые транзисторы для реализации коммутационной функции звена питания с точными измерениями тока и температуры с целью упрощения дизайна системы и повышения точности

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Это решение демонстрирует модификации платы, требуемые для приложений с поддержкой высокой пропускной способности и высокой частоты, использующий текущий источник ЦАП DAC38J84 с модулятором TRF3704. TRF3704 – это модулятор 6 ГГц, поддерживающий широкие диапазоны модуляций. DAC38J84 – это конвертер 2,5 Гвыборок/с, поддерживающий базовый диапазон 600 MГц. Комбинация облегчает работу на частотах и с пропускной способностью, которые ранее были недостижимы для высокопроизводительных систем связи.

Возможности:

  • Поддержка полосы пропускания 600 МГц, соответствующей полосы пропускания радиочастотного диапазона 1,2 ГГц;
  • Работа до 6 ГГц с хорошим коэффициентом усиления и линейностью характеристики;
  • Обеспечивает правильное преобразование сетевого интерфейса ЦАП для модулятора;
  • Обеспечивает резервирование для LPF между ЦАП и модулятором;
  • Вносит изменения для обеспечения плоской частотной характеристики ББ для приложений с высокой пропускной способностью;
  • TSW38J84 - это типовое решение с графическим интерфейсом, которое можно купить; любые изменения могут быть простестированы на этой отладочной плате.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Широкополосные РЧ-усилители требуют внешних разделительных конденсаторов и РЧ-дросселя для подачи напряжения смещения на коллектор выходного транзистора. По мере уменьшения рабочей частоты выбор данных компонентов должен изменяться для сохранения требуемого коэффициента усиления и уровня линейности устройства. В данном проекте приводятся рекомендации по изменениям печатной платы для адекватной работы широкополосного РЧ-усилителя наподобие TRF37x73 в диапазоне сверхнизких частот. Для демонстрации эффективности данного проекта в него включены результаты тестирований для сверхнизких (1 МГц – 50 МГц) и средних (20 МГц – 400 МГц) частот во всех диапазонах температуры и напряжения.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Приводятся рекомендации по изменениям печатной платы для работы на частотах до 1 МГц (минимальное значение)
  • Произведены изменения печатной платы для работы в диапазоне средних частот (от 20 МГц до 400 МГц)
  • Приводятся данные об изменениях коэффициента усиления, выходной точки пересечения третьего порядка (OIP3), коэффициента шума (NF) и точки децибельной компрессии (P1dB) во всех диапазонах температуры и напряжения

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Применение методов выравнивания – это эффективный способ компенсирования потерь в канале передачи по последовательному интерфейсу JESD204B в преобразователях данных. В данном базовом проекте использован ADC16DX370, сдвоенный 16-битный аналого-цифровой преобразователь (АЦП) на 370 MSPS, в котором используется метод выравнивания с ослаблением для подготовки последовательных данных для передачи со скоростью 7,4 Гбит/с. У пользователя существует возможность оптимизировать ослабление (DEM) и размах выходного напряжения (VOD) выходного драйвера, чтобы эти параметры канала находились в обратно пропорциональной зависимости. Эксперименты показывают чистый приём сигнала на расстоянии 20 дюймов с использованием материала FR-4.

Возможности:

  • Позволяет добиться высокоточной работы последовательного интерфейса JESD204B с учётом использования недорогих материалов печатной платы
  • Дает возможность прийти к пониманию ограничений, которые накладывают каналы с потерями, и освоить методы выравнивания для снятия этих ограничений
  • Использовать выверенный подход к оптимизации параметров выравнивания ADC16DX370
  • Базовый проект протестирован и включает в себя отладочный модуль, конфигурационное программное обеспечение и руководство пользователя

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Растущий спрос на беспроводные сети для обеспечения быстрой передачи данных пользователям увеличивает производительность приемопередающего оборудования для обеспечения достаточной пропускной способности и поддержки крупнейших стандартизированных несущих частот (с агрегацией частот в некоторых случаях), а также достаточную чувствительность приемника и динамический диапазон для работы в присутствии сильных блокирующих сигналов в рабочем окружении.

Это решение от TI описывает подсистему RF-приемника с 16-битным сэмплером, пропускная способность которого превышает 100 МГц, включающую понижающий микшер, цифровой усилитель с переменным коэффициентом усиления (DVGA), высокоскоростной конвейерный аналого-цифровой преобразователь (ADC), гетеродин (LO), RF-синтезатор и тактовый генератор устранения джиттера.

 

Возможности:

  • Реализует подсистему RF супергетеродинного приемника с входным диапазоном частот 700-2700 МГц, шириной полосы пропускания 100 МГц и 16-битным АЦП;
  • Ускоряет время разработки беспроводной связи, программного обеспечения для радио, военных или тестово-измерительных приложений с проверкой IF сигналов цепи;
  • Оценить этот дизайн легко с поддержкой сбора данных и инструментов анализа;
  • Эта конструкция протестирована и включает оценочный модуль (EVM), приложение для настройки и руководство пользователя.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Базовый проект TIDA-00382 на основе TCA5013 представляет собой подсистему для смарт-карт для электронных кассовых аппаратов, которая упрощает переход продукции клиентов на соответствие стандарту EMV. Базовый проект поддерживает одну пользовательскую карту, что позволяет TCA5013 детектировать введение и удаление карты. Пользовательская карта, также известная как чип-карта, содержит в себе информацию о пользователе электронного кассового аппарата (EPOS). Также базовый проект на основе TCA5013 содержит 3 слота под карты Модулей Защищённого Доступа (SAM). Карта SAM физически напоминает Модуль Идентификации Абонента (SIM), но содержит информацию об операциях на электронном кассовом аппарате.

Возможности:

  • Соответствует требованиям ISO7816-3, ISO7816-10 и EMV 4.3 (временны́е характеристики, электрический разряд, безопасность)
  • Автоматическое получение отклика на сброс (ATR) от карты типа 1 по ISO7816-10 для уменьшения необходимого для разработки программного обеспечения
  • 1 пользовательская карта + 3 слота для SAM
  • Защита от электростатического разряда 8 кВ по IEC 61000-4-2 на всех боковых выводах карты
  • Протестированный проект платы

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:

В базовом проекте TIDA-00403 для построения решений дальномеров используются готовые отладочные модули с применением алгоритмов мини-ЦСП TLV320AIC3268. С помощью пакета разработки PurePath Studio можно одним кликом мыши создать надёжную систему ультразвукового дальномера с пользовательскими настройками. Пользователь может изменять характеристики генерирования ультразвуковых импульсов, а также алгоритмы детектирования под конкретные промышленные и измерительные применения, что позволит пользователям преодолеть ограничения прочих датчиков с фиксированными функциями, а также вместе с этим повысить надёжность измерений. Два GPIO-вывода TLV320AIC3268 автоматически активируются для индикации передачи и приёма ультразвукового импульса. Время пролёта сигнала определяется благодаря мониторингу данных GPIO-выводов головным МК.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Прототипирование с помощью готовых к использованию отладочных модулей и компьютера для бюджетной отладки и проектирования
  • Мини-ЦСП с PurePath Studio для повышения гибкости и ускорения вывода готовой продукции на рынок
  • Генерирования ультразвуковых импульсов с частотой 40 кГц при частоте выборок Fs 96 кГц; для получения более высоких частот ультразвуковых импульсов доступна частота Fs 192 кГц
  • Схема детектирования с фильтром Чебышева и пиковым детектором позволяет избежать ложного срабатывания из-за фонового шума
  • Автоматическая активация GPIO-выводов для вычисления времени пролёта (TOF) сигнала головным МК
  • Включает в себя руководство для начала работы / проекта, а также протестированный пример технологического процесса в PurePath Studio для начала работы

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:

Базовый проект TSW38J84 EVM представляет собой платформу для демонстрации решения двухканального передатчика с интегрированным резонатором. В данном базовом проекте используется устройство 2.5 GSPS DAC38J84 с высококлассными модуляторами: TRF3722 (с интегрированными PLL/ VCO) и TRF3705. TRF3722 и TRF3705 можно объединить для создания двухканального решения, в котором TRF3722 будет выступать в роли локального резонатора (LO) для обоих модуляторов. Интерфейс связи между DAC38J84 и модуляторами, а также методы измерения характеристик совместной работы ЦАП и модуляторов могут варьироваться. Приведённые результаты измерений включают в себя измерения полосы пропускания, выходной точки пересечения третьего порядка, искажения гармоник и подавления частот за пределами полосы пропускания.

Возможности:

  • Полноценное решение двухканальной передачи «биты-РЧ» и использованием интерфейса JESD204B
  • Платформа для тестирования 2.5 GSPS DAC38J84 с двумя высококлассными модуляторами
  • Выходная частота TRF3722 и TRF3705 достигает 4 ГГц
  • Решение с поддержкой полосы пропускания до 1 ГГц
  • Решение двухканальной передачи для современных систем связи, военного назначения и контрольно-измерительных приборов

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Базовый проект представляет собой решение устройства формирования сигнала для коммутаторов стандарта QSFP+ с портами на передней панели с поддержкой двух портов 40GbE, удовлетворяющих требованиям SFF-8431 к 40GbE (CR4/ SR4/ LR4) и 10GbE. Данный проект предназначен для использования с оптическими и пассивными/ активными медными кабелями. Он является своего рода «удлинителем» между переключающей специализированной микросхемой и портом QSFP+ на передней панели, что часто требуется для наиболее удалённых портов коммутаторов с инфраструктурой «Top-of-Rack» (ToR) или для встраиваемых промежуточных реализаций линейных карт QSFP+.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Наращиваемая реализация QSFP+ с портами на передней панели с формированием сигнала для поддержки стандартов 40GbE/ 10GbE по оптическим и пассивным медным кабелям
  • Является своего рода «удлинителем» между коммутатором и портом на передней панели, увеличивая ограничение по потерям в головном канале согласно nPPI/ SFF-8431 на величину до 3 раз
  • Малопотребляющее бюджетное решение устройства формирования сигнала с портами на передней панели
  • Предназначен для коммутаторов с инфраструктурой «Top-of-Rack» (ToR) и систем линейных карт
  • Одно напряжение питания, отсутствие необходимости в прошивке, отсутствие необходимости в радиаторе, отсутствие необходимости в опорном тактовом сигнале
  • Протестированный в лабораторных условиях пример программного обеспечения с прилагающимися тестовыми данными согласно спецификациям 40GbE/ 10GbE

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:

Базовый проект представляет собой бюджетное тестовое устройство коэффициента битовых ошибок (Bit Error Tester, BERT), которое способно генерировать и проверять до 8 каналов псевдослучайных двоичных последовательностей (Pseudo-Random Binary Sequences, PRBS). Данный утверждённый проект предоставляет удобный способ генерирования многоканальных высокоскоростных (до 12 Гбит/с) последовательных потоков битов, а также проверки входящих последовательных потоков битов на возможное наличие битовых ошибок. Данный проект может быть использован в качестве портативного BERT для отладки характеристик целостности сигналов и битовых ошибок высокоскоростной подсистемы.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Восемь каналов генерирования потоков
  • Восемь каналов проверки потоков
  • Входы для опциональных внешних источников опорных тактовых сигналов
  • Интегрированный адаптер «USB – I2C» для упрощения программирования устройства
  • Светодиоды для отображения статуса

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
This verified reference design is a signal conditioning solution for front-port QSFP28 supporting two 100GbE ports compatible with 100G-CR4/SR4/LR4, 40G-CR4/SR4/LR4 and 10G SFF-8431 requirements. The design is applicable to optical and passive/active copper cables. It allows for reach extension between the Switch ASIC and the front-port QSFP28 which is often required for the outermost ports of a Top-of-Rack (ToR) switch or for add-in mezzanine implementations of QSFP28 line cards. This reference design offers the flexibility for users to upgrade from a DS280BR810 Repeater to the pin-compatible DS250DF810 Retimer.

Возможности:

Front-port stacked QSFP28 implementation with signal conditioning to support 100GbE/40GbE/10GbE optical and passive copper Extends reach between Switch and front-port by up to 3x beyond CAUI-4 host channel loss limit Low-power/low-cost solution for front-port signal conditioning Applicable to Top-of-Rack (ToR) switch and line card systems Single power supply, no firmware required, no heatsink required, no reference clock required Lab-tested HW example including 100GbE/40GbE/10GbE-specific test data

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
TIDA-00465 is an application using TPS23861 as a single port, type 2, PoE auto-mode PSE in a small form factor. The design will inject power onto any Ethernet cable for PoE powered loads up to 30W.

Возможности:

TPS23861 IEEE 802.3at PSE Controller Single Port 30W PoE Injector Auto Detection and Classification of PD Auto Turn on and Disconnect of PD Requires only 48VDC, 40W AC-DC Adapter

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Данный проект с TPS53355 и дросселем на верхнем слое печатной платы характеризуется высокой удельной мощностью благодаря уменьшению площади печатной платы, что позволяет данному проекту иметь КПД свыше 86% при потерях мощности всего лишь 1,8 Вт и пульсациях выходного напряжения с амплитудой 6 мВ, для чего требуются всего лишь 5 керамических выходных конденсаторов ёмкостью 100 мкФ.

Возможности:

  • КПД свыше 86% при входном напряжении 12 В, выходном напряжении 1 В и частоте переключения 650 кГц
  • Потери мощности 1,8 Вт при выходной мощности 12,6 Вт
  • Пульсации выходного напряжения с амплитудой 6 мВ
  • Увеличение выходного напряжения на 2,4 мВ при скачкообразном росте тока нагрузки с 3 А до 6 А со скоростью 2,5 А/мкс
  • Уменьшение выходного напряжения на 2,2 мВ при скачкообразном падении тока нагрузки с 6 А до 3 А со скоростью 2,5 А/мкс
  • Общее количество использованных компонентов – 39, включая МС

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Данная печатная плата позволяет использовать LMH5401 в качестве усилителя с низким коэффициентом усиления или в качестве аттенюатора.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Передача сигнала без фильтрации постоянной составляющей
  • Минимальный коэффициент усиления 0,5 В / В
  • Раздельные шины питания
  • Полоса пропускания 6 ГГц

Документация:
  • Схемотехника
  • BOM
Описание:

TIDA-00539 содержит два контроллера TPS2378 PD для питания по витой паре нестандартных PoE устройств мощностью до 51 Вт. Используемый контроллер UCC2897A обладает высокой эффективностью и предоставляет отличные переходные характеристики обратноходового преобразователя: 19 В при 2,3 А.

 

Возможности:

  • Высокая эффективность преобразователя (93%) при передаче энергии по витой паре;
  • Доступна готовая плата и тестовые отчеты.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Проект понижающего преобразователя с TPS53515 и дросселем, установленным над МС, позволяет уменьшить площадь печатной платы и имеет КПД свыше 87%, потери мощности 2,6 Вт при токе нагрузки 12 А и уровень пульсаций выходного напряжения 12 мВ, для чего требуется использование всего лишь 10 керамических выходных конденсаторов ёмкостью 22 мкФ каждый. Данный базовый проект источника питания поддерживает входное напряжение 12 В и генерирует выходное напряжение 1,2 В при выходном токе 12 А и частоте переключения 1 МГц.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • КПД свыше 87% при входном напряжении 12 В, выходном напряжении 1,2 В и частоте переключения 1 МГц
  • Потери мощности 2,6 Вт при выходной мощности 11,8 Вт
  • Пульсации выходного напряжения с амплитудой 12 мВ при выходном токе 5 А и частоте переключения 1 МГц
  • Увеличение выходного напряжения на 16 мВ при скачкообразном росте тока нагрузки с 5 А до 10 А со скоростью 2,5 А/мкс
  • Уменьшение выходного напряжения на 17 мВ при скачкообразном падении тока нагрузки с 10 А до 5 А со скоростью 2,5 А/мкс

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Проект TIDA-00597 способен генерировать напряжение питания для генератора тактового сигнала с крайне низким уровнем шумов.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Малошумящее решение для генератора тактового сигнала
  • Выходной ток до 800 мА
  • Низкий уровень фазовых шумов
  • Функция включения и отключения выходной мощности

Документация:
  • Схемотехника
  • BOM
Описание:

Этот дизайн выполнен на основе  TPS65218 – компактного решения для питания Altera® MAX® 10 SoC, обеспечивающего все необходимые уровни напряжений. Alteraпредлагает питать MAX10 от однополярного или двухполярного источника питания. Референс дизайн TIDA-00607 реализует компактное решение двухполярного источника питания. Общая площадь решения, включая пассивны компоненты составляет всего лишь 1,594 дюйма2. TPS65218 является настолько гибким решением, что может быть использован даже для питания  DDR3L или DDR3 памяти.  Он так же включает в себя 3 переключателя нагрузки, позволяющих компенсировать потребление энергии от внешней периферии. Микросхема питания может питаться от однополярного источника питания 5 В либо от одно Li-Ion батарейки. Это решение полностью протестировано и предназначено для использования в промышленных устройствах в рабочем диапазоне температур -40…+105 °C.

 

Возможности:

  • Представляет собой четыре высокоэффективных, регулируемых DC-DC преобразователя с интегрированными полевыми транзисторами для питания Altera Max 10;
  • Дополнительные LDO с выходом 400 мА для питания периферии или портов ввода/вывода на ПЛИС и 3 встроенных переключателя нагрузки;
  • Встроенный супервизор питания с индикатором недо- и перенапряжения;
  • Предназначен для промышленного применения (от -40 °C до 105 °C);
  • Проект включает в себя протокол испытаний, руководство пользователя и файлы проекта, чтобы помочь ускорить процесс оценки.

 

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

TIDA-00617 – Высокоэффективный управляемый обратноходовой преобразователь 5 В при 5 А. Решение основано на POE PD контроллере TPS23751.

 

Возможности:

  • Совместимость с IEEE802.3.at;
  • Высокая эффективность 93% (только преобразователь);
  • Включает отчеты тестов.

Документация:
  • Схемотехника
  • BOM
Описание:

В базовом проекте представлена широкополосная система преобразования несбалансированных сигналов в дифференциальные, предназначенная для систем как без фильтрации постоянной составляющей, так и с ней. Данный проект позволяет отладить работу каскады из LMH5401 и LMH6401, а также в нём объясняется принцип работы данной системы.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Полоса пропускания 4,5 ГГц и максимальный коэффициент усиления по напряжению 30 дБ
  • Диапазон коэффициента усиления 32 дБ с цифровым управлением и шагом 1 дБ
  • Система преобразования несбалансированных сигналов в дифференциальные с входным сопротивлением 50 Ом для систем как без фильтрации постоянной составляющей, так и с ней
  • Выходная точка пересечения третьего порядка (OIP3) при сопротивлении нагрузки 50 Ом:
    • 40 дБм при частоте 500 МГц;
    • 33 дБм при частоте 1 ГГц
  • Возможность управления выходным синфазным напряжением: VMID ±0,5 В
  • Компактный проект, который идеально подходит для переносных устройств благодаря низкой рассеиваемой мощности 645 мВт

Документация:
  • Схемотехника
  • BOM
Описание:

Проект TIDA-00685 обеспечивает быстрый отклик на скачкообразное изменение нагрузки GPRS-модуля.

Возможности:

  • Генерирование высокого выходного тока
  • Малое время отклика на скачкообразное изменение нагрузки
  • Малогабаритное решение
  • Оптимизированное по стоимости решение

Документация:
  • Схемотехника
  • BOM
Описание:

Проект TIDA-00716 представляет собой компактное интегрированное решение для FPGA Spartan6 от Xilinx. В данном проекте показывается пример применения TPS650250 в качестве микросхемы по принципу «всё в одном» для организации шин питания Spartan6. Данный проект базируется на семействе Spartan6 LXT, но может быть применён для питания семейства Spartan6 LX. Благодаря управляемому пользователем внешнему секвенсированию, а также наличию независимых сигналов разрешения и внешних резистивных делителей TPS650250 является простым и гибким решением, которое может быть использовано для нескольких семейств Spartan6. Данная микросхема управления питанием имеет диапазон входного напряжения от 3,5 до 5,5 В и может работать от напряжения питания 5 В или от одиночной Li-Ion батареи. Данный проект был испытан и соответствует требованиям промышленных применений (от -40 до 85 °C).

Возможности:

  • Для питания Spartan 6 используются 3 высокоэффективных понижающих преобразователя
  • Дополнительные LDO на 200 мА для питания периферийных шин или других шин входа/ выхода FPGA
  • Независимые сигналы разрешения для DC/ DC-преобразователей и LDO
  • Регулируемое посредством резистивного делителя выходное напряжение
  • Данный проект включает в себя отчёт об испытаниях, руководство по отладочному модулю и файлы проекта для ускорения процесса отладки

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-00783.1 reference design is a triple output wide Vin power module design. It provides 3.3V, 1.8V and 1.2V output, at 6W total power. The layout is optimized for space constrained applications.

Возможности:

LMZ36002 wide Vin power module with integrated inductor, 4.5V to 60V input, 2A output LMZ20502 nano module with integrated inductor 4.5V to 40V wide input range Power module design with minimum external components 400 sq. mm compact solution size This circuit board is tested, and the design files and test report are included

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

TIDA-00858 реализует новый подход к полномостовым выпрямителям. Этот модуль заменяет диоды на 4 n-канальных транзисторных MOSFET и управляется контроллером LM74670-Q1 в конфигурации полномостового выпрямителя. Решение LM74670-Q1 с нулевым током потребления является весьма эффективной заменой диодов с потерями.

Модуль преобразует до 45 В переменного напряжения в напряжение постоянного тока без использования диодов. LM74670-Q1 может работать с переменным входным напряжением частотой до 300 Гц и до 100 А выходного тока. При этом он выделяет меньше тепла по сравнению с выпрямителями на основе диодов Шоттки.

 

Возможности:

  • Поддержка входного напряжения 45 В переменного тока;
  • Быстрый отклик на изменение направления тока <5 мксек.;
  • Более эффективное решение для выпрямителей с высоким током;
  • Поддержка входного переменного тока с частотой до 300 Гц;
  • Нулевое потребление и малый ток утечки по сравнению с диодами.

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01366 (also known as PMP9799) demonstrates a complete power solution for Altera's MAX® 10 FPGA. This simple solution uses just three DC/DC converters to power the MAX 10 cost-effectively. This TI Design supports numerous industrial applications and any application that requires a small, high efficiency, high temperature power supply.
Возможности:

Supports Dual-Supply Power Option of MAX 10 to Enable Full FPGA Functionality Requires Just Three DC/DCs for a Cost-Effective and Simple Power Solution Total Solution Size < 300 mm² for Space-Constrained Applications 92% Efficiency at Half of Rated Load and 89% Efficiency at Full Rated Load for Low Temperature Rise and High Reliability Supports Instant-On Feature for Fastest Startup of MAX 10 125°C Rated Devices and Passives for High Temperature Applications with a Temperature Warning Flag at 120°C

Документация:
  • Схемотехника
  • BOM
Описание:
TIDA-01367 uses the TPS53679 multiphase controller and CSD95490Q5MC Smart Power Stages to implement a high-performance design suitable for powering networking application-specific integrated circuits (ASICs). The dual outputs of the controller target a 240-A, 0.8-V core rail with a six-phase design and a 20-A, 0.85-V auxiliary rail. The smart power stages and integrated PMBus™ allow for easy output voltage setting and telemetry of key design parameters. The design enables configuration, smart VID adjustment, and compensation adjustment of the power supply, while providing monitoring of input and output voltage, current, power, and temperature. TI's Fusion Digital Power™ Designer is used for programming, monitoring, validation, and characterization of the system.

Возможности:

Dual Rail 6+1 Design - High-Powered Core Rail and Single Phase Auxilliary Rail PMBus programming of Vout, and Voltage Margining for Arria Smart VID, 10mV per step PMBus monitoring of Input/Output Voltage, Current, Power, and Temperature Peal Efficiencies of 90 and 91% for Core and Aux Rails

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01405 design demonstrates an inverting power module (voltage inverter) to generate a –1.8V rail at up to 2A of current from a 3V to 15.2V input voltage. Such a negative voltage is required for many communications equipment systems as well as industrial equipment, such as test and measurement. Using the TPS82130 power module enables a very simple negative voltage inverter (inverting buck-boost) design to create a 1.8V negative output voltage at high 2A currents.
Возможности:

Simple Power Module Design Total Solution Size Less Than 50mm2 High Output Current of 2A (VIN ≥ 5V) Wide Input Voltage Range of 3V to 15.2V Low Noise (Less Than 10mV Output Ripple) 125°C Rated Solution

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design provides lightning surge protection solution for Power over Ethernet (PoE) Power Sourcing Equipment (PSE) systems based on TI's TPS23861 PSE controller. The need for implementing such protection will normally depend on the environment in which the PSE is intended to operate and the inherent isolation properties of the PSE. For industrial(NVR, DVR,etc) and Telecom(Ethernet switches, Gateways, etc) applications, lightning surge protection is an important design consideration in the system.
Возможности:

Ethernet Alliance certified for sending Type 2 (up to Class 4) power 4-port Auto Mode PoE PSE solution with TPS23861 Auto Mode/Semi-Auto Mode/Manual Mode provides flexibility to power standard or non standard PDs Able to pass 6kV common mode surge test and 4kV differential mode surge test

Документация:
  • Схемотехника
  • BOM
Описание:
A 4 phase buck regulator design fully complaint to power the core rail of Intel Arria 10 GX FPGAs, specifically the 10AX115U145IVG variant. Integrated PMBus allows for easy output voltage setting and telemetry of key design parameters. The design enables programming, configuration, Smart VID adjustment, and control of the power supply, while providing monitoring of input/output voltage, current, power, and temperature. It uses TI's Fusion Digital Power Designer for programming, monitoring, validation and characterization of the FPGA power design.
Возможности:

4-phase power supply 0.9V/150A Arria 10 GX (10AX115U145IVG) PMBus programming of Vout, and Voltage Margining for Arria Smart VID, 10mV per step PMBus monitoring of Input/Output Voltage, Current, Power, and Temperature 90% efficiency at 12VIN, 0.9V/100A

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This small and simple inverting power reference design features a high accuracy step-down converter in an inverting buck-boost topology. It generates a -12-V output at 400 mA of current from a 3-V to 4.5-V input voltage, enabling to cleanly power negative voltage rails in space-constrained applications such as optical networking systems for telecom infrastructure, active and distributed antenna systems or remote radio unit for wireless infrastructure, as well as for test and measurement applications in industrial.
Возможности:

High Negative Output Voltage of –12 V Total Solution Size Less Than 65mm2 High Output Current of 400mA Low Output Voltage Ripple (<0.5 %) Input Voltage Range of 3 V to 4.5 V 125°C Rated Solution

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TIDA-01444 reference design for server PSU, PC PSU, and other step-down converter applications implements a 180-W buck, dual-channel DC-DC converter with a regulatory 12-V DC input voltage designed to provide the terminal load voltage with greater than 97% efficiency and good thermal performance. The switching frequency synchronization between the dual channels is easily realized. The true differential remote sense of the dual outputs compensates the line voltage drop providing more accurate voltage for the terminal load. For improved high power density and a low profile, this integrated circuit reference design uses a planar inductor to replace the traditional discrete inductor. This TI Design has complete protection and temperature sense functions.
Возможности:

180W dual output buck converter Efficiency: 96% (typ) at 180W load; 97% (typ) at 83W load Switching frequency synchronization between dual-channel Differential remote sensing for both output channels Planner inductor as output inductor Compact form factor (47mm x 59mm) for compatible with server PSU application

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This small and simple, low-noise inverting power module design (voltage inverter) cleanly supports a –5-V output voltage at up to 1.5 A of current from a 3- to 11.5-V input. Featuring TI’s TPS82130 MicroSiP™ power module step-down converter in an inverting buck-boost topology, the design achieves a power density of 584 mW/mm3 and a solution size of less than 50 mm2, allowing it to power sensitive analog loads in space-constrained, high-temperature communications equipment, such as optical modules. This design also supports many common industrial equipment, including those that require a 5-V input and –5-V output voltage inverter at up to 1 A.
Возможности:

Simple Power Module Design Total Solution Size Less Than 50mm2 High Output Current of 1.5A (VIN ≥ 7.5V) Wide Input Voltage Range of 3V to 11.5V Low Noise (Less Than 10mV Output Ripple) 125°C Rated Solution

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TIDA-01480 reference design is a scalable power supply designed to provide power to the Xilinx Zynq UltraScale+ (ZU+) family of MPSoC devices and Artix- 7 FPGA devices. The design receives power from a standard DC power supply and provides power to all rails of the Xilinx chipset and DDR memory through a well-defined Samtec socket-terminal strip connection. The design is scalable to support the most basic ZU2CG device with dual-core ARM® Cortex™-A53 application processor and dual-core ARM® Cortex™-R5 real-time processor to the ZUxEG products that add graphics processing (GPU) up to the ZU5EV device which also includes a video Codec unit and up to 16 16.3-Gbps transceivers (MGTH). Due to its similarity with the ZU2CG power needs, the Artix-7 FPGA is also supported by this design.

Возможности:

17 hardware configurable power rRails Easy to change any output voltage in hardware Only 1 input voltage required Ideal power supply for the following Xilinx products: Zynq Ultrascale_ MPSoCs (ZU2CG, ZU3CG, ZU4CG, ZU5CG, ZU2EG, ZU3EG, ZU4EG, ZU5EG, ZU4EV, ZU5EV) and Artix-7 FPGAs Small 3.5' x 2.5' PCB for use as a prototyping tool

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design demonstrates the correct way to design a two-sided DC/DC layout in an effort to achieve higher power-supply density. The design guide highlights common mistakes and how to avoid them, along with test results showing that proper implemenation of the TPS54824 device in a two-sided layout does not hinder performance. If the 8-A output of the TPS54824 buck converter is too much, this design can also use the TPS54424 device, a 4-A, pin-to-pin compatible alternative.
Возможности:

Input Range: 4.5 V to 17 V, 1.8 VOUT at 8-A IOUT Peak Efficiency: 94.7% at 5 VIN, 2-A IOUT Load Regulation: < ±0.04% Switching Frequency: 700 kHz Total Solution Size: 280 mm2

Документация:
  • Схемотехника
  • BOM
Описание:
TIDA-01512 uses the TPS53681 multiphase controller and CSD95490Q5MC Smart Power Stages to implement a high-performance design suitable for powering NXP QorIQ Communications Processors. The dual outputs of the controller target the 60-ATDC, 1.0-V core rail with a four-phase design and a 30-ATDC, 1.2-V auxilliary rail. Utilizing smart power stages and integrated PMBus™ functionality allows for easy output voltage setting, telemetry of key design parameters, and compensation adjustment. During validation a >50% reduction in output capacitance was seen over NXP 's reference board.

Возможности:

Dual Rail 4+2 Design - Targeting LS2085A/88A VDD and GVDD Rails PMBus monitoring of VIN, VOUT, IOUT, PIN, and POUT Dual Rail Temperature Monitoring Peak Efficiencies of 92% and 94% for VDD and GVDD Rails >50% reduction in COUT over NXP Eval Board

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design demonstrates various power sequencing configurations using load switches. By using integrated load switches, the timing of each voltage rail can be adjusted independently. Each voltage rail can be controlled without extensive processor intervention or external digital components. This design is useful in applications such as multi-function printers (MFPs) and set-top box (STB), where specific timing sequences are required to turn on various subsystems and processor rails.
Возможности:

Three different Power Sequencing configurations: CT Configuration, QOD configuration, and independent GPIO configuration Adjustible timing thresholds using CT and QOD pins Pin-to-pin footprints allow for swapping between multiple load switches for different voltage, current, and Ron requirements Load switches offer smaller solution size and lower component count when compared to Discrete MOSFET solutions

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design is a new human machine interface with LED animation and realizes a vivid lighting pattern on the LED ring with one TLC5955 LED driver.
Возможности:

Vivid Lighting Pattern With LED Ring Minimum Device Quantities in Multi RBG LED Modules System

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
This reference design implements a multi-MHz power stage design based on the LMG1210 half-bridge GaN driver and GaN power High Electron Mobility Transistors (HEMTs). With highly efficient switches and flexible dead-time adjustment, this design can significantly improve power density while achieving good efficiency as well as wide control bandwidth. This power stage design can be widely applied to many space-constrained and fast response required applications such as 5G telecom power, servers, and industrial power supplies.
Возможности:

Compact GaN-Based Power Stage Design With Switching up to 50 MHz Independent PWM inputs for high side and low side, or single PWM input with adjustable dead time Minimum pulse width of 3 ns High slew rate immunity of 300 V/ns Driver UVLO and overtermpertaure protection

Документация:
  • Схемотехника
  • BOM
Описание:

Одноканальный источник тактовых импульсов нельзя использовать для тактирования нескольких тактовых входов в высокопроизводительных процессорных устройствах, например, таких как многоядерные ARM Cortex-A15 процессоры 66AK2Ex и AM5K2Ex, так как чрезмерная нагрузка, помехи от рассогласования и шумы негативно влияют на производительность. Однако этого можно избежать, используя несколько источников тактовых импульсов вместо одного. Этот дизайн демонстрирует генерирование тактовых сигналов для семейств 66AK2Ex и AM5K2Ex процессоров Keystone II с ядром ARM Cortex-A15 + DSP и многоядерных ARM процессоров путем использования дерева дифференциальных тактовых сигналов. Дизайн демонстрирует законченное решение для генерации всех необходимых тактовых сигналов для ядер и периферии SoC.

 

Возможности:

  • Дерево дифференциальных тактовых сигналов для многоядерных ARM Cortex-A15 систем на кристалле 66AK2Ex и AM5K2Ex;
  • Использование CDCM6208 для генерации всех необходимых тактовых сигналов, необходимых для ядер и периферии;
  • Графический интерфейс пользователя для управления регистрами;
  • Завершенный системный дизайн с принципиальной схемой, BOM, дизайн файлами и руководству по проектированию аппаратной части.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Устройства K2E требуют секвенсирования источников питания в определённом порядке. В данном проекте продемонстрирован метод секвенсирования питания для многоядерных процессоров семейств 66AK2Ex и AM5K2Ex с архитектурой KeyStone II  на базе ARM + ЦСП и только ARM с использованием UCD9090. UCD9090 представляет собой 10-шинное устройство секвенсирования и отслеживания питания с адресацией с интерфейсами PMBus / I2C. UCD9090 обеспечивает как секвенсирование, так и распределение по времени включения источников питания. В данном проекте демонстрируется конкретный пример реализации секвенсирования питания для платформы отладочного модуля K2E.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Базовая реализация секвенсирования источников питания для систем на кристалле (SoC) 66AK2Ex и AM5K2Ex
  • В данном проекте используется UCD9090 для секвенсирования и отслеживания источников девяти шин напряжения питания
  • В данном проекте используется программное обеспечение Fusion Digital Power Designer для настройки и программирования UCD9090
  • Полноценный базовый проект системы со схемой электрической принципиальной, перечнем элементов, файлами проекта и руководством по аппаратной части проекта, реализованный на платформе отладочного модуля K2E для тестирования и отладки

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

MIFARE DESFire EV1 представляет собой RFID-транспондер, соответствующий требованием стандарта ISO14443A, и платформу метки NFC типа 4A и используется во многих NFC- и RFID-системах безопасности благодаря своей способности работать непосредственно или в качестве безопасного транспондера с AES-шифрованием. В данном проекте для простой демонстрации бюджетного и эффективного решения системы считывателя для AES-аутентификации меток MIFARE DESFire EV1 используется библиотека AES от TI наряду со связкой из LaunchPad MSP430G2553 и BoosterPack DLP-7970ABP.

Пример кода, описанный в данном проекте, можно скачать в руководстве к данном проекту.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Данный проект включает в себя прошивку NFC-считывателя для AES-аутентификации меток MIFARE DESFire EV1
  • Позволяет пользователям легко менять AES-ключи, используемые для аутентификации
  • Представляет собой бюджетное и эффективное решение благодаря использованию MSP430G2553 серии Value Line
  • Портируемая на другие микроконтроллеры прошивка
  • Данный базовый проект был протестирован и включает в себя прошивку, схему электрическую принципиальную и руководство пользователя

Документация:
  • Схемотехника
  • BOM
Описание:

Особый режим непосредственного доступа в TRF7970A и TRF7964A обеспечивает гибкость для простой поддержки широкого ряда проприетарных протоколов, среди которых наиболее распространён MIFARE Classic. Особый режим непосредственного доступа позволяет кардинально снизить потребность в ресурсах головных МК, а также повысить стабильность работы. В данном проекте демонстрируется аутентификация MIFARE Classic на широкодоступном модуле TRF7970AEVM.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Включает в свой состав прошивку считывателя TRF7970A для аутентификации меток с MIFARE Classic
  • Позволяет пользователям легко менять ключи MIFARE Classic, используемые для аутентификации
  • Выполнен на простой в использовании и широкодоступной базовой платформе TRF7970AEVM
  • Прошивку можно портировать на другие микроконтроллеры
  • Исходный код, рассматриваемый в данном проекте, можно скачать в SLOA214

Документация:
  • Схемотехника
  • BOM
Описание:

В проекте от TI демонстрируется использования одного операционного усилителя в качестве ограничителя скорости изменения напряжения. В системах управления клапанами или двигателями резкие изменения напряжений или токов могут стать причинами механических повреждений. Благодаря ограничению скорости изменения управляющих напряжений в схемах управления напряжения нагрузки могут увеличиваться и уменьшаться с безопасными скоростями изменения.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Программируемое путём изменения номиналов компонентов значение скорости изменения напряжения
  • Диапазон скорости изменения напряжения от 20 В/мкс до 20 В/с
  • Работа от двух или одного напряжений питания
  • Управление нарастанием/ спаданием выхода операционного усилителя

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы

Сравнение позиций

  • ()