High performance computing
В базовом проекте PMP10520 генерируются все шины (1 В/ 20 А, 1,2 В/ 30 А, 1,8 В/ 4 А), необходимые для питания мультигигабитных приёмопередатчиков (MGT) в ППВМ семейства Virtex® Ultrascale™ от Xilinx. В данном проекте используются входное напряжение 5 В интерфейс PMBus для мониторинга тока и напряжения, смещения напряжения, регулировки времён задержек, а также для мониторинга ошибок. В проекте используются TPS544C20 и TPS544B20 с интегрированной функцией измерения тока, благодаря которым в нём отсутствует необходимость применения внешнего токочувствительного резистора. Также данный проект удовлетворяет требованиям Xilinx по низкому уровню пульсаций напряжения на шинах питания MGT.
Данный базовый проект имеет характер аппаратного решения.

- Генерирует все шины, необходимые для питания MGT в ППВМ семейства Virtex® Ultrascale™ от Xilinx
- Проект оптимизирован для поддержки входного напряжения 5 В
- Низкий уровень пульсации выходных напряжений с амплитудой менее 10 мВ
- Интегрированное секвенсирование при включении и выключении благодаря использованию LM3880
- POL-преобразователи с интегрированным интерфейсом PMBUS для отслеживания выходных напряжения и тока
- Измерение тока на шинах MGTAVCC и MGTAVTT с использованием полевых транзисторов, благодаря чему в данном проекте отсутствует необходимость в использовании токочувствительного резистора
- Заказать BOM
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
В базовом проекте PMP10555 генерируются все шины, необходимые для питания ППВМ/ систем на кристалле (SoC) семейства Ultrascale® от Xilinx®, выполненных по техпроцессу 16 нм, в составе мобильных базовых радиостанций. В данном проекте используются понижающий преобразователь с интерфейсом PMBus, выходным током 20 А и интегрированным полевым транзистором для питания ядра и две ИС понижающих регуляторов напряжения с несколькими выходами для генерирования остальных требуемых шин напряжений питания ППВМ. В состав данного проекта также входят два LM3880, предназначенные для гибкого секвенсирования напряжений питания при включении и выключении устройства. В данном проекте используется входное напряжение 12 В.
Данный базовый проект имеет характер аппаратного решения.

- Генерирует все шины, необходимые для питания ППВМ семейства Virtex® Ultrascale® от Xilinx® в составе мобильных базовых радиостанций
- Проект оптимизирован для поддержки входного напряжения 12 В
- Интерфейс PMBUS для отслеживания выходных напряжения и тока на шине питания ядра
- Интегрированное секвенсирование при включении и выключении
- Возможность изменения напряжения на шине питания ядра
- Заказать BOM
- Схемотехника
- BOM
- Топология платы
- Тестирование
В базовом проекте PMP10600.1 генерируются все шины напряжений, необходимые для питания ППВМ серии Zynq® 7000 (XC7Z015) от Xilinx®. В данном проекте используются несколько последовательно подключённых модулей LMZ3, LDO-регуляторов напряжения и терминирующий регулятор DDR. В данном проекте также используется один LM3880 для секвенсирования напряжений питания при включении и выключении устройства. В данном проекте используется входное напряжение 12 В.
Данный базовый проект имеет характер аппаратного решения.

- Генерирует все шины, необходимые для питания ППВМ серии Zynq® 7000 (XC7Z015) от Xilinx®
- Данный проект оптимизирован для поддержки входного напряжения 12 В
- Интегрированное секвенсирование напряжений питания при включении и выключении устройства
- Поддержка памяти типа DDR3
- Модульный дизайн для простоты использования
- Заказать BOM
- Схемотехника
- BOM
- Топология платы
- Тестирование

- Предоставляет все шины питания, необходимые для Xilinx® Zynq&рег; 7000 серии (XC7Z045)
- Оптимальное входное напряжение 12 В
- Заданная последовательность включения и выключения напряжений
- Поддержка памяти DDR3
- Модульная конструкция для простоты использования
- Заказать BOM
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
Проект PMP10630 представляет собой полноценное решение системы питания с высокой плотностью мощности для ППВМ XCKU040 семейства Kintex® UltraScale™ от Xilinx®. В данном проекте для генерирования всех необходимых шин напряжений питания при малых габаритах решения 36 мм x 43 мм (1,4 дюйма x 1,7 дюйма) используется оптимальная связка из модулей семейства SIMPLE SWITCHER® и LDO-регуляторов напряжения. Данный проект включает в себя последовательный модуль LMZ31704 семейства LMZ3 для генерирования шины напряжения питания ядра и три последовательных наномодуля LMZ21700/1. В данном проекте организовано секвенсирование напряжений питания с использованием секвенсора LM3880, а также имеется опциональный источник питания для памяти DDR3 с использованием регулятора напряжения терминирования DDR LP2998. Данный базовый проект работает от постоянного входного напряжения 12 В, а общая выходная мощность составляет 6 Вт.
Данный базовый проект имеет характер аппаратного решения.
- Полноценное решение системы питания для ППВМ XCKU040 семейства Kintex® UltraScale™ от Xilinx®
- Простота дизайна и высокая плотность мощности благодаря использованию модулей питания семейства SIMPLE SWITCHER®
- Простое и гибкое секвенсирование напряжений питания с использованием LM3880
- Компактное решение с габаритами 1,4 дюйма x 1,7 дюйма (36 мм x 43 мм)
- Генерирование напряжения терминирования DDR с использованием LP2998
- Печатная плата данного базового проекта была протестирована, и к ней прилагаются отчёт о результатах тестирований и фалы проекта
- Заказать BOM
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
Базовый проект PMP10837 генерирует две выходных шины и предназначен для использования в вычислительных системах предприятий. В данном проект реализован дизайн с изолированной понижающей топологией с использованием неизолированных преобразователей как на первичной, так и на вторичной сторонах.
Данный базовый проект имеет характер аппаратного решения.
- Малогабаритная печатная плата
- Хорошие тепловые характеристики (максимальное значение температуры – 60°C)
- КПД свыше 80% при задействовании как первичной, так и вторичной сторон
- Отсутствие внешней компенсации позволяет упростить проект
- Заказать BOM
- Схемотехника
- BOM
- Топология платы
- Тестирование
В ЦП, микросхемах памяти и специализированных микросхемах применяется управление в режиме напряжения с постоянной частотой, так как в данных применениях требуются выставление предсказуемого значения частоты и / или синхронизация с внешним тактовым сигналом. В данном проекте два высокоточных синхронных звена питания обеспечивают высокие токи и низкие уровни потерь мощности, что так необходимо в указанных применениях. Наличие нескольких фаз также позволяет устранить пульсации выходного напряжения, а также организовать эффективное управление с увеличенной полосой пропускания для заданной частоты переключения. Акцент в проекте PMP11196 сделан на простоте электрических тестирований и возможности вносить изменения «на ходу» посредством интерфейса PMBus. Насыщенный тестовый интерфейс дополняет высокоскоростная динамическая нагрузка.
- Два полностью синхронных звена питания для увеличения токов и уменьшения потерь мощности
- Управление в режиме напряжения с постоянной частотой позволяет пользователю задавать частоту переключения и организовывать синхронизацию с внешним тактовым сигналом
- Выходное напряжение, уровень ограничения тока, а также пороги детектирования неисправностей и ответные реакции на них можно регулировать «на ходу» посредством интерфейса PMBus
- Акцент в данной отладочной плате сделан на компактности звеньев питания, включая дроссели
- Насыщенный тестовый интерфейс, включающий в себя разъём PMBus и высокоскоростную динамическую нагрузку
- Схема электрическая принципиальная, перечень элементов, трассировка печатной платы, а также отчёт о результате испытаний, в котором акцент сделан на тепловых характеристиках и работе с динамической нагрузкой
- Заказать BOM
- Схемотехника
- BOM
- Топология платы
- Тестирование
Проект PMP11328 представляет собой источник питания с высокой удельной мощностью, выходным током 30 А и интерфейсом PMBus, который удовлетворяет требованиям спецификации шины питания ядра ППВМ ZU9EG семейства Ultrascale+ от Xilinx и который предназначен для применения в удалённых радиомодулях (Remote Radio Unit, RRU) базовых станций. Данный источник питания генерирует выходное напряжение 0,85 В для шины питания при токе 25 А и имеет общие габариты печатной платы 55 мм x 40 мм. Наличие интерфейса PMBus упрощает программирование, позволяет производить пользовательское конфигурирование данного источника питания с использованием встроенной энергонезависимой памяти (Non-Volatile Memory, NVM), а также осуществлять адаптивное масштабирование напряжения (Adaptive Voltage Scaling, AVS) и регулировку напряжения. Данный источник питания также позволяет отслеживать выходное напряжение, выходной ток и температуру внешней горячей точки посредством интерфейса PMBus. Во всём диапазоне изменения нагрузки коэффициент нестабильности выходного напряжения составляет ±3%, а КПД превышает 82%.
Данный базовый проект имеет характер аппаратного решения.

- POL-преобразователь с входным напряжением 12 В и выходом 0,85 В/ 25 А с габаритами печатной платы 40 мм x 55 мм
- Высокий КПД (свыше 82%) при выходе 0,85 В/ 25 А и частоте переключения 500 кГц
- Адаптивное масштабирование напряжения (Adaptive Voltage Scaling, AVS), регулировка напряжения и отслеживание выходных напряжения/ тока/ температуры посредством интерфейса PMBus и графического интерфейса Fusion от TI
- Потери мощности 4 Вт при входном напряжении 12 В и выходе 0,85 В/ 12 А
- Увеличение/ уменьшение выходного напряжения на 12 мВ при скачкообразном изменении тока нагрузки на 8 А со скоростью 10 А/мкс
- Коэффициент нестабильности выходного напряжения ±3% во всём диапазоне изменения нагрузки (по переменному и постоянному току)
- Заказать BOM
- Схемотехника
- BOM
- Топология платы
- Тестирование
Базовый проект имеет характер аппаратного решения.
- Два преобразователя питания с выходом 1,2 В / 10 А и один преобразователь с выходом 1,2 В / 6 А
- Понижающий преобразователь на переключаемых конденсаторах, многофазный понижающий преобразователь и одиночный понижающий POL-преобразователь
- Высокий КПД при малой нагрузке у всех решений
- Решения с высотой менее 2 мм
- Интегрированные на печатную плату тестовые устройства для управляемых имитаций скачкообразных изменений нагрузки
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
В системах связи и компьютерной технике применяется управление в режиме напряжения с постоянной частотой, так как в данных применениях требуются выставление предсказуемого значения частоты и / или синхронизация с внешним тактовым сигналом. Благодаря объединению функций управления и питания в одной ИС, а также установке дросселя с его увеличенными по высоте выводами над ИС данное решение имеет крайне малые габариты. Акцент в проекте PMP20023 сделан на упрощении электрических тестирований и возможности вносить изменения «на ходу» посредством интерфейса PMBus. Насыщенный тестовый интерфейс дополняет высокоскоростная динамическая нагрузка.
Данный базовый проект имеет характер аппаратного решения.
- Управление в режиме напряжения с постоянной частотой позволяет пользователю задавать частоту переключения и организовывать синхронизацию с внешним тактовым сигналом
- Выходное напряжение, уровень ограничения тока, а также пороги детектирования неисправностей и ответные реакции на них можно регулировать «на ходу» посредством интерфейса PMBus
- Акцент в данной отладочной плате сделан на компактности данного проекта благодаря установке дросселя над преобразователем
- Насыщенный тестовый интерфейс, включающий в себя разъём PMBus, тестовые точки для снятия диаграммы Боде (ЛАФЧХ) и высокоскоростную динамическую нагрузку
- Схема электрическая принципиальная, перечень элементов, трассировка печатной платы, а также отчёт о результате испытаний, в котором акцент сделан на работе контура управления и работе с динамической нагрузкой как при выходном напряжении 600 мВ, так и при выходном напряжении 1,0 В
- Схемотехника
- BOM
- Топология платы
- Тестирование
Базовый проект имеет характер аппаратного решения.

- Интегрированное звено питания с технологией NexFET и крайне низким сопротивлением "сток-исток" в открытом состоянии (RDSon); КПД свыше 88% при токе нагрузки 20 А
- Высокая гибкость решения благодаря регулируемому опорному напряжению и программируемой частоте переключения
- Дифференциальный контур управления не требует внешней компенсации
- Нагрев менее 17°C при полной нагрузке и без применения искусственного воздушного охлаждения
- Общая площадь решения менее 35 см2
- Схемотехника
- BOM
- Топология платы
- Тестирование
Базовый проект имеет характер аппаратного решения.
- Полноценный 2-фазный DC/DC-преобразователь с высоким выходным током со всеми преимуществами технологии чередования фаз с использованием всего лишь двух однофазных компонентов
- Управление в режиме напряжения с постоянной частотой позволяет пользователю задавать частоту переключения и организовывать синхронизацию с внешним тактовым сигналом
- Выходное напряжение, уровень ограничения тока, а также пороги детектирования неисправностей и ответные реакции на них можно регулировать «на ходу» посредством интерфейса PMBus
- Насыщенный тестовый интерфейс, включающий в себя разъём PMBus и высокоскоростную динамическую нагрузку
- Схема электрическая принципиальная, перечень элементов, трассировка печатной платы, а также отчёт о результате испытаний, в котором акцент сделан на тепловых характеристиках решения и работе с динамической нагрузкой /ul>
- Схемотехника
- BOM
- Топология платы
- Тестирование
Базовый проект имеет характер аппаратно-программного решения.
- 4-фазный источник питания с выходом 0,9 В / 140 А для работы с ППВМ серии Stratix 10 GX
- Программирование значения выходного напряжения и изменение диапазона доспустимых рабочих значений напряжения с шагом 10 мВ с использованием интерфейса PMBus для работы интеллектуального интерфейса VID в ППВМ семейства Arria
- Vониторинг входного и выходного напряжений, тока, мощности и температуры с помощью интерфейса PMBus
- КПД 90% при входном напряжении 12 В и выходе 0,9 В / 60 А
- Схемотехника
- BOM
Базовый проект имеет характер аппаратного решения.
- Полноценный 2-фазный DC/DC-преобразователь с высоким выходным током со всеми преимуществами технологии чередования фаз с использованием всего лишь двух однофазных компонентов
- Управление в режиме напряжения с постоянной частотой позволяет пользователю задавать частоту переключения и организовывать синхронизацию с внешним тактовым сигналом
- С целью обеспечения малогабаритности решения дроссели устанавливаются над контроллерами
- Насыщенный тестовый интерфейс, включающий в себя автономную высокоскоростную динамическую тестовую нагрузку и управляемую генератором сигналов динамическую тестовую нагрузку
- Схема электрическая принципиальная, перечень элементов, трассировка печатной платы, а также отчёт о результате испытаний, в котором акцент сделан на КПД, реакции на скачкообразные изменения нагрузки и тепловых характеристиках решения при совместной работе микросхем, а также работе с каждой из встроенных тестовых нагрузок /ul>
- Схемотехника
- BOM
- Топология платы
- Тестирование

- Small form-factor
- Dual phase
- 89% peak efficiency
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
Проект источника питания предназначен для использования в качестве основного преобразователя питания для ППВМ семейства Arria GX II от Altera. Благодаря диапазону своего входного напряжения он может поддерживать адаптеры, рассчитанные на напряжение до 20 В. TPS40061 используется для генерирования выхода 12 В/ 7,5 А. TPS54550 используется для генерирования выхода 3,3 В/ 4,5 А.
Данный базовый проект имеет характер аппаратного решения.

- Заказать BOM
- Даташит
- Схемотехника
- BOM
- Тестирование
Проект представляет собой четырёхфазный источник питания с выходным током 70 А (максимальное значение выходного тока – 100 А) для питания ядра специализированной микросхемы с высоким током , в котором используются 2 TPS40140 и который предназначен для работы в системе от шины напряжения 12 В.
Данный базовый проект имеет характер аппаратного решения.
- Заказать BOM
- Схемотехника
- BOM
- Тестирование
PMP6776 – недорогой неизолированный синхронный понижающий источник питания. Дизайн использует синхронные понижающие преобразователи TPS56121 и TPS54620 и понижающие переключатели TPS54425 и TPS54225 для генерирования 7 выходов. Входной диапазон питания 10,8…13,2 В, выходные напряжения 1В @ 6А, 1.5В @ 4А, 1.8В @ 6А, 2В @ 2А, 2.5В @ 8А, 3.3В @ 8А, 1.2В @ 4А.

- Диапазон входных напряжений: 10.8…13.2В, поддержка 4,5В…14,5В;
- Все 7 DC-DC преобразователей расположены на односторонней PCB в форм-факторе 3,5”x3,5”;
- Дизайн отвечает требованиям по сиквенированию питания;
- Керамические конденсаторы на входе и выходе для экономии пространства и стоимости;
- Полностью протестированное решение
- Схемотехника
- BOM
- Топология платы
- Тестирование
В Xilinx выбрали TI для реализации данного решения для питания ППВМ семейства Zynq (а также других аналоговых решений от TI). Вы найдёте схему электрическую принципиальную и перечень элементов для решения, которое использовали в Xilinx в наборах для разработки.
Данный базовый проект имеет характер аппаратного решения.

- Даташит
- Схемотехника
- BOM
- Тестирование
Xilinx выбрала TI в качестве разработчика системы питания для ППВМ семейства Virtex 7 (наряду с другими аналоговыми решениями от TI). В данном проекте Вы найдёте схему электрическую принципиальную и перечень элементов для данного решения системы питания для Xilinx, реализованного на комплектах для разработки.
Данный базовый проект имеет характер аппаратного решения.
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
В системе управления питанием Artix7 используются силовые модули, линейные регуляторы и контроллеры PMBus для обеспечения основным и вспомогательным питанием всех узлов ПЛИС, включая DDR память. Графический интерфейс пользователя позволяет отслеживать напряжения и токи на шинах питания.
- Решение оптимизировано для работы от источника питания 12 В;
- 2 контроллера PMBus управляют в общей сложности 9 линиями питания;
- Модули питания поддерживают до 6 А выходного тока;
- Трансиверы питаются от LDO с низким уровнем шума;
- Синхронная динамическая энергозависимая DDR память с произвольным доступом позволяет хранить пользовательские код и данные;
- Протестированное решение.
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
Компания Xilinx выбрала TI как поставщика решений питания для Kintex 7 FPGA (наряду с другими аналоговыми решениями от TI). Вы найдете схемы и BOM для решения Xilinx с использованием наборов разработчика.
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
Решение использует несколько TPS54325 и другие силовые компоненты TI для питания Xilinx Zynq FPGA. Обеспечивается питание всех шин, включая память DDR3, от входного напряжения 12 В.

- Обеспечивает питанием все шины, необходимые для работы Zynq FPGA;
- Работает с широким диапазоном входного напряжения: 5..12 В;
- Высокая плотность компонентов экономит площадь платы;
- Поддерживает память DDR3;
- Оптимальное сочетание переключателей и LDO для лучшего распределения электроэнергии;
- Дизайн протестирован и готов к подключению Zynq FPGA.
- Схемотехника
- BOM
- Топология платы
- Тестирование
PMP8571 представляет собой простое в использовании решение питания, в котором применены силовые модули с интегрированными катушками индуктивности, для FPGA Cyclone5 от Altera. В этом проекте использованы TPS84621 и TPS84320, а также TPS51200 для создания 5 шин питания FPGA.

- Даташит
- Схемотехника
- BOM
- Тестирование
Базовый проект представляет собой решение системы питания для ППВМ семейства Arria V от Altera. В данном решении для облегчения процесса разработки решения системы питания для ППВМ семейства Arria V от Altera используются интегрированные модули дросселей. Также в данном проекте реализована функция секвенсирования питания, необходимая для ППВМ.
Данный базовый проект имеет характер аппаратного решения.

- Схемотехника
- BOM
- Тестирование
Проект PMP9335 предназначен для применения с ППВМ семейства Zynq от Xilinx, и в нём используются TPS84A20 и TPS84320. В данном проекте также используется внешний таймер с целью установления частоты переключения на значение 300 кГц. Кроме того, в данном проекте осуществляется управляемое секвенсирование шин напряжений питания при включении и выключении устройства.
Данный базовый проект имеет характер аппаратного решения.

- Предназначен для применения с ППВМ семейства Zynq от Xilinx
- Компактное и простое в использовании решение на базе модулей понижающих регуляторов напряжения TPS84A20 и TPS84320
- Управляемое секвенсирование шин напряжений питания при включении и выключении устройства
- Будучи предназначенным для использования в качестве подключаемого модуля, данный проект подразумевает использование дополнительной сглаживающей ёмкости или внешней печатной платы
- Схемотехника
- BOM
- Топология платы
- Тестирование
Базовый проект PMP9357 представляет собой полноценное решение питания для FPGA семейства Arria V от Altera. В данном проекте для организации всех необходимых шин питания для FPGA используются несколько синхронных понижающих преобразователей TPS54620, LDO, а также терминирующий регулятор DDR. Для правильного секвенсирования питания используется секвенсер/ монитор питания UCD90120A, которым можно управлять по I2C.
Данный базовый проект имеет характер аппаратного решения.
- Имеет все необходимые шины питания для FPGA семейства Arria V от Altera
- Проект оптимизирован для поддержки входа 5 В
- Крайне высокая плотность установки компонентов на печатной плате, что позволяет уменьшить её габариты
- Оптимальное сочетание импульсных регуляторов и LDO позволяет добиться наилучшего распределения питания
- Поддерживает устройство памяти DDR3
- Данный проект протестирован и готов к работе по организации питания для FPGA семейства Arria V
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
В базовом проекте PMP9365 генерируются все шины, необходимые для питания ППВМ семейства Stratix V от Altera. В данном проекте используются несколько последовательно соединённых модулей LMZ3, LDO и терминирующий регулятор DDR для обеспечения всех необходимых шин для питания ППВМ. В данном проекте также используются два LM3880 для гибкого секвенсирования питания при включении и выключении. В данном проекте используется входное напряжение 12 В.
Данный базовый проект имеет характер аппаратного решения.

- Генерирует все шины, необходимые для питания ППВМ семейства Stratix® V от Altera®
- Данный проект оптимизирован для поддержки входного напряжения 12 В
- Интегрированное секвенсирование питания при включении и выключении
- Поддержка памяти типа DDR3
- Модульный дизайн для простоты использования
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
В базовом проекте PMP9407 генерируются все шины, необходимые для питания мультигигабитных приёмопередатчиков (MGT) в ППВМ Virtex® Ultrascale™ от Xilinx. Данный проект поддерживает входное напряжение 5 В и имеет интерфейс PMBus для мониторинга тока и напряжения, изменения напряжения, управления временами задержек и мониторинга ошибок. В нём используются два TPS544B20 с встроенной функцией измерения тока, наличие которых позволяет избавиться от необходимости в использовании внешнего токочувствительного резистора. Также данный проект соответствует требованиям Xilinx к низкому уровню пульсации выходного напряжения на шинах MGT.
Данный базовый проект имеет характер аппаратно-программного решения.

- Генерирует все шины, необходимые для питания MGT в ППВМ Virtex® Ultrascale™ от Xilinx
- Проект оптимизирован для поддержки входного напряжения 5 В
- Низкий уровень пульсации выходного напряжения с амплитудой менее 10 мВ
- Интегрированное секвенсирование при включении и выключении
- Интерфейс PMBUS для отслеживания выходных напряжения и тока
- На шинах MGTAVCC и MGTAVTT производится измерение тока полевыми транзисторами без потерь, благодаря чему отсутствует необходимость в использовании внешнего токочувствительного резистора
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
В базовом проекте PMP9408 генерируются все шины, необходимые для питания мультигигабитных приёмопередатчиков (MGT) в ППВМ Virtex® Ultrascale™ от Xilinx. В нём используется интерфейс PMBus для мониторинга тока и напряжения, а также он соответствует требованиям Xilinx к низкому уровню пульсации выходного напряжения. В данном проекте используется входное напряжение 5 В, и он представляет собой бюджетное дискретное решение.
Данный базовый проект имеет характер аппаратно-программного решения.

- Генерирует все шины, необходимые для питания MGT в ППВМ Virtex® Ultrascale™ от Xilinx
- Проект оптимизирован для поддержки входного напряжения 5 В
- Низкий уровень пульсации выходного напряжения с амплитудой менее 10 мВ
- Интегрированное секвенсирование при включении и выключении
- Интерфейс PMBUS для отслеживания выходных напряжения и тока
- Дискретное бюджетное решение
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
В базовом проекте PMP9444 генерируются все шины, необходимые для питания ППВМ семейства Kintex UltraScale от Xilinx. В нём используются два UCD90120A для гибкого секвенсирования при включении и выключении питания, а также для мониторинга напряжения и тока и определения диапазона допустимых рабочих напряжением по интерфейсу PMBus. В данном проекте используется входное напряжение 12 В.
Данный базовый проект имеет характер аппаратного решения.

- Генерирует все шины, необходимые для питания ППВМ семейства Kintex UltraScale от Xilinx
- Проект оптимизирован для поддержки входного напряжения 12 В
- Интегрированное секвенсирование при включении и выключении питания
- Интерфейс PMBUS для отслеживания выходных напряжения и тока
- Модульный дизайн для простоты использования
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
В базовом проекте PMP9449 генерируются все шины, необходимые для питания ППВМ семейства Arria V GX от Altera. В нём используется TPS38600 для мониторинга входного напряжения и секвенсирования питания при включении. В данном проекте используются бюджетные и малогабаритные дискретные ИС, и он работает от одного напряжения питания 5 В.
Данный базовый проект имеет характер аппаратного решения.

- Генерирует все шины, необходимые для питания ППВМ семейства Arria® V GX от Altera®
- Проект оптимизирован для поддержки входного напряжения 5 В
- Интегрированное секвенсирование питания
- Бюджетное дискретное решение
- Малогабаритное решение
- Схемотехника
- BOM
- Топология платы
- Тестирование
В базовом проекте PMP9463 генерируются все шины, необходимые для питания мультигигабитных приёмопередатчиков (MGT) в ППВМ Ultrascale™ Kintex® от Xilinx. В нём используется интерфейс PMBus для мониторинга тока и напряжения, а также он соответствует требованиям Xilinx к низкому уровню пульсации выходного напряжения. В данном проекте используется входное напряжение 5 В, и он представляет с собой бюджетное дискретное решение.
Данный базовый проект имеет характер аппаратно-программного решения.

- Генерирует все шины, необходимые для питания MGT в ППВМ Ultrascale™ Kintex® от Xilinx
- Проект оптимизирован для поддержки входного напряжения 5 В
- Низкий уровень пульсации выходного напряжения с амплитудой менее 10 мВ
- Интегрированное секвенсирование при включении и выключении
- Интерфейс PMBUS для отслеживания выходных напряжения и тока
- Дискретное бюджетное решение
- Заказать BOM
- Заказать PCB
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
Референс дизайн PMP9475 с входом 12 В обеспечивает все шины питания, необходимые для питания системы Xilinx's Virtex® UltraScale FPGA в компактном, высокоэффективном решении. Этот дизайн использует несколько регуляторов напряжения PMBus Point-Of-Load компании TI для простоты проектирования/ конфигурации и телеметрии критических шин. Дизайн включает UCD90120A для гибкого определения последовательности включения и выключения питания, а также контроля напряжения, тока и допустимых рабочих напряжений через интерфейс PMBus.

- Обеспечивает все шины питания, необходимые для Xilinx Virtex® UltraScale™ FPGA;
- Модель оптимизирована для входного напряжения питания 12 В;
- Определение последовательности включения и выключения питания;
- PMBus интерфейс с предоставлением информации о выходным напряжением и токе;
- Функция диапазона допустимых напряжений.
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
TIDA-00324 представляет собой базовый проект источника питания с входным напряжением 12 В и выходом 1,2 В/ 120 А, в котором акцент делается на многофазном контроллере TPS53631 и интеллектуальном звене питания CSD95372BQ5M. Данный базовый проект может быть использован для разработки решения системы питания для ядра ЦП или решения системы питания для DDR4 с целью ускорения процессов разработки и вывода продукции на рынок.
Данный базовый проект имеет характер аппаратного решения.

- Базовый проект с входным напряжением 12 В и выходом 1,2 В / 120 А, в котором используются многофазный контроллер и звено питания
- В данном базовом проекте доступны перечень элементов, схема электрическая принципиальная и тестовые данные
- Данный проект может быть использован для питания ядра ЦП, памяти DDR или других применений, в которых требуется использование многофазного контроллера в связке со звеном питания
- TPS53631 совместим с последовательным VID (SVID) платформы VRx от Intel® и способен работать в 1-, 2- или 3-фазной конфигурациях, имея продвинутую архитектуру управления D-CAP+ с продвинутым интерфейсом связи PMBus для настройки устройств и получения данных телеметрии системы
- Интеллектуальное звено питания CSD95372BQ5M представляет собой устройство с высокой степенью оптимизации для использования в высокомощных применениях с высокой удельной мощностью, в котором интегрированы ИС драйвера и силовые полевые транзисторы для реализации коммутационной функции звена питания с точными измерениями тока и температуры с целью упрощения дизайна системы и повышения точности
- Схемотехника
- BOM
- Топология платы
- Тестирование
Базовый проект представляет собой высокоскоростную аппаратную карту PCIe 3 поколения, предназначенную для использования в качестве удлинителя PCIe-подсистемы. Данная плата предназначена для установки в слот PCIe 3 поколения шириной 16 дорожек между материнской платой и дополнительной картой PCIe 3 поколения. Данный базовый проект предоставляет пользователям вариант использования повторителя DS80PCI810 в своих проектах на базе специализированных микросхем корневого комплекса PCIe и дополнительных карт.
Данный базовый проект имеет характер аппаратного решения.

- Райзер-карта PCIe 3 поколения, совместимая с 16-проводным слотом PCIe 3 поколения на материнской плате
- Удлинитель PCIe-подсистемы 3 поколения
- Повышает целостность сигналов и надёжность системы
- Полная совместимость с режимом настройки связи между головным устройством на материнской плате и конечной картой
- Утверждённый проект с отчёт о результатах тестирований на совместимость
- Схемотехника
- BOM
- Топология платы
- Тестирование
Данный базовый проект позволяет увеличить расстояние передачи данных и снизить потери на передачу по высокоскоростному интерфейсу SAS-3 благодаря настраиваемым функциям эквализации, частотной коррекции и выходного напряжения. Он поддерживает интерфейсы SAS и SATA с диапазоном скорости передачи данных от 1,5 Гбит/с до 12 Гбит/с благодаря наличию интерфейса miniSAS-HD.
Данный базовый проект имеет характер аппаратного решения.

- Проект с 40-проводным интерфейсом SAS-3, совместимым с внешним разъёмом miniSAS-HD
- Простая интеграция в существующие SAS-системы без необходимости в дополнительном программном обеспечении
- Используются стандартный FR4, а также другие бюджетные материалы для внутренних соединений
- Повышение целостности сигналов и надёжности системы
- Совместимость с режимом настройки связи между системными компонентами головного устройства и устройства хранения данных
- Совместимость с режимом внеполосной передачи сигналов в SAS- / SATA-системах
- Схемотехника
- BOM
- Топология платы
- Тестирование
Базовый проект представляет собой решение устройства формирования сигнала для коммутаторов стандарта QSFP28 с портами на передней панели с поддержкой двух портов 100GbE, удовлетворяющих требованиям SFF-8431 к 100GbE (CR4/ SR4/ LR4), 40GbE (CR4/ SR4/ LR4) и 10GbE. Данный проект предназначен для использования с оптическими и пассивными / активными медными кабелями. Он является своего рода «удлинителем» между переключающей специализированной микросхемой и портом QSFP28 на передней панели, что часто требуется для наиболее удалённых портов коммутаторов с инфраструктурой «Top-of-Rack» (ToR) или для встраиваемых промежуточных реализаций линейных карт QSFP28. Данный базовый проект предоставляет пользователям гибкость в виде возможности модернизации повторителя DS280BR810 до совместимого по выводам ретаймера DS250DF810.
Данный базовый проект имеет характер аппаратного решения.
- Наращиваемая реализация QSFP28 с портами на передней панели с формированием сигнала для поддержки стандартов 100GbE/ 40GbE/ 10GbE по оптическим и пассивным медным кабелям
- Является своего рода «удлинителем» между коммутатором и портом на передней панели, увеличивая ограничение по потерям в головном канале согласно CAUI-4 на величину до 3 раз
- Малопотребляющее бюджетное решение устройства формирования сигнала с портами на передней панели
- Предназначен для коммутаторов с инфраструктурой «Top-of-Rack» (ToR) и систем линейных карт
- Одно напряжение питания, отсутствие необходимости в прошивке, отсутствие необходимости в радиаторе, отсутствие необходимости в опорном тактовом сигнале
- Протестированный в лабораторных условиях пример аппаратного обеспечения с прилагающимися тестовыми данными согласно спецификациям 100GbE/ 40GbE/ 10GbE
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
Проект TIDA-00716 представляет собой компактное интегрированное решение для FPGA Spartan6 от Xilinx. В данном проекте показывается пример применения TPS650250 в качестве микросхемы по принципу «всё в одном» для организации шин питания Spartan6. Данный проект базируется на семействе Spartan6 LXT, но может быть применён для питания семейства Spartan6 LX. Благодаря управляемому пользователем внешнему секвенсированию, а также наличию независимых сигналов разрешения и внешних резистивных делителей TPS650250 является простым и гибким решением, которое может быть использовано для нескольких семейств Spartan6. Данная микросхема управления питанием имеет диапазон входного напряжения от 3,5 до 5,5 В и может работать от напряжения питания 5 В или от одиночной Li-Ion батареи. Данный проект был испытан и соответствует требованиям промышленных применений (от -40 до 85 °C).

- Для питания Spartan 6 используются 3 высокоэффективных понижающих преобразователя
- Дополнительные LDO на 200 мА для питания периферийных шин или других шин входа/ выхода FPGA
- Независимые сигналы разрешения для DC/ DC-преобразователей и LDO
- Регулируемое посредством резистивного делителя выходное напряжение
- Данный проект включает в себя отчёт об испытаниях, руководство по отладочному модулю и файлы проекта для ускорения процесса отладки
- Схемотехника
- BOM
- Топология платы
- Тестирование
Базовый проект «удлинителя» для USB-порта типа C на передней панели компьютера подключается к интегрированным разъёмам USB3.0 на материнской плате и осуществляет обработку высокоскоростных и сверхскоростных сигналов для последующей их передачи на удалённый USB-разъём типа C на передней панели компьютера. Данный модуль позволяет добавить на материнскую плату два полнофункциональных USB-разъёма типа C вместо одно интегрированного USB-разъёма.
Данный базовый проект имеет характер аппаратного решения.

- Работает от напряжения питания 5 В, передаваемого по шине VBUS от материнской платы, и не требует наличия внешнего источника питания
- Совместимость с USB2.0 и USB3.0
- Поддержка всех состояний системы с низким уровнем энергопотребления
- Подключение на USB типа C
- Данный малогабаритный проект позволяет упростить реализацию системы
- Схемотехника
- BOM
- Топология платы
- Тестирование
Базовый проект имеет характер аппаратного решения.

- Поддерживает опцию двух напряжений питания ППВМ семейства MAX 10 для задействования её полного функционала
- Для организации данного экономически эффективного и простого решения системы питания требуется использование лишь трёх DC/DC-преобразователей
- Благодаря своей небольшой площади (менее 300 мм2) данный проект подходит для применения в системах с ограничением по габаритам
- КПД 92% при нагрузке, равной половине от максимального номинального значения, и КПД 89% при полной номинальной нагрузке, медленный нагрев и высокая степень надёжности
- Поддерживает функцию мгновенного запуска для обеспечения запуска ППВМ семейства MAX 10 за минимально возможное время
- Данный проект подходит для применения в высокотемпературных системах благодаря тому, что использованные в нём устройства и пассивные компоненты рассчитаны на работу при температуре до 125°C, а также благодаря наличию в нём функции предупреждения о достижении высокой температуры (120°C)
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект имеет характер аппаратного решения.

- Понижающий преобразователь мощностью 180 Вт с двумя выходами
- КПД: 96% (типовое значение) при нагрузке мощностью 180 Вт; 97% (типовое значение) при нагрузке мощностью 83 Вт
- Синхронизация частот переключения двух каналов
- Дифференциальное дистанционное измерение напряжений на обоих выходных каналах
- Выходной дроссель с планарными выходами
- Компактное решение с габаритами 47 мм x 59 мм, предназначенное для применения в серверных источниках питания
- Даташит
- Схемотехника
- BOM
- Топология платы
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование

- Даташит
- Схемотехника
- BOM
- Топология платы

- Даташит
- Схемотехника
- BOM
- Топология платы

- Даташит
- Схемотехника
- BOM
- Топология платы
- Compact 100-V power stage design with switching up to 1MHz
- Independent PWM inputs for high side and low side with cross conduction protection
- Low propagation delay of 16ns, delay matching of 1ns typical
- Driver VDD operating range 6 V to 16 V
- Negative voltage capability tolerates high noise environments
- Enable with low standby current
- Даташит
- Схемотехника
- BOM
- Топология платы
Высокопроизводительные процессоры TIAM57x на базе ARM® Cortex®-A15 так же содержат цифровые сигнальные процессоры (ЦСП, DSP) C66x. Эти ЦСП были разработаны для быстрой обработки большого потока данных, что часто требуется в индустриальных, автомобильных и финансовых приложениях. Применение технологии OpenCL в процессорах AM57x позволяет пользователю использовать всю вычислительную мощь ЦСП, применив привычную модель и язык программирования, при этом не обладая глубокими познаниями архитектуры ЦСП. Типовое решение TI TIDEP0046 реализует пример использования ЦСП для ускорения генерации очень длинной последовательности случайных чисел, используя стандартный C/C++ код.

- Типовое решение TIDEP0046 от TI использует технологию OpenCL, что не требует от пользователя экспертных знаний в сфере цифровой обработки сигналов (DSP)
- В решении использован пример реализации алгоритма Monte-Carlo для генерации случайных последовательностей Гаусса, который на C66x DSP работает быстрее, чем на ядре ARM Cortex-A15
- Это законченное типовое решение с примером приложения, разработанное и протестированное с применением SDK процессора TI отладочного модуля TI AM57x, включающее исходный код приложения, схему, перечень компонентов и файлы проекта печатной платы
- Даташит
- Схемотехника
- BOM
- Топология платы
Данный проект TI (TIDEP0047) является базовой платформой на основе процессора AM57x и интегральной микросхемы управления питанием (PMIC) TPS659037. Данный проект TI освещает такие важные вопросы проектирования, как организация питания и управление теплом, и методы решения соответствующих проблем в системах, базирующихся на AM57x и TPS659037. Он включает в себя справочные материалы и документацию по темам управления питанием, организации сети распределения мощности (PDN), управления теплом, а также оценки и анализа энергопотребления.

- Процессор AM57x с Dual ARM Cortex-A15, ДСП C66x, ARM Cortex-M4, графикой SGX544 и четырёхъядерным набором PRU-ICSS
- PMIC TPS659037
- Базовый проект для PMIC, PDN и управления теплом
- Средство оценки мощности (PET) для оценки и анализа мощности и энергопотребления системы
- Данный базовый проект протестирован и включает в себя аппаратное средство отладки (EVM), схемы электрические принципиальные, дизайн-файлы, перечни элементов, руководство и ссылки на несколько инструкций по применению, содержащих материалы данного проекта
- Даташит
- Схемотехника
- BOM
- Топология платы