Высокоскоростная обработка данных
Базовый проект имеет характер аппаратного решения.
- Постоянная выходная мощность 57 Вт
- Управление в режиме напряжения с компенсацией изменения входного напряжения
- Измерение тока с помощью полевого транзистора
- Сигнал "питание в норме" ("Power Good")
- Возможность синхронизации с внешним тактовым сигналом
- Схемотехника
- BOM
- Топология платы
- Тестирование
Базовый проект имеет характер аппаратного решения.
- Полноценные 5- и 2-фазные DC/DC-преобразователи с высоким выходным током и высокоскоростным управлением, предназначенные для применения в POL-системах
- Компенсация в контуре обратной связи организуется посредством графического интерфейса пользователя
- Звенья преобразователей мощности с высокими выходными токами и заземлёнными площадками, предназначенными для охлаждения
- Насыщенный тестовый интерфейс, включающий в себя автономную высокоскоростную динамическую тестовую нагрузку и управляемую генератором сигналов динамическую тестовую нагрузку
- Схема электрическая принципиальная, перечень элементов, трассировка печатной платы, а также отчёт о результате испытаний, в котором акцент сделан на КПД, нагреве и работе с динамическими нагрузками /ul>
- Схемотехника
- BOM
- Топология платы
- Тестирование
Базовый проект имеет характер аппаратного решения.
- Возможность увеличения выходного тока до 80 А путём наращивания проекта
- Механизм внутренней компенсации
- Компактная (21 мм x 35 мм) печатная плата
- Нагрев менее 30°C при выходном токе 40 А и отсутствии принудительного воздушного охлаждения
- Насыщенный тестовый интерфейс, включающий в себя интегрированную высокоскоростную динамическую нагрузку
- Данное решение было протестировано при использовании принудительного воздушного охлаждения, выходном токе 75 А и нагреве 45°C
- Даташит
- Схемотехника
- BOM
- Топология платы
Повышающий преобразователь для литий-ионных батарей с одной ячейкой TPS43000 с синхронным выпрямлением способен генерировать выходную мощность 7 Вт из низкого входного напряжения.
Данный базовый проект имеет характер аппаратного решения.
- Заказать BOM
- Схемотехника
- BOM
- Тестирование
Повышающий преобразователь с входным напряжением от литий-ионной батареи с одной ячейкой генерирует выходное напряжение 5,3 В при токе 1,1 А (мощность 5,8 Вт). КПД данного проекта при полной нагрузке составляет 90%, а работает он при частоте переключения 1 МГц. В проекте PMP7426 используется повышающий преобразователь TPS55340 с высоким напряжением.
Данный базовый проект имеет характер аппаратного решения.

- Схемотехника
- BOM
- Тестирование
Референс дизайн, и связанный с ним код Verilog, может быть исользован в качестве отправной точки для взаимодействия ПЛИС Altera c высокоскоростными LVDS интерфейсами аналого-цифровых и цифро-аналоговых преобразователей.

- Этот дизайн представляет собой исключительно прошивку и детельно обсуждается в целях понимания;
- Пример кода Verilog является простой отправной точкой для высокоскоростных решений на основе ПЛИС;
- Дизайн легко распространяется на другие высокоскоростные преобразователи данных TI;
- АЦП и ЦАП разделены между собой на тот случай, если требуется только одно решение;
- Временные ограничения интерфейса подробно обсуждаются для АЦП и ЦАП;
- Прошивка протестирована с помощью доступных оценочных плат TI.
- Заказать BOM
- Даташит
- Схемотехника
- Програмное обеспечение
- BOM
В применениях, в которых присутствуют битовые ошибки и, как следствие, ошибки в отсчётах (также называемые «искрящимися» кодами, ошибками в словах или ошибками в коде), важно иметь возможность измерять ошибки, вызванные данными битовыми ошибками. В инструкции по применению данной прошивки ППВМ предлагается способ точного измерения данных ошибок в течение неопределённого времени и приводится пример того, как подобное измерение может быть выполнено с использованием простой платформы на базе ППВМ. Код доступен по запросу для двух примеров, описанных в инструкции по применению.
Данный базовый проект имеет характер программного решения.

- Позволяет понять, какие виды ошибок могут возникать и что они под собой подразумевают
- Описание нового подхода к измерению ошибок в течение неопределённого времени для измерения истинного значения ошибки АЦП
- Позволяет клиентам производить измерения битовых ошибок на их собственном стенде при других условиях
- Прошивка доступна для бюджетной платформы на базе ППВМ от TI наряду с простым графическим интерфейсом пользователя для отслеживания ошибок в течение времени
- Даташит
- Схемотехника
- BOM
- Топология платы
Данный базовый проект представляет собой руководство для системных разработчиков по схемотехнике и трассировке печатных плат с АЦП с частотами выборок свыше 1 GSPS. Используйте данный базовый проект вместе с технической документацией – последняя всегда является истиной в последней инстанции. Кроме того, базовая печатная плата ADC1xDxxxx(RF)RB делает данный базовый проект максимально полезным. Все исходные файлы проекта для данной базовой платы наряду с условными обозначениями АЦП для CAD/ CAE доступны для скачивания на веб-странице продукта или на странице проектов от TI. В данном документе под АЦП или АЦП с частотой выборок свыше 1 GSPS подразумеваются ADC12D1800RF, ADC12D1600RF, ADC12D1000RF, ADC12D800RF, ADC12D500RF, ADC12D1800, ADC12D1600, ADC12D1000, ADC10D1500, ADC10D1000, ADC12D1600QML и ADC10D1000QML.
Данный базовый проект имеет характер аппаратного решения.

- В данном документе рассматриваются вопросы аналогового входа, входа тактового сигнала и дизайна системы питания
- Рассматриваются вопросы трассировки с точки зрения синхронизации различных устройств
- Акцент на основных моментах, связанных со схемотехникой и трассировкой печатных плат с АЦП с частотами выборок свыше 1 GSPS
- Приводятся примеры в виде файлов трассировки проекта
- Даташит
- Схемотехника
- BOM
TSW308x представляет собой пример проекта решения двухканального широкополосного приёмника-преобразователя «цифровой код – РЧ», который способен генерировать сигналы со смежным РЧ-спектром с полосой частот до 600 МГц. В данном системе представлен базовый пример того, как можно использовать DAC34x8x, интеллектуальный модулятор TRF3705 и LMK0480x для решения данной задачи. Данный базовый отладочный модуль в связке с картой захвата (такой как, например, TSW1400EVM) может быть использован для генерирования случайных сигналов узкополосных и широкополосных РЧ-сигналов. В данном проекте приводятся примеры конфигураций для генерирования тестовых сигналов, удовлетворяющих требованиям стандарта WCDMA.
Данный базовый проект имеет характер аппаратно-программного решения.

- Полноценное решение широкополосного передатчика с преобразованием «цифровой код – РЧ»
- Генерирование сигналов со смежным РЧ-спектром с полосой частот до 600 МГц
- Генерирование РЧ-сигналов с частотами от 3000 МГц до 4 ГГц
- Интегрированные РЧ-усилитель и аттенюатор
- Платформа для простой отладки с программным обеспечением TSW1400 и HSDC Pro
- Даташит
- Схемотехника
- BOM
Схемы аналоговых интерфейсов, представленные в данном базовом проекте, обычно используются для сопряжения цифро-аналоговых преобразователей (ЦАП) на базе источников тока и квадратурных модуляторов. Несмотря на то, что в данном базовом проекте в качестве примера высокоскоростного ЦАП от TI используется DAC348x, данные схемы с небольшими изменениями могут применяться и для других преобразователей на базе источников тока. DAC348x и аналоговый интерфейс TRF3705 по умолчанию устанавливаются на отладочные модули TSW308xEVM. И DAC348x, и TRF3705 спроектированы с одинаковыми постоянными напряжениями смещения и параметрами размаха переменного тока для обеспечения однородного интерфейса. Также описываются прочие топологии схем для соответствия другим постоянным напряжениям смещения и параметрам размаха переменного тока. Выбрав правильные напряжение смещения и параметры размаха переменного тока, разработчики использовать данные схемы в соответствии с требованиями их применений с целью обеспечения оптимальной работы системы.
Данный базовый проект имеет характер аппаратного решения.

- Проводится анализ интерфейса на TSW308x для демонстрации непосредственного подключения между DAC3484 и TRF3705
- Демонстрируются и объясняются общие принципы сопряжения между ЦАП на базе источников тока и I/Q-модуляторами
- Spice-модели TINA для различных сетей интерфейсов с постоянным и переменным током, а также интерфейсов с фильтрами с целью удовлетворения нужд заказчиков
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
Данный блок коррекции дисбаланса I/Q-составляющих, реализованный на базе программируемой пользователем вентильной матрицы (ППВМ) в составе TSW6011EVM, позволяет пользователям адаптировать архитектуру приёмника с прямым преобразованием с понижением частоты в беспроводную систему. В основе данного блока коррекции дисбаланса I/Q-составляющих лежит алгоритм слепого разделения с одной линией задержки, который корректирует частотно-независимый дисбаланс I/Q-составляющих в приёмной системе с нулевой ПЧ. Помимо блока коррекции дисбаланса I/Q-составляющих данная ППВМ включает в себя цифровой усилительный блок, цифровой блок измерения мощности, 2 блока интерполяции, блок коррекции смещения I/Q-составляющих и квадратурный смесительный блок.
Данный базовый проект имеет характер аппаратного решения.

- Сигнальная цепь приёмника с прямым преобразованием с понижением частоты и автоматической коррекцией дисбаланса I/Q-составляющих
- Включает в себя I/Q-демодулятор TRF371125 для прямого преобразования в исходящий сигнал
- ADS5282 для приёма полученного I/Q-сигнала с целью последующей его I/Q-обработки
- Пример автоматической коррекции дисбаланса I/Q-составляющих методом слепого разделения реализован на ППВМ семейства Cyclone III от Altera
- Даташит
- Схемотехника
- BOM
- Топология платы
JESD204B является новейшим веянием в цифровых интерфейсах для преобразователей данных. Данный интерфейс обладает преимуществами высокоскоростной последовательной цифровой технологии, что позволяет добиваться выгоды в виде, например, увеличенной пропускной способности канала. В данном базовом проекте акцент делается на одной из сложностей адаптации данного нового интерфейса: понимание и определение времени задержки связи. В данном примере определяется время задержки связи в системе, содержащей АЦП LM97937 от Texas Instruments и ППВМ семейства Kintex 7 от Xilinx.
Данный базовый проект имеет характер аппаратного решения.

- Гарантированное определение времени задержки связи по интерфейсу JESD204B
- Помогает понять компромисс между временем задержки связи и возможностью изменения времени задержки передачи последовательных данных
- Возможность использования стандартного и процедурного подходов к определению времени задержки связи
- Реализация интерфейса JESD204B с использованием АЦП ADC16DX370 или LM97937 от Texas Instruments и ППВМ семейства Kintex 7 от Xilinx
- Даташит
- BOM
- Топология платы
- Тестирование
Применение методов выравнивания – это эффективный способ компенсирования потерь в канале передачи по последовательному интерфейсу JESD204B в преобразователях данных. В данном базовом проекте использован ADC16DX370, сдвоенный 16-битный аналого-цифровой преобразователь (АЦП) на 370 MSPS, в котором используется метод выравнивания с ослаблением для подготовки последовательных данных для передачи со скоростью 7,4 Гбит/с. У пользователя существует возможность оптимизировать ослабление (DEM) и размах выходного напряжения (VOD) выходного драйвера, чтобы эти параметры канала находились в обратно пропорциональной зависимости. Эксперименты показывают чистый приём сигнала на расстоянии 20 дюймов с использованием материала FR-4.

- Позволяет добиться высокоточной работы последовательного интерфейса JESD204B с учётом использования недорогих материалов печатной платы
- Дает возможность прийти к пониманию ограничений, которые накладывают каналы с потерями, и освоить методы выравнивания для снятия этих ограничений
- Использовать выверенный подход к оптимизации параметров выравнивания ADC16DX370
- Базовый проект протестирован и включает в себя отладочный модуль, конфигурационное программное обеспечение и руководство пользователя
- Даташит
- Схемотехника
- BOM
- Топология платы
Микроконтроллерам семейства C2000 Delfino требуется строгое соответствие обеих шин напряжения питания друг другу. Данная топология мониторинга предназначена для отслеживания двух указанных шин напряжения и инициирования перезагрузки в том случае, когда любая из шин не будет находиться в своём диапазоне. Два контроллера отслеживают возникновение пониженного или повышенного напряжения на каждой шине. Также данная топология менее склонна к ложным перезагрузкам благодаря наличию функций с пользовательскими настройками в семействе продуктов TPS3702.
Данный базовый проект имеет характер аппаратно-программного решения.

- Высокая точность выставления порогов
- Возможность установки порогов с помощью вывода SET
- Внутренний гистерезис: 0,55%, 1,0%
- Заказать BOM
- Заказать PCB
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
Базовый проект TSW38J84 EVM представляет собой платформу для демонстрации решения двухканального передатчика с интегрированным резонатором. В данном базовом проекте используется устройство 2.5 GSPS DAC38J84 с высококлассными модуляторами: TRF3722 (с интегрированными PLL/ VCO) и TRF3705. TRF3722 и TRF3705 можно объединить для создания двухканального решения, в котором TRF3722 будет выступать в роли локального резонатора (LO) для обоих модуляторов. Интерфейс связи между DAC38J84 и модуляторами, а также методы измерения характеристик совместной работы ЦАП и модуляторов могут варьироваться. Приведённые результаты измерений включают в себя измерения полосы пропускания, выходной точки пересечения третьего порядка, искажения гармоник и подавления частот за пределами полосы пропускания.

- Полноценное решение двухканальной передачи «биты-РЧ» и использованием интерфейса JESD204B
- Платформа для тестирования 2.5 GSPS DAC38J84 с двумя высококлассными модуляторами
- Выходная частота TRF3722 и TRF3705 достигает 4 ГГц
- Решение с поддержкой полосы пропускания до 1 ГГц
- Решение двухканальной передачи для современных систем связи, военного назначения и контрольно-измерительных приборов
- Даташит
- Схемотехника
- BOM
- Топология платы
Широкополосные радиочастотные приемники позволяют значительно расширить возможности радиоаппаратуры. Широкая полоса пропускания позволяет гибко настраивать каналы без внесения изменений в аппаратную часть, а так же принимать несколько каналов на разных частотах одновременно.
Данное типовое решение – широкополосный радиочастотный приемник с АЦП с частотой дискретизации 4 Гвыб./с, дифференциальным усилителем с частотой пропускания от 0 до 8 ГГц. Данный дифференциальный усилитель позволяет работать с низкочастотным сигналом, вплоть до постоянного тока, что невозможно при использовании согласующего трансформатора.

- Типовое решение с полосой пропускания 2 ГГц
- Поддерживает работу с постоянным током
- Поддерживает несимметричный и дифференциальный вход
- Решение включает в себя полноценную систему тактирования и питания
- Даташит
- Схемотехника
- BOM
- Топология платы
В распространённом методе определения местоположения излучателей используется информация об амплитуде и сдвиге фаз сигнала, полученного от массива распределённых в пространстве датчиков. Для подобных систем важно получить детерминированное соотношение между фазами сигналов от отдельных датчиков для минимизации ошибок в измеренных ими данных. В данном проекте рассматривается вопрос о том, как возможно синхронизировать несколько аналого-цифровых преобразователей (АЦП) с интерфейсом JESD204B таким образом, чтобы данные в виде выборок, получаемые от АЦП, были выровнены по фазе.

- Синхронизированные АЦП с частотой дискретизации 2*109 выборок/сек, работающие на частоте 3,072 ГГц
- Система имеет возможность работать с более чем 2 АЦП
- Расхождение по фазе менее 1 периода тактового сигнала АЦП
- Простой в использовании программный интерфейс для управления и сбора данных
- Отличные показатели АЦП по паразитным составляющим и шуму на частоте 3,072 ГГц
- Данный проект был протестирован и включает в себя программное обеспечение, демонстрационное аппаратное обеспечение и руководство по проекту
- Даташит
- Схемотехника
- Програмное обеспечение
- BOM
- Топология платы
В TIDA-00574 реализовано малогабаритное и малошумящее решение источника питания с высокой плотностью тока. В нём присутствует поддержка внутреннего секвенсирования, а также для него характерна высокая точность выходного напряжения.

- Малогабаритное решение
- Высокий КПД на нагрузке
- Внутреннее секвенсирование питания
- Мультиканальная конфигурация
- Малошумящий LDO с высоким коэффициентом подавления пульсаций напряжения питания (PSSR)
- Даташит
- Схемотехника
- BOM
- Топология платы
В базовом проекте представлена широкополосная система преобразования несбалансированных сигналов в дифференциальные, предназначенная для систем как без фильтрации постоянной составляющей, так и с ней. Данный проект позволяет отладить работу каскады из LMH5401 и LMH6401, а также в нём объясняется принцип работы данной системы.
Данный базовый проект имеет характер аппаратного решения.

- Полоса пропускания 4,5 ГГц и максимальный коэффициент усиления по напряжению 30 дБ
- Диапазон коэффициента усиления 32 дБ с цифровым управлением и шагом 1 дБ
- Система преобразования несбалансированных сигналов в дифференциальные с входным сопротивлением 50 Ом для систем как без фильтрации постоянной составляющей, так и с ней
- Выходная точка пересечения третьего порядка (OIP3) при сопротивлении нагрузки 50 Ом:
- 40 дБм при частоте 500 МГц;
- 33 дБм при частоте 1 ГГц
- Возможность управления выходным синфазным напряжением: VMID ±0,5 В
- Компактный проект, который идеально подходит для переносных устройств благодаря низкой рассеиваемой мощности 645 мВт
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект имеет характер аппаратно-программного решения.

- Измерение времени пролёта импульса света в системе на базе лидара
- Разрешение расстояния на системном уровне менее 1 см
- Разрешение преобразователя "время - цифровой код" (Time to Digital Converter, TDC) 1,65 см при среднеквадратичном значении белого шума 1,05 см
- Максимальное значение мощности передатчика: 70 Вт в течение 40 нс
- Даташит
- Схемотехника
- BOM
- Топология платы
Референс дизайн, реализовывающий законченный 120 МГц широполосный оптический фронт-энд, заключающий в себе высокоскоростной трансимпедансный усилитель, дифференциальный усилитель и высокоскоростной 14-битный АЦП 160 MSPS с интерфейсом JESD204B. Дизайн включает в себя все необходимое программное и аппаратное обеспечение для оценки производительности системы по отклику на высокоскоростные оптические импульсы, генерируемые лазерным драйвером и диодом для решений, включающих оптическую временную рефлектометрию.

- Оптический фронт-энд с демонстрацией производительности системы;
- Высокоскоростная сигнальная часть с полосой пропускания более 120 МГц;
- Высокоскоростной трансимпедансный усилитель для преобразования тока в напряжение, а также дифференциальный усилитель, управляющий высокоскоростным 14-битным АЦП;
- Драйвер сверхбыстрого лазерного светодиода и лазерный светодиод для генерирования сигнала Tx;
- Фронт-энд на основе лавинного фотодиода с высоковольтным источником питания на борту;
- Гибкость и простота замены компонентов в оптической части, усилителе и АЦП.
- Даташит
- Схемотехника
- BOM
- Топология платы
В базовом проекте рассматривается новая 2-проводная миниатюрная ИС температурного датчика с цифровым выходом и интерфейсом подсчёта импульсов, которая позволяет повысить надёжность и значительно упростить дизайн архитектуры гальванической развязки для передачи питания и однонаправленных данных посредством одного низкопрофильного трансформатора и дистанционной работы, с целью предоставления системным разработчикам новой экономически эффективной и простой альтернативы системы надёжного и высокопрецизионного измерения температуры. Кроме того, благодаря меньшему количеству источников ошибок упрощается расчёт ошибок системы. При выборе датчика, необходимого для выполнения заданных задач, основными факторами являются стоимость, точность измерения, габариты и простота сопряжения с прочими элементами схемы, и система данного базового проекта идеально удовлетворяет всем данным требованиям. Благодаря максимальному значению измеренной ошибки 0,25°C в температурном диапазоне от -50°C до 150°C, рейтингу функциональной изоляции 400 В (среднеквадратичное значение) и предварительному соответствию требованиям тестирования согласно стандарту IEC61000-4-4 данный базовый проект позволяет значительно уменьшить время разработки высокоточных систем измерения температуры.
Данный базовый проект имеет характер аппаратного решения.

- Организация гальванической развязки передачи питания и данных посредством одного низкопрофильного трансформатора без необходимости в использовании оптопары или цифрового изолятора на шине данных
- Одновременная передача питания и данных по 2-проводному интерфейсу с гальванической развязкой для дистанционного измерения температуры
- Отсутствие необходимости в калибровке системы в отличие от термисторов
- Замена термометрам сопротивления, а также термисторам с отрицательным (NTC) или положительным (PTC) температурным коэффициентом сопротивления
- Отсутствие необходимости в использовании высокопрецизионных активных или пассивных компонентов
- Рейтинг функциональной изоляции 400 В (среднеквадратичное значение) и рейтинг диэлектрической изоляции 2500 В по переменному напряжению в течение 60 секунд
- Предварительное соответствие требованию по быстротекущим электрическим переходным процессам согласно стандарту IEC61000-4-4 (уровень 4) с амплитудами ±2 кВ – уровень устройств класса A
- Точность измерения в различных температурных диапазонах:
- измеренная ошибка с использованием таблицы поиска: менее 0,25ºC (в температурном диапазоне от -35ºC до 150ºC);
- измеренная ошибка с использованием передаточной функции 1-ого порядка: менее 0,25ºC (в температурном диапазоне от 15ºC до 100ºC);
- гарантированные максимальные значения ошибок из технической документации на LMT01 с использованием таблицы поиска: менее 0,5ºC (в температурном диапазоне от -20ºC до 90ºC), 0,62ºC (в температурном диапазоне от 90ºC до 150ºC), менее 0,7ºC (в температурном диапазоне от -50ºC до -20ºC)
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект имеет характер аппаратного решения.

- Модуль питания LMZ36002 с широким диапазоном входного напряжения (от 4,5 В до 60 В), интегрированным дросселем и выходным током 2 А
- Наномодуль LMZ20502 с интегрированным дросселем
- Широкий диапазон входного напряжения (от 4,5 В до 40 В)
- Проект модуля питания с минимальным количеством внешних компонентов
- Компактное решение площадью 400 мм2
- Данная печатная плата была протестирована, и к ней прилагаются файлы проекта и отчёт о результатах тестирований
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
Базовый проект имеет характер аппаратного решения.

- Система преобразования несбалансированных сигналов в дифференциальные на базе OPA656 и THS4541
- На каналах A и B происходит передача сигналов с фильтрацией постоянной составляющей и без неё на базе THS4541
- ОСШ на уровне 70 дБ благодаря использованию THS4541 и ADC3422
- Подходит для применения в устройствах, питаемых от батарей, благодаря работе в режиме низкого энергопотребления (57 мВт / канал)
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект имеет характер аппаратно-программного решения.

- Позволяет измерять интенсивность света, температуру, влажность, концентрацию пыли, интенсивность вибраций и давление; поддерживает несколько типов датчиков температуры и освещённости
- Позволяет измерять интенсивность света от вспышек дуги с помощью датчика освещённости с аналоговым выходом для обеспечения быстрого отклика (время отклика менее 1 мс)
- Для измерения параметров выхода с датчика освещённости используется 10-битный SAR-АЦП с интерфейсом I2C и выходным аварийным сигналом
- В данном проекте используется аппаратный компаратор, обеспечивающий быстрый отклик на возникновение неисправности при изменении интенсивности окружающего света. Пороговое значение срабатывания компаратора может быть задано с использованием 10-битного АЦП или цифрового потенциометра
- Позволяет измерять температуру дистанционно с использованием последовательного интерфейса UART, выходного аварийного сигнала и возможности работы с последовательным или мультиплексированным подключением датчиков
- Поддерживает функции точной диагностики датчиков освещённости и температуры с длительностью диагностики около 1 мс, что позволяет осуществлять данный процесс в реальном времени
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект имеет характер аппаратного решения.

- Базовый проект радарной системы в S-диапазоне с использованием архитектуры на основе РЧ-дискретизации
- Пример анализа схемы с использованием АЦП с РЧ-дискретизацией
- Измерения для подтверждения расчётов
- Специфические измерения параметров радарной системы со схемой детектирования
- Поддержка мгновенной полосы пропускания сигналов свыше 1 ГГц
- Даташит
- Схемотехника
- BOM
- Топология платы
В данном базовом проекте рассматривается использование и работа цифрового высокоскоростного усилителя с переменным коэффициентом усиления LMH6401 с целью управления высокоскоростным аналого-цифровым преобразователем (АЦП) ADS54J60. В данном проекте рассматриваются и измеряются различные опции для синфазных напряжений, напряжений питания и интерфейсов, в том числе передача сигнала с фильтрацией постоянной составляющей и без неё, благодаря чему данный проект удовлетворяет требованиям ряда применений.
Данный базовый проект имеет характер аппаратного решения.

- Малошумящий усилитель с переменным коэффициентом усиления
- Двухканальный высокоскоростной АЦП
- Передача сигнала с фильтрацией постоянной составляющей и без неё
- Полноценное решение тактирования
- Протестированный базовый проект, который включает в себя отладочную плату, конфигурационное программное обеспечение и руководство пользователя
- Даташит
- Схемотехника
- BOM
- Топология платы
В базовом проекте рассматривается использование и работа сверхширокополосного высокоскоростного усилителя LMH3401 с постоянным коэффициентом усиления с целью управления высокоскоростным аналого-цифровым преобразователем (АЦП) ADS54J60. В данном проекте рассматриваются и измеряются различные варианты синфазных напряжений, напряжений питания и интерфейсов, в том числе передача сигнала с фильтрацией постоянной составляющей и без неё, благодаря чему данный проект удовлетворяет требованиям ряда применений.
Данный базовый проект имеет характер аппаратно-программного решения.

- Малошумящий усилитель с коэффициентом усиления 16 дБ
- Двухканальный высокоскоростной АЦП
- Передача сигнала с фильтрацией постоянной составляющей и без неё
- Полноценное решение тактирования
- Протестированный базовый проект, который включает в себя отладочную плату, конфигурационное программное обеспечение и руководство пользователя
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект имеет характер аппаратно-программного решения.

- Проект на базе 16-битного 8-канального SAR-АЦП с биполярными входами и одновременными выборками, что позволяет упростить дизайн системы
- Встроенный делитель напряжения с усилителем с увеличенным рейтингом изоляции и прецизионным усилителем с постоянным коэффициентом усиления для измерения напряжения дло 300 В
- Встроенные DC/DC-преобразователь и LDO-регуляторы напряжения для генерирования напряжений ±12 В, ±15 В, ±5 В, +5 В, +3,3 В и изолированного напряжения +5 В из единственного входного напряжения +5 В для упрощения адаптации данного проекта к уже существующим
- Точность измерений в пределах ±0,25% при динамическом диапазоне свыше 1000:1
- Возможность изменять частоту выборок и количество циклов для захвата данных с использованием человеко-машинного интерфейса (Human-Machine Interface, HMI), что позволяет увеличить производительность системы
- Даташит
- Схемотехника
- BOM
- Топология платы
Проект TIDA-00886 состоит из высокопроизводительного широкополосного малопотребляющего синтезатора РЧ LMX2571 семейства PLLatinum™, питающегося от батареи с одной ячейкой посредством понижающе-повышающего DC/DC-преобразователя TPS63050. В проекте TIDA-00886 показывается, что данный понижающе-повышающий DC/DC-преобразователь оказывает малый или совсем незначительный эффект на фазовый шум LMX2571. LMX2571 широко применяется в приёмопередающей радиоаппаратуре, а также в портативном тестовом и измерительном оборудовании. Несмотря на то, что данное устройство имеет малый ток потребления – 39 мА в режиме синтезатора (внутренний ГУН) и 9 мА в режиме ФАПЧ (внешний ГУН) – оно характеризуется высоким КПД, что является критичным фактором в системах, питаемых от батарей.
Данный базовый проект имеет характер аппаратного решения.

- Постоянное выходное напряжение 3,3 В с понижающе-повышающего преобразователя для питания LMX2571 от батареи
- Диапазон входного напряжения от 2,5 В до 5,5 В
- Любая частота в диапазоне от 10 МГц до 1344 МГц
- КПД свыше 90% в повышающем режиме и свыше 95% в понижающем режиме
- Даташит
- Схемотехника
- BOM
- Топология платы
Референс-дизайн TIDA-00892 - это компактное решение, способное обеспечить изоляцию цепей питания DC и сигнальных цепей интерфейса RS-485. Дизайн содержит усиленный цифровой изолятор с интегрированным питанием в комбинации с коммуникационным трансивером RS-485.

- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект имеет характер аппаратного решения.

- Решение с одним интегрированным источником питания (для интерфейса не требуется отдельный источник питания)
- Сниженная общая стоимость использованных в данном проекте компонентов
- Воможность использования с другими приёмопередатчиками CAN
- Продвинутая трассировка печатной платы позволяет снизить уровень излучаемых помех
- Даташит
- Схемотехника
- BOM
- Топология платы
В данном базовом проекте для создания 12-битного оцифровывающего устройства с частотой выборок 20 MSPS в форм-факторе платы расширения BeagleBone используется аналого-цифровой преобразователь (АЦП) ADS4122 наряду с операционными усилителями (ОУ) OPA656 и THS4541. Плата расширения, представленная в данном базовом проекте, позволяет обмениваться данными с платформой для разработки BeagleBone Black, которая представляет собой бюджетную, общедоступную среду, поддерживаемую сообществом, на базе процессора с ядром ARM Cortex-A8.
Базовый проект имеет характер аппаратно-программного решения.
- Базовый проект системы сбора данных с несбалансированным входом и дифференциальным выходом с использованием операционных усилителей OPA656 и THS4541
- Благодаря своему низкому уровню энергопотребления (330 мВт / канал) данное решение подходит для применения в портативных устройствах
- Возможность выбора значения входного импеданса (50 Ом / 1 МОм)
- Бюджетная система сбора данных на базе процессора семейства Sitara™ (BeagleBone Black), представялющая собой альтернативу системам на базе ППВМ
- Межамплитудный диапазон входного напряжения 2 В
- Схемотехника
- BOM
- Топология платы
- Тестирование
В подобных реализациях многоантенной передатчиков каждому передатчику требуются цифро-аналоговые преобразователи (ЦАП) для преобразования цифровых бит в РЧ. Несколько передатчиков и соответствующая им антенна также должны быть синхронизованы по времени. В данном проекте может использоваться DAC3xJ8x с интерфейсом JESD204B подкласса 1, который имеет возможность синхронизации с несколькими устройствами DAC3xJ8x. DAC3xJ8x представляет собой высокоскоростной 16-битный ЦАП с частотой выборок до 2,8 GSPS. Возможности DAC3xJ8x позволяют упростить синхронизацию устройств и проектирование многоантенной системы передатчика.
Базовый проект имеет характер аппаратно-программного решения.

- Высокоскоростная передача данных
- Цифро-аналоговое преобразование с высокой частотой выборок
- Поддержка интерфейса JESD204B подкласса 1
- Возможность синхронизации нескольких устройств
- Синхронизированное распределение тактовых сигналов
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
Базовый проект имеет характер аппаратно-программного решения.

- Решение тактовых сигналов частотой 3 ГГц с низким фазовым шумом и ОСШ, превышающим 51 дБ при частоте входного сигнала 3,65 ГГц, для применения с АЦП с РЧ-выборками
- Возможность захвата входного сигнала с высокой частотой (до 4 ГГц)
- Решение приёмного устройства с широкой полосой пропускания, широким динамическим диапазоном и РЧ-выборками
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
Базовый проект имеет характер аппаратно-программного решения.
- Возможность генерирования тактовых сигналов с частотой до 15 ГГц
- Решение многоканального генератора тактовых сигналов, совместимого с интерфейсом JESD204B
- Генератор тактовых сигналов с низким уровнем фазового шума для АЦП / ЦАП с РЧ-выборками
- Возможность конфигурирования синхронизации фаз для обеспечения малого временно́го расхождения в многоканальных системах
- Поддерживает высокоскоростные преобразователи и карты захвата от компании TI (ADC12DJ3200EVM, TSW14J56 / TSW14J57)
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект имеет характер аппаратно-программного решения.

- Многоканальное высокоскоростное аналоговое аппаратное средство с частотой выборок 3,2 GSPS и частотой тактовых сигналов 1,5 ГГц для применения с высококлассным приёмником
- Временно́е расхождение между тактовыми сигналами на разных каналах составляет менее 5 пс
- Решение многоканального генератора тактовых сигналов, совместимого с интерфейсом JESD204B
- Масштабируемая платформа для устройств семейства ADC12DJxx00 с повыводной совместимостью
- Поддерживает высокоскоростные преобразователи и карты захвата от компании TI (TSW14J56 / TSW14J57)
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект имеет характер аппаратного решения.
- Система питания, позволяющая минимизировать эффект влияния ЭМП DC/DC-преобразователя на производительность системы
- Два канала 20-битных SAR-АЦП
- Проект модульного аппаратного средства, предназначенный для применения с системами с большим количеством каналов, с возможностью воспроизведения
- Поддержка входных сигналов с амплитудой до +/-4 В (с межпиковой амплитудой до +/-8 В при использовании дифференциальных сигналов)
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект имеет характер аппаратного решения.
- Проект двухзвенного буфера, предназначенный для снижения уровня шума, генерируемого источником опорного напряжения
- В данном проекте представлен новый малопотребляющий драйвер источника опорного напряжения с достаточной для управления SAR-АЦП с частотой выборок 2 MSPS крутизной изменения напряжения
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект имеет характер аппаратного решения.
- Проект системы питания, минимизирующий влияние ЭМП от DC/DC-преобразователя на производительность системы
- Два канала 20-битных SAR-АЦП
- Модульный аппаратный проект для систем с большим количеством повторяемых каналов
- Входное напряжение с диапазоном до +/-4 В (межпиковый размах дифференциального напряжения 8 В)
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект имеет характер аппаратного решения.

- Аналоговое аппаратное средство с истинной межпиковой амплитудой сигнала 10 В, предназначенное для использования с 20-битными АЦП
- Проект модульного аппаратного средства, предназначенный для применения с системами с большим количеством каналов, с возможностью воспроизведения
- Даташит
- Схемотехника
- BOM
- Топология платы
В данном проекте описываются принцип его действия и графический интерфейс пользователя, а также приводятся советы по программированию генераторов с цифровым управлением для генерирования нужных гармоник без необходимости в использовании внешнего генератора шаблонов. В данном проекте демонстрируется простой в использовании метод, который позволяет значительно упростить и сократить перечень элементов генератора непрерывных сигналов.
Базовый проект имеет характер аппаратно-программного решения.

- Генерирует несколько гармоник непрерывного сигнала в первой зоне Найквиста и до 6 ГГц во второй зоне Найквиста
- Цифровое однополосное преобразование с повышением частоты
- Синхронизация фаз нескольких гармоник
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект имеет характер аппаратного решения.

- Диапазон измерений 9 метров или более
- Среднее отклонение результатов измерений расстояния менее ±6 мм, стандартная девиация менее 3 см
- Импульсный лазерный диод мощностью 5,75 Вт, работающий в ближней инфракрасной области (длина волны 905 нм), и драйвер со средним значением выходной мощности менее 1 мВт
- Оптические компоненты коллимации лазерного излучения и фокусирования фотоприёмника
- Включает в себя 14-битные АЦП с частотой выборок 125 MSPS и 16-битный ЦАП с частотой выборок 500 MSPS, а также высокоскоростные усилители и генераторы тактовых сигналов
- Метод измерения времени пролёта импульса света с использованием вычисления расстояния на базе дискретного преобразования Фурье/li>
- Некоторые устройства доступны в версиях, имеющих лицензии для применения в автомобильной технике
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
Базовый проект имеет характер аппаратно-программного решения.

- Представляет собой эффективное решение питания ЦАП с РЧ-выборками
- Обеспечивает оптимальные уровни всплесков напряжения и фазового шума
- Позволяет уменьшить площадь печатной платы
- Позволяет снизить общую стоимость использованных компонентов
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект имеет характер аппаратного решения.

- Малогабаритное решение, состоящее из комбинации устройств (его площадь немного больше, чем у устройства ISOW7842)
- Решение с одним источником питания (для работы интерфейса не требуется использование отдельного источника питания)
- Пониженная общая стоимость использованных в данном проекте компонентов
- Возможна работа с другими приёмопередатчиками с интерфейсом RS-232
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект имеет характер аппаратно-программного решения.

- Передатчик, работающий в S-диапазоне
- Широкополосныые гибкость и планирование частот
- Демонстрация с использованием многоканального генератора ЛЧМ-сигналов
- Данный протестированный проект включает в себя отладочный модуль, конфигурационное программное обеспечение и руководство пользователя
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект имеет характер аппаратного решения.

- КПД источников питания увеличен более чем на 10%
- Потребляемая мощность снижена приблизительно на 900 мВт
- Уменьшенные габариты решения на базе DC/DC-преобразователя и уменьшенное общее количество использованных в нём компонентов по сравнению с решением на базе LDO-регулятора напряжения
- Обеспечивает поддержание уровня характеристик АЦП
- Поддерживает одно входное напряжение 5 В
- Даташит
- Схемотехника
- BOM
- Топология платы
Проект TIDA-01281 был протестирован на передачу данных при различных условиях, а также в присутствии быстротекущих электрических переходных процессов и электростатического разряда, чтобы подчеркнуть производительность устройств от компании TI с точки зрения передачи данных в суровых условиях эксплуатации.
Базовый проект имеет характер аппаратно-программного решения.

- Простой, эффективный и гибкий изолированный модуль обмена данными посредством интерфейсов RS-485, CAN и I2C
- Высокие рейтинги изоляции для надёжной работы в суровых условиях эксплуатации (соответствует требованиям функциональной изоляции и невосприимчивости к переходным процессам: максимальное значение напряжения – 4000 В; среднеквадратичное значение напряжения – 2500 В; максимальное рабочее значение напряжения – 560 В)
- Высокая (50 кВ/мкс) степень невосприимчивости к синфазным переходным процессам (Common Mode Transient Immunity, CMTI) обеспечивает высокую степень защиты в присутствии шумов
- Соответствует требованиям стандартов IEC-61000-4-2 (рейтинг защиты от электростатического разряда при контакте, а также при непрямом разряде на горизонтальной и вертикальной панелях связи на уровне ±8кВ) и IEC-61000-4-4 (рейтинг защиты от быстротекущих электрических переходных процессов на уровне ±2 кВ для интерфейса RS-485 и на уровне ±1 кВ для интерфейса CAN)
- Автономная управляющая карта с аналоговым и цифровым интефрейсами устройства семейства C2000, предназначенная для тестирования и утверждения звеньев питания, используемых в ИБП, выпрямителях в составе телекоммуникационных систем, серверных источниках питания и системах управления зарядом батареи
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект имеет характер аппаратного решения.

- Диапазон частоты выходного сигнала от 3 ГГц до 12,5 ГГц
- Среднеквадратичное значение джиттера 40 фс при частоте 9 ГГц (также обеспечивается в диапазоне частот от 100 Гц до 100 МГц)
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект имеет характер аппаратного решения.

- Полоса пропускания более 500 МГц
- Преобразование тока в напряжение
- В состав данного проекта входит фотодиод
- Данный усилитель включает в себя два звена для увеличения коэффициента усиления
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект имеет характер аппаратного решения.

- Обеспечивает возможность двунаправленной передачи данных в сетях со сложными топологиями
- Один узел ведущего устройства / четыре узла ведомых устройств
- Автоматическое управление направлением передачи данных (не требуется МК)
- Поддерживает кабели с длинами свыше 1000 метров
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект имеет характер аппаратно-программного решения.

- Два когерентных выходных сигнала с регулируемыми фазами
- Диапазон частоты выходных сигналов от 10 МГц до 15 ГГц
- Высокая выходная мощность
- Даташит
- Схемотехника
- Програмное обеспечение
- BOM
- Топология платы
Базовый проект имеет характер аппаратного решения.

- Поддержка высокочастотных входных сигналов АЦП обеспечивает возможность РЧ-дискретизации сигналов с частотами от L- до X-диапазонов
- Максимальная частота выборок 6,4 GSPS при работе в одноканальном режиме (с чередованием фаз) и 3,2 GSPS при работе в двухканальном режиме
- Наличие четырёх независимых генераторов с цифровым управлением (NCO) на одном цифровом понижающем преобразователе (DDC) обеспечивает ускорение перестройки рабочей частоты между диапазонами
- Решение системы генерирования тактовых сигналов оптимизировано под обеспечение низкого уровня джиттера и возможности работы в соответствии с требованиями интерфейса JESD204B
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект имеет характер аппаратного решения.

- Подходит для применения с аппаратными средствами в составе ультразвуковых систем с входным напряжением 12 В
- Ограничение входного тока на уровне 4,2 А благодаря использованию устройства с технологией eFuse
- Способен питать восемь аналоговых аппаратных средств (AFE) с возможностью работы со 128 каналами (количество каналов масштабируемо) и поддержкой генерирования выходной мощности до 36 Вт
- Использование ИС связок из DC/DC-преобразователя и регулятора напряжения с низкой разницей между входным и выходным напряжениями (LDO) обеспечивает максимизацию эффективности LDO-регулятора напряжения путём установки входного напряжения LDO-регулятора напряжения на уровне, чуть превышающем разницу между входным и выходным напряжениями
- Использование сверхмалошумящих (среднеквадратичное значение амплитуды шума – 4,4 мкВ) LDO-регуляторов напряжения с высоким коэффициентом подавления пульсаций напряжения питания (PSRR) обеспечивает максимизацию разрешения аналого-цифрового преобразования
- Использование общего синхронизированного источника питания для всех AFE на одной печатной плате приёмопередающего устройства позволяет уменьшить площадь последней, а также снизить уровень шумов и обеспечить подавление ЭМП
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект имеет характер аппаратно-программного решения.

- Проверенное решение устройства секвенсирования напряжений питания процессора
- Корректное секвенсирование напряжений питания при включении / выключении устройства даже в случае неконтролируемого отключения питания при различных нагрузочных сценариях
- КПД системы распределения питания остаётся высоким как при больших, так и при малых нагрузках
- Источник питания с малогабаритной (менее 12 мм x 12 мм) площадкой для расположения его компонентов
- Даташит
- Схемотехника
- BOM
- Топология платы

- Даташит
- Схемотехника
- BOM
- Топология платы

- Даташит
- Схемотехника
- Програмное обеспечение
- BOM
- Топология платы
- Даташит
- Схемотехника
- BOM
- Топология платы

- Даташит
- Схемотехника
- BOM
- Топология платы

- Даташит
- Схемотехника
- BOM
- Топология платы
Направленная на Ethernet/IP коммуникации, данная платформа разработки позволяет разработчикам реализовать стандарты связи Ethernet/ IP в широком спектре оборудования для промышленной автоматизации. Это дает возможность разрабатывать платы для приложений промышленной автоматизации, автоматизации предприятий и промышленной связи с минимальным количеством внешними компонентов и наибольшей энергоэффективностью в этом классе устройств.

- Основан на процессоре AM335x ARM Cortex-A8;
- 30% BOM сохраняется при замене внешних ASIC/ FPGA;
- Бесплатная поддержка и промышленное ПО от TI;
- Поддержка других промышленных протоколов связи на этом же оборудовании (например, EtherCAT, PROFIBUS, PROFINET и другие);
- Готовая к производству платформа разработки, включающая схемы, BOM, руководство пользователя, примечания, ПО, демоверсии и другое.
- Схемотехника
- Топология платы
Одноканальный источник тактовых импульсов нельзя использовать для тактирования нескольких тактовых входов в высокопроизводительных процессорных устройствах, например, таких как многоядерные ARM Cortex-A15 процессоры 66AK2Ex и AM5K2Ex, так как чрезмерная нагрузка, помехи от рассогласования и шумы негативно влияют на производительность. Однако этого можно избежать, используя несколько источников тактовых импульсов вместо одного. Этот дизайн демонстрирует генерирование тактовых сигналов для семейств 66AK2Ex и AM5K2Ex процессоров Keystone II с ядром ARM Cortex-A15 + DSP и многоядерных ARM процессоров путем использования дерева дифференциальных тактовых сигналов. Дизайн демонстрирует законченное решение для генерации всех необходимых тактовых сигналов для ядер и периферии SoC.

- Дерево дифференциальных тактовых сигналов для многоядерных ARM Cortex-A15 систем на кристалле 66AK2Ex и AM5K2Ex;
- Использование CDCM6208 для генерации всех необходимых тактовых сигналов, необходимых для ядер и периферии;
- Графический интерфейс пользователя для управления регистрами;
- Завершенный системный дизайн с принципиальной схемой, BOM, дизайн файлами и руководству по проектированию аппаратной части.
- Даташит
- Схемотехника
- BOM
- Топология платы
Устройства K2E требуют секвенсирования источников питания в определённом порядке. В данном проекте продемонстрирован метод секвенсирования питания для многоядерных процессоров семейств 66AK2Ex и AM5K2Ex с архитектурой KeyStone II на базе ARM + ЦСП и только ARM с использованием UCD9090. UCD9090 представляет собой 10-шинное устройство секвенсирования и отслеживания питания с адресацией с интерфейсами PMBus / I2C. UCD9090 обеспечивает как секвенсирование, так и распределение по времени включения источников питания. В данном проекте демонстрируется конкретный пример реализации секвенсирования питания для платформы отладочного модуля K2E.
Данный базовый проект имеет характер аппаратно-программного решения.

- Базовая реализация секвенсирования источников питания для систем на кристалле (SoC) 66AK2Ex и AM5K2Ex
- В данном проекте используется UCD9090 для секвенсирования и отслеживания источников девяти шин напряжения питания
- В данном проекте используется программное обеспечение Fusion Digital Power Designer для настройки и программирования UCD9090
- Полноценный базовый проект системы со схемой электрической принципиальной, перечнем элементов, файлами проекта и руководством по аппаратной части проекта, реализованный на платформе отладочного модуля K2E для тестирования и отладки
- Даташит
- Схемотехника
- BOM
- Топология платы
Данное типовое решение - первый широкодоступный процессор со встроенным интерфейсом JESD204B и цифровым Front End’ом для разработчиков, использующих FPGA или ASIC для подключения к высокоскоростным преобразователям данных, с целью сокращения времени выхода на рынок, увеличения производительности, а так же значительного уменьшения стоимости, потребляемой мощности и размера конечного продукта. Подключение ADC12J4000 и DAC38J84 позволяет реализовать эффективные решения в приложениях тестирования, измерения и защиты.

- Простая интеграция сигнального процессора и преобразователя данных через интерфейс JESD204B
- Многоканальное решение с частотой дискретизации до 368Msps и полосой пропускания 150 МГц
- Цифровой Front End для фильтрации и повышения или понижения частоты дискретизации
- FFT/ iFFT преобразования с применением ускорителя FFTC
- Решение оптимизировано для применения в приложениях тестирования, измерения и защиты
- Широкополосное решение с интерфейсом JESD, включающее в себя DSP, платы АЦП и ЦАП, демонстрационное программное обеспечение, графический интерфейс пользователя для конфигурации и руководство по быстрому старту
- Надежная платформа для демонстрации и разработки, включающая в себя три отладочные платы, схему, перечень компонентов, руководство пользователя, тесты производительности, программное обеспечение и примеры
- Даташит
- Схемотехника
- BOM
Системы на кристалле серии K2E требуют управления напряжением ядра CVDD с применением технологии автоматического масштабирования напряжения (AVS) SmartReflex. В данном проекте представлен способ генерирования необходимого напряжения без необходимости в программном обеспечении. В настоящее время данная схема реализована на базе XEVMK2EX.
Данный базовый проект имеет характер аппаратного решения.

- Управление напряжением ядра с применением технологии AVS SmartReflex, что требуется в микросхемах семейства K2E
- Удовлетворяет требованию к точности напряжения CVDD на уровне 5%
- Работает с использованием интерфейса VCNTL
- Для интерфейса VCNTL не требуются преобразователи напряжения
- Для работы не требуется программное обеспечение
- Даташит
- Схемотехника
- Топология платы
Системы на кристалле серии K2E требуют управления напряжением ядра CVDD с применением технологии автоматического масштабирования напряжения (Adaptive Voltage Scaling, AVS) SmartReflex. В данном проекте представлен способ генерирования необходимого напряжения с использованием программного обеспечения и интерфейса PMBus в TPS544C25. Данная схема может быть реализована на базе XEVMK2EX.
Данный базовый проект имеет характер аппаратно-программного решения.

- Управление напряжением ядра с применением технологии AVS SmartReflex, что требуется в микросхемах семейства K2E
- Удовлетворяет требованию к точности напряжения CVDD на уровне 5%
- Для управления используется интерфейс PMBUS в TPS544C25
- Для передачи команд об изменении выходного напряжения используется программное обеспечение
- Полноценная базовая система, реализованная на отладочной платформе K2E для тестирования и отладки, со схемой электрической принципиальной, перечнем элементов, файлами проекта и руководством по аппаратной части проекта
- Даташит
- Схемотехника
- Топология платы
Будучи предназначенным для разработчиков современных радарных систем, в настоящее время использующих ППВМ или специализированные микросхемы для подключения к высокоскоростным преобразователям данных и нуждающихся в сокращении времени вывода продукции на рынок при условии увеличения производительности и существенного уменьшения стоимости, уровня энергопотребления и габаритов, данный базовый проект включает в себя первый широкодоступный процессор с интегрированным интерфейсом JESD204B и цифровым аппаратным средством (DFE) для обработки. Связка ADC14X250 и DAC38J84 образует эффективное решение для применения в авиационной и оборонной технике, такой как радарные электронные средства ведения боевых действий, вычислительные платформы и транспондеры.
Данный базовый проект имеет характер аппаратно-программного решения.

- Простая интеграция сигнального процессора для работы с преобразователями данных по JESD204B
- Дискретизация сигнала на одном канале с частотой 100 МГц при использовании ADC14X250
- Обработка DFE для фильтрования, децимации или увеличения разрешения сигнала; аппаратный сопроцессор для ускорения вычисления быстрого преобразования Фурье (БПФ) позволяет избавить основной процессор от выполнения ресурсоёмкого 2D-БПФ, что в свою очередь позволяет добиться малого времени задержки и высокой точности
- Решение системы обработки сигналов с широкополосной дискретизацией посредством JESD, которое включает в себя цифровой сигнальный процессор (ЦСП), печатные платы с АЦП и ЦАП, демонстрационное программное обеспечение, графические интерфейсы пользователя для конфигурирования и руководство для начала работы
- Надёжная платформа для демонстрации и разработки, которая включает в себя три отладочных модуля, плату генерирования детерминированной задержки, схему электрическую принципиальную, перечень элементов, руководство пользователя, тесты на производительность, программное обеспечение и демонстрационные проекты
- Даташит
- Схемотехника
- Програмное обеспечение
- BOM
- Топология платы
Проект базируется на многоядерной процессорной системе на кристалле (System-on-Chip, SoC) 66AK2Gx и интегральной микросхеме управления питанием (Power Management Integrated Circuit, PMIC) TPS65911, которая объединяет в одном устройстве источники питания и схему секвенсирования напряжений питания для процессора 66AK2Gx. Данный проект решения системы питания также включает в себя понижающие преобразователи первого звена для поддержки входного напряжения 12 В, а также стабилизатор напряжения терминирования DDR для памяти DDR3L. Данный базовый проект был протестирован, и к нему прилагаются аппаратная базовая платформа (отладочный модуль), программное обеспечение (набор разработки программного обеспечения для процессора) и тестовые данные.
Данный базовый проект имеет характер аппаратно-программного решения.

- Понижающие преобразователи первого звена TPS54620 и TPS54429
- PMIC TPS65911 с поддержкой секвенсирования напряжения питания и источников питания в соответствии с требованиями K2G
- Интегрированные часы реального времени (Real Time Clock, RTC) в составе TPS65911 для критичных ко времени приложений
- Стабилизатор напряжения терминирования памяти DDR3L LP2996A
- Даташит
- Схемотехника
- Топология платы
В проекте системы машинного 3D-зрения TIDEP0076 описывается встроенный 3D-сканер на базе принципа структурированного света. Для захвата отражённых световых потоков от прожектора на базе DLP4500 используются цифровая камера и процессорная система на кристалле (System on Chip, SoC) AM57xx семейства Sitara™. Последующие обработка полученных световых потоков, вычисление 3D-облака точек объекта и его 3D-визуализация выполняются в процессорной SoC AM57xx. Данный проект представляет собой встроенное решение, преимуществами которого по сравнению с реализацией на базе головного ПК являются низкий уровень энергопотребления, простота, а также низкие стоимость и габариты.
Данный базовый проект имеет характер аппаратно-программного решения.

- Демонстрация системы машинного 3D-зрения с алгоритмами структурированного света на базе технологии DLP®
- Полностью встроенная система машинного 3D-зрения на базе SoC AM57xx семейства Sitara и DLP Lightcrater™ 4500. Отсутствие необходимости в ПК
- Генерирование 3D-облака точек объекта
- Демонстрируются генерирование и рендеринг 3D-облаков точек с использованием ядер интегрированного процессора и графического процессора в составе SoC AM572x
- Данный базовый проект был собран на базе существующих отладочных модулей и включает в себя всё необходимое программное обеспечение, файлы и документацию
- Даташит
- Схемотехника
- Топология платы

- Даташит
- Схемотехника
- Топология платы
Данное проверенное решение демонстрирует очень простой и точный способ измерения температуры термопарой. В нем описываются необходимые сглаживающие фильтры и резисторы смещения для проведения диагностики датчика. В данном примере также описывается новый способ компенсации холодного спая с помощью встроенного в ADS1118 датчика температуры. Для линеаризации данных в решении продемонстрирован очень простой алгоритм, который может быть реализован в большинстве микроконтроллеров.

- Измерение температуры термопарой К-типа;
- Точность <1°C;
- Повторяемость 0.2°C;
- Компенсация холодного спая;
- Включает программные алгоритмы;
- Используется 16-битный АЦП АADS1118 с PGA.
Решение проверено и включает в себя:
- теорию,
- подбор компонентов,
- моделирование TINA-TI,
- схему и трассировку печатной платы,
- возможность модификации.
- Заказать BOM
- Заказать PCB
- Даташит
- Схемотехника
- BOM
- Топология платы