Наружный транспортный блок
Данный отладочный модуль на базе Bluetooth® контроллера CC256X представляет собой беспроводное решение с антенной, которое может быть подключено к большому количеству разнообразных микроконтроллеров, таких как MSP430 или Tiva серии C от TI. Данное типовое решение может быть применено в вашем устройстве, что позволит сократить стоимость разработки и сократить выход устройства на рынок. В данное типовое решение входит Bluetooth модуль, бесплатное программное обеспечение и документация, поддержка сообщества разработчиков. Дополнительную информацию можно получить в нашей Википедии.

- Гибкое решение для широкого спектра применений
- Одно Bluetooth и BLE решение для применения совместно со смартфонами/ планшетами
- Бесплатное программное обеспечение для контроллеров TI
- Бюджетное решение для добавления Bluetooth и BLE в любые приложения
- Лучшая в своем классе производительность для увеличения дальности связи
- Основано на 7-ом поколении технологии Bluetooth
- Заказать BOM
- Даташит
- Схемотехника
- BOM
- Топология платы
Проект с обратноходовой топологией и диодным выпрямлением представляет собой бюджетное решение, предназначенное для применения в PoE-системах класса 4. TPS23751 представляет собой связку из контроллера питаемого по PoE устройства и ШИМ-контроллера, благодаря чему удалось снизить стоимость и уменьшить площадь данного решения. Данный преобразователь отлично подойдёт для применения в таких PoE-системах, как камеры системы безопасности и беспроводные точки доступа.
Данный базовый проект имеет характер аппаратного решения.

- Лицензия Ethernet Alliance о возможности приёма мощности класса 4
- Бюджетный изолированный несинхронный обратноходовой преобразователь
- Очень высокий КПД (88% при полной нагрузке)
- Режим работы с переменной частотой для увеличения КПД при малых нагрузках
- Схемотехника
- BOM
- Топология платы
- Тестирование
Базовый проект имеет характер аппаратного решения.

- Интегрированное звено питания с технологией NexFET и крайне низким сопротивлением "сток-исток" в открытом состоянии (RDSon); КПД свыше 88% при токе нагрузки 20 А
- Высокая гибкость решения благодаря регулируемому опорному напряжению и программируемой частоте переключения
- Дифференциальный контур управления не требует внешней компенсации
- Нагрев менее 17°C при полной нагрузке и без применения искусственного воздушного охлаждения
- Общая площадь решения менее 35 см2
- Схемотехника
- BOM
- Топология платы
- Тестирование
Базовый проект имеет характер аппаратного решения.
- Постоянная выходная мощность 57 Вт
- Управление в режиме напряжения с компенсацией изменения входного напряжения
- Измерение тока с помощью полевого транзистора
- Сигнал "питание в норме" ("Power Good")
- Возможность синхронизации с внешним тактовым сигналом
- Схемотехника
- BOM
- Топология платы
- Тестирование
Базовый проект имеет характер аппаратного решения.

- Синхронное выпрямление
- КПД 91% при токе нагрузки 4 А
- Рейтинг изоляции 1500 В (среднеквадратичное значение)
- Схемотехника
- BOM
- Топология платы
- Тестирование
Базовый проект имеет характер аппаратного решения.
- Высокий КПД (свыше 94%)
- Низкопрофильное решение с максимальной высотой компонентов 11,43 мм (0,45 дюйма)
- Автономные синхронные выпрямители позволяют снизить стоимость и упростить дизайн данного решения
- Схемотехника
- BOM
- Топология платы
- Тестирование
Базовый проект имеет характер аппаратного решения.

- Дублирующие друг друга входы: два источника питания PoE и адаптер с выходным напряжением 48 В
- Обеспечивает непрерывное генерирование выхода при переключении между входами
- КПД 84% при выходе 5 В / 6 А и входе от источника питания PoE
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
Нужен готовый контроллер PSE, удовлятворяющий требованиям спецификации IEEE802.3bt? Обратите внимание на TPS23880 .
Базовый проект имеет характер аппаратного решения.

- Питаемое по PoE устройство (PoE PD) класса 8, удовлетворяющее требованиям спецификации IEEE802.3bt
- Автоматическая функция MPS
- Продвинутый запуск устройства
- Синхронные выпрямители для обеспечения высокого КПД (92% при выходном токе 3 А)
- Рейтинг изоляции 1500 В (среднеквадратичное значение)
- Схемотехника
- BOM
- Тестирование
Базовый проект имеет характер аппаратного решения.

- Плавное переключение между входом PoE-формата и адаптером с выходным напряжением 12 В
- КПД 89% при выходе 12 В / 2,5 А и входе PoE-формата (схема "OR-ing" на базе полевого транзистора)
- Возможность использования схемы "OR-ing" на базе диода для снижения стоимости решения
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
Данный базовый проект генерирует выход 12 В/10 А из телекоммуникационного входа широкого диапазона напряжений от 18 до 72 В. UCC2897A управляет силовым каскадом однотактного прямоходового преобразователя с активным демпфером. Благодаря низкому заряду затвора и низкому сопротивлению «сток-исток» CSD18533Q5A, используемого в качестве синхронного выпрямителя, достигается высокая эффективность всего проекта. Данный проект выполнен в стандартном форм-факторе 1/4 и имеет КПД около 95 %.
- High efficiency ~95% peak
- Footprint compatible with standard 1/4 brick
- Self-driven synchronous rectifiers reduce drive complexity
- Lower cost solution compared to modules
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
Решение для разработки небольших сотовых базовых станций. Оно предоставляет два реальных канала приема, два комплексных канала передачи и общий реальный канал обратной связи. Эта конструкция обладает производительностью больших станций, но при этом имеет небольшие размеры. Текущий дизайн сделан для частотного диапазона до 20 МГц.

- 2 ComplexT x канала;
- 2 Shared Real FB канала;
- 2 Real Rx канала;
- 30.72M типовой вход;
- Кварцевый генератор: CDCE72010;
- Управление: USB/ Последовательный интерфейс;
- Источник питания 6 В.
- Даташит
- Схемотехника
- BOM
- Топология платы
Референс дизайн, и связанный с ним код Verilog, может быть исользован в качестве отправной точки для взаимодействия ПЛИС Altera c высокоскоростными LVDS интерфейсами аналого-цифровых и цифро-аналоговых преобразователей.

- Этот дизайн представляет собой исключительно прошивку и детельно обсуждается в целях понимания;
- Пример кода Verilog является простой отправной точкой для высокоскоростных решений на основе ПЛИС;
- Дизайн легко распространяется на другие высокоскоростные преобразователи данных TI;
- АЦП и ЦАП разделены между собой на тот случай, если требуется только одно решение;
- Временные ограничения интерфейса подробно обсуждаются для АЦП и ЦАП;
- Прошивка протестирована с помощью доступных оценочных плат TI.
- Заказать BOM
- Даташит
- Схемотехника
- Програмное обеспечение
- BOM
- Тестирование
Данный базовый проект представляет собой руководство для системных разработчиков по схемотехнике и трассировке печатных плат с АЦП с частотами выборок свыше 1 GSPS. Используйте данный базовый проект вместе с технической документацией – последняя всегда является истиной в последней инстанции. Кроме того, базовая печатная плата ADC1xDxxxx(RF)RB делает данный базовый проект максимально полезным. Все исходные файлы проекта для данной базовой платы наряду с условными обозначениями АЦП для CAD/ CAE доступны для скачивания на веб-странице продукта или на странице проектов от TI. В данном документе под АЦП или АЦП с частотой выборок свыше 1 GSPS подразумеваются ADC12D1800RF, ADC12D1600RF, ADC12D1000RF, ADC12D800RF, ADC12D500RF, ADC12D1800, ADC12D1600, ADC12D1000, ADC10D1500, ADC10D1000, ADC12D1600QML и ADC10D1000QML.
Данный базовый проект имеет характер аппаратного решения.

- В данном документе рассматриваются вопросы аналогового входа, входа тактового сигнала и дизайна системы питания
- Рассматриваются вопросы трассировки с точки зрения синхронизации различных устройств
- Акцент на основных моментах, связанных со схемотехникой и трассировкой печатных плат с АЦП с частотами выборок свыше 1 GSPS
- Приводятся примеры в виде файлов трассировки проекта
- Даташит
- Схемотехника
- BOM
- Топология платы
TSW308x представляет собой пример проекта решения двухканального широкополосного приёмника-преобразователя «цифровой код – РЧ», который способен генерировать сигналы со смежным РЧ-спектром с полосой частот до 600 МГц. В данном системе представлен базовый пример того, как можно использовать DAC34x8x, интеллектуальный модулятор TRF3705 и LMK0480x для решения данной задачи. Данный базовый отладочный модуль в связке с картой захвата (такой как, например, TSW1400EVM) может быть использован для генерирования случайных сигналов узкополосных и широкополосных РЧ-сигналов. В данном проекте приводятся примеры конфигураций для генерирования тестовых сигналов, удовлетворяющих требованиям стандарта WCDMA.
Данный базовый проект имеет характер аппаратно-программного решения.

- Полноценное решение широкополосного передатчика с преобразованием «цифровой код – РЧ»
- Генерирование сигналов со смежным РЧ-спектром с полосой частот до 600 МГц
- Генерирование РЧ-сигналов с частотами от 3000 МГц до 4 ГГц
- Интегрированные РЧ-усилитель и аттенюатор
- Платформа для простой отладки с программным обеспечением TSW1400 и HSDC Pro
- Даташит
- Схемотехника
- BOM
- Топология платы
TSW1265EVM представляет собой пример проекта решения двухканального широкополосного приёмника-преобразователя «РЧ – цифровой код», который способен оцифровывать сигналы со спектром до 125 МГц. В данном системе представлено базовый пример того, как можно использовать ADS4249, LMH6521, LMK0480x и двухканальный смеситель для решения данной задачи. Данный базовый отладочный модуль в связке с картой захвата (такой как, например, TSW1400) может быть использован для захвата и анализа узкополосных и широкополосных сигналов. В данном проекте приводятся инструкции по изменению низких и промежуточных частот в соответствии с требованиями различных применений. TIDA-00073 был реализован с использованием аппаратного обеспечения TSW1265EVM.
Данный базовый проект имеет характер аппаратно-программного решения.

- Полноценное решение широкополосного приёмника с преобразованием «РЧ – цифровой код»
- Возможность дискретизации с частотой до 125 МГц
- Поддержка РЧ-сигналов с частотами от 1700 МГц до 2200 МГц (в зависимости от смесителя – возможность заменить смеситель на другой из того же семейства)
- Интегрированный DVGA для управления коэффициентом усиления
- Платформа для простой отладки с программным обеспечением TSW1400 и HSDC Pro для анализа
- Даташит
- Схемотехника
- BOM
- Топология платы
Данный проект представляет собой широкополосный базовый проект комплексного приёмника и отладочную платформу, которая идеально подойдёт для использования в качестве приёмника с обратной связью для цифрового предыскажения передатчика. Сигнальная цепь данного отладочного модуля идеально подойдёт для применений с комплексной обратной связью с высокими частотами среднего диапазона и включает в себя комплексный демодулятор, а также двухканальный усилитель с цифровым управлением и переменным коэффициентом усиления (DVGA) LMH6521 и 12-битный двухканальный АЦП ADS5402 с частотой выборок 800 MSPS от TI. Благодаря возможности изменения интегрированных фильтрующих компонентов данную сигнальную цепь можно настроить для широкого ряда диапазонов частот. Данный отладочный модуль также включает в себя фильтр джиттера тактового сигнала LMK04808 c двумя контурами ФАПЧ и интегрированным генератором от TI для организации решения с малошумящим тактовым сигналом. Коэффициент усиления DVGA LMH6521 управляется с помощью графического интерфейса пользователя или посредством высокоскоростного разъёма с помощью ППВМ.
Данный базовый проект имеет характер аппаратно-программного решения.

- Полноценное решение комплексного широкополосного приёмника с преобразованием «РЧ – цифровой код»
- Возможность дискретизации с частотой до 800 МГц
- По умолчанию поддерживаются РЧ-сигналы с частотами от 1800 МГц до 2400 МГц, возможность поддержки диапазона от 700 МГц до 3 ГГц
- Интегрированный DVGA для управления коэффициентом усиления
- Платформа для простой отладки с программным обеспечением TSW1400 и HSDC Pro для анализа
- Даташит
- Схемотехника
- BOM
- Топология платы
В базовом проекте описывается использование TSW3085EVM с генератором шаблонов TSW3100 для проведения тестовых измерений коэффициента мощности в соседнем канале (Adjacent Channel Power Ratio, ACPR) и величины вектора ошибки (Error Vector Magnitude, EVM) LTE-сигналов основной полосы. Благодаря использованию графического интерфейса пользователя LTE в TSW3100 шаблоны загружаются на TSW3085EVM, который состоит из DAC3482, TRF3705 и LMK04806
Данный базовый проект имеет характер аппаратного решения.

- Аппаратный базовый проект и демонстрационная платформа для создания полноценного передатчика «цифровой код – РЧ»
- В данном проекте описаны подготовка и процесс измерения значений таких характеристик модулированных сигналов, как коэффициента мощности в соседнем канале (Adjacent Channel Power Ratio, ACPR) и величины вектора ошибки (Error Vector Magnitude, EVM)
- Результаты заносятся в таблицу с целью внешнего тактирования ЦАП, а также с целью использования внутренней ФАПЧ ЦАП
- Простая в использовании отладочная платформа для проведения измерений в соответствии со стандартами
- Даташит
- Схемотехника
- BOM
- Топология платы
Схемы аналоговых интерфейсов, представленные в данном базовом проекте, обычно используются для сопряжения цифро-аналоговых преобразователей (ЦАП) на базе источников тока и квадратурных модуляторов. Несмотря на то, что в данном базовом проекте в качестве примера высокоскоростного ЦАП от TI используется DAC348x, данные схемы с небольшими изменениями могут применяться и для других преобразователей на базе источников тока. DAC348x и аналоговый интерфейс TRF3705 по умолчанию устанавливаются на отладочные модули TSW308xEVM. И DAC348x, и TRF3705 спроектированы с одинаковыми постоянными напряжениями смещения и параметрами размаха переменного тока для обеспечения однородного интерфейса. Также описываются прочие топологии схем для соответствия другим постоянным напряжениям смещения и параметрам размаха переменного тока. Выбрав правильные напряжение смещения и параметры размаха переменного тока, разработчики использовать данные схемы в соответствии с требованиями их применений с целью обеспечения оптимальной работы системы.
Данный базовый проект имеет характер аппаратного решения.

- Проводится анализ интерфейса на TSW308x для демонстрации непосредственного подключения между DAC3484 и TRF3705
- Демонстрируются и объясняются общие принципы сопряжения между ЦАП на базе источников тока и I/Q-модуляторами
- Spice-модели TINA для различных сетей интерфейсов с постоянным и переменным током, а также интерфейсов с фильтрами с целью удовлетворения нужд заказчиков
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
В данном базовом проекте демонстрируется способность высокоскоростного усилителя LMH6554 выполнять преобразование несбалансированного сигнала в дифференциальный для управления высокоскоростными аналого-цифровыми преобразователями (АЦП) при сохранении превосходных характеристик по шумам и искажениям. Демонстрируются зависимости характеристик от частоты входного сигнала для приложений как с фильтрацией постоянной составляющей, так и без неё при сопряжении с четырёхканальным 14-битным АЦП ADS4449 с частотой выборок 250 MSPS. Для соответствия требованиям широкого ряда приложений приводятся различные варианты синфазных напряжений, источников питания и интерфейсов. Также приводятся примеры сглаживающих фильтров наряду с указанием улучшений характеристик системы, которые они вносят.
Базовый проект имеет характер аппаратного решения.

- Высокоскоростное преобразование несбалансированного сигнала в дифференциальный при сохранении превосходных характеристик
- Характеристики системы при управлении ADS4449 со стороны LMH6554:
- первая зона Найквиста: динамический диапазон, свободный от паразитных составляющих (SFDR) – свыше 82 дБ в полной мощности сигнала (dBFs); отношение «сигнал-шум» (ОСШ) – свыше 71 dBFs;
- вторая зона Найквиста: SFDR – свыше 80 dBFs; ОСШ – свыше 68 dBFs
- Примеры интерфейсов с фильтрацией постоянной составляющей и без неё
- Примеры сглаживающих фильтров наряду с указанием улучшений характеристик системы
- Указываются особенности дизайна источника питания усилителя для достижения наилучших характеристик системы
- Даташит
- Схемотехника
- BOM
- Топология платы
В данном базовом проекте демонстрируется способность высокоскоростного THS4509 производить преобразование несбалансированного сигнала в дифференциальный для управления высокоскоростными аналого-цифровыми преобразователями (АЦП) при сохранении превосходных характеристик по шумам и искажениям. Демонстрируются зависимости характеристик от частоты входного сигнала для приложений как с фильтрацией постоянной составляющей, так и без неё при сопряжении с четырёхканальным 14-битным АЦП ADS4449 с частотой выборок 250 MSPS. Для соответствия требованиям широкого ряда приложений приводятся различные варианты синфазных напряжений, источников питания и интерфейсов. Также приводятся примеры сглаживающих фильтров наряду с указанием улучшений характеристик системы, которые они вносят.
Данный базовый проект имеет характер аппаратного решения.

- Высокоскоростное преобразование несбалансированного сигнала в дифференциальный при сохранении превосходных характеристик
- Характеристики системы при управлении ADS4449 со стороны THS4509:
- первая зона Найквиста: динамический диапазон, свободный от паразитных составляющих (SFDR) – свыше 77 дБ в полной мощности сигнала (dBFs); отношение «сигнал-шум» (ОСШ) – свыше 71 dBFs;
- вторая зона Найквиста: SFDR – свыше 69 dBFs; ОСШ – свыше 67 dBFs
- Примеры интерфейсов с фильтрацией постоянной составляющей и без неё
- Примеры сглаживающих фильтров наряду с указанием улучшений характеристик системы
- Указываются особенности дизайна источника питания усилителя для достижения наилучших характеристик системы
- Даташит
- Схемотехника
- BOM
- Топология платы
JESD204B является новейшим веянием в цифровых интерфейсах для преобразователей данных. Данный интерфейс обладает преимуществами высокоскоростной последовательной цифровой технологии, что позволяет добиваться выгоды в виде, например, увеличенной пропускной способности канала. В данном базовом проекте акцент делается на одной из сложностей адаптации данного нового интерфейса: понимание и определение времени задержки связи. В данном примере определяется время задержки связи в системе, содержащей АЦП LM97937 от Texas Instruments и ППВМ семейства Kintex 7 от Xilinx.
Данный базовый проект имеет характер аппаратного решения.

- Гарантированное определение времени задержки связи по интерфейсу JESD204B
- Помогает понять компромисс между временем задержки связи и возможностью изменения времени задержки передачи последовательных данных
- Возможность использования стандартного и процедурного подходов к определению времени задержки связи
- Реализация интерфейса JESD204B с использованием АЦП ADC16DX370 или LM97937 от Texas Instruments и ППВМ семейства Kintex 7 от Xilinx
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
С помощью данного проекта возможно точно измерять ток, напряжение и мощность на шине -48 В и передавать эту информацию по интерфейсу, совместимому с I²C. Проект нацелен на применение в телекоммуникациях, так как наиболее распространённое телекоммуникационное оборудование питается отрицательным напряжением. В нём использованы INA226 и ISO1541. INA226 – это токовый шунт и монитор мощности со совместимым с I²C интерфейсом. Данное устройство точно измеряет указанные величины и использует ISO1541 для преобразования отрицательного напряжения в сигналы с опорой на земле. ISO1541– это малопотребляющий двунаправленный изолятор, совместимый с I²C.

- Возможность измерения тока, напряжения и мощности на шине -48 В
-
Высокая точность:
- смещение 10 мкВ (максимальное значение)
- погрешность коэффициента усиления 0,1 % (максимальное значение)
- Интерфейс, совместимый с I²C
- Гальваническая развязка даёт возможность для связи между платами
- Гальваническая развязка, совместимая с I²C, преобразует напряжение -48 В в сигналы с опорой на земле
- Заказать BOM
- Заказать PCB
- Даташит
- Схемотехника
- Програмное обеспечение
- BOM
- Топология платы
- Тестирование
Это решение демонстрирует модификации платы, требуемые для приложений с поддержкой высокой пропускной способности и высокой частоты, использующий текущий источник ЦАП DAC38J84 с модулятором TRF3704. TRF3704 – это модулятор 6 ГГц, поддерживающий широкие диапазоны модуляций. DAC38J84 – это конвертер 2,5 Гвыборок/с, поддерживающий базовый диапазон 600 MГц. Комбинация облегчает работу на частотах и с пропускной способностью, которые ранее были недостижимы для высокопроизводительных систем связи.

- Поддержка полосы пропускания 600 МГц, соответствующей полосы пропускания радиочастотного диапазона 1,2 ГГц;
- Работа до 6 ГГц с хорошим коэффициентом усиления и линейностью характеристики;
- Обеспечивает правильное преобразование сетевого интерфейса ЦАП для модулятора;
- Обеспечивает резервирование для LPF между ЦАП и модулятором;
- Вносит изменения для обеспечения плоской частотной характеристики ББ для приложений с высокой пропускной способностью;
- TSW38J84 - это типовое решение с графическим интерфейсом, которое можно купить; любые изменения могут быть простестированы на этой отладочной плате.
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
Широкополосные РЧ-усилители требуют внешних разделительных конденсаторов и РЧ-дросселя для подачи напряжения смещения на коллектор выходного транзистора. По мере уменьшения рабочей частоты выбор данных компонентов должен изменяться для сохранения требуемого коэффициента усиления и уровня линейности устройства. В данном проекте приводятся рекомендации по изменениям печатной платы для адекватной работы широкополосного РЧ-усилителя наподобие TRF37x73 в диапазоне сверхнизких частот. Для демонстрации эффективности данного проекта в него включены результаты тестирований для сверхнизких (1 МГц – 50 МГц) и средних (20 МГц – 400 МГц) частот во всех диапазонах температуры и напряжения.
Данный базовый проект имеет характер аппаратного решения.

- Приводятся рекомендации по изменениям печатной платы для работы на частотах до 1 МГц (минимальное значение)
- Произведены изменения печатной платы для работы в диапазоне средних частот (от 20 МГц до 400 МГц)
- Приводятся данные об изменениях коэффициента усиления, выходной точки пересечения третьего порядка (OIP3), коэффициента шума (NF) и точки децибельной компрессии (P1dB) во всех диапазонах температуры и напряжения
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
Применение методов выравнивания – это эффективный способ компенсирования потерь в канале передачи по последовательному интерфейсу JESD204B в преобразователях данных. В данном базовом проекте использован ADC16DX370, сдвоенный 16-битный аналого-цифровой преобразователь (АЦП) на 370 MSPS, в котором используется метод выравнивания с ослаблением для подготовки последовательных данных для передачи со скоростью 7,4 Гбит/с. У пользователя существует возможность оптимизировать ослабление (DEM) и размах выходного напряжения (VOD) выходного драйвера, чтобы эти параметры канала находились в обратно пропорциональной зависимости. Эксперименты показывают чистый приём сигнала на расстоянии 20 дюймов с использованием материала FR-4.

- Позволяет добиться высокоточной работы последовательного интерфейса JESD204B с учётом использования недорогих материалов печатной платы
- Дает возможность прийти к пониманию ограничений, которые накладывают каналы с потерями, и освоить методы выравнивания для снятия этих ограничений
- Использовать выверенный подход к оптимизации параметров выравнивания ADC16DX370
- Базовый проект протестирован и включает в себя отладочный модуль, конфигурационное программное обеспечение и руководство пользователя
- Даташит
- Схемотехника
- BOM
- Топология платы
Растущий спрос на беспроводные сети для обеспечения быстрой передачи данных пользователям увеличивает производительность приемопередающего оборудования для обеспечения достаточной пропускной способности и поддержки крупнейших стандартизированных несущих частот (с агрегацией частот в некоторых случаях), а также достаточную чувствительность приемника и динамический диапазон для работы в присутствии сильных блокирующих сигналов в рабочем окружении.
Это решение от TI описывает подсистему RF-приемника с 16-битным сэмплером, пропускная способность которого превышает 100 МГц, включающую понижающий микшер, цифровой усилитель с переменным коэффициентом усиления (DVGA), высокоскоростной конвейерный аналого-цифровой преобразователь (ADC), гетеродин (LO), RF-синтезатор и тактовый генератор устранения джиттера.

- Реализует подсистему RF супергетеродинного приемника с входным диапазоном частот 700-2700 МГц, шириной полосы пропускания 100 МГц и 16-битным АЦП;
- Ускоряет время разработки беспроводной связи, программного обеспечения для радио, военных или тестово-измерительных приложений с проверкой IF сигналов цепи;
- Оценить этот дизайн легко с поддержкой сбора данных и инструментов анализа;
- Эта конструкция протестирована и включает оценочный модуль (EVM), приложение для настройки и руководство пользователя.
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
Базовый проект TSW38J84 EVM представляет собой платформу для демонстрации решения двухканального передатчика с интегрированным резонатором. В данном базовом проекте используется устройство 2.5 GSPS DAC38J84 с высококлассными модуляторами: TRF3722 (с интегрированными PLL/ VCO) и TRF3705. TRF3722 и TRF3705 можно объединить для создания двухканального решения, в котором TRF3722 будет выступать в роли локального резонатора (LO) для обоих модуляторов. Интерфейс связи между DAC38J84 и модуляторами, а также методы измерения характеристик совместной работы ЦАП и модуляторов могут варьироваться. Приведённые результаты измерений включают в себя измерения полосы пропускания, выходной точки пересечения третьего порядка, искажения гармоник и подавления частот за пределами полосы пропускания.

- Полноценное решение двухканальной передачи «биты-РЧ» и использованием интерфейса JESD204B
- Платформа для тестирования 2.5 GSPS DAC38J84 с двумя высококлассными модуляторами
- Выходная частота TRF3722 и TRF3705 достигает 4 ГГц
- Решение с поддержкой полосы пропускания до 1 ГГц
- Решение двухканальной передачи для современных систем связи, военного назначения и контрольно-измерительных приборов
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект представляет собой решение устройства формирования сигнала для коммутаторов стандарта QSFP+ с портами на передней панели с поддержкой двух портов 40GbE, удовлетворяющих требованиям SFF-8431 к 40GbE (CR4/ SR4/ LR4) и 10GbE. Данный проект предназначен для использования с оптическими и пассивными/ активными медными кабелями. Он является своего рода «удлинителем» между переключающей специализированной микросхемой и портом QSFP+ на передней панели, что часто требуется для наиболее удалённых портов коммутаторов с инфраструктурой «Top-of-Rack» (ToR) или для встраиваемых промежуточных реализаций линейных карт QSFP+.
Данный базовый проект имеет характер аппаратного решения.

- Наращиваемая реализация QSFP+ с портами на передней панели с формированием сигнала для поддержки стандартов 40GbE/ 10GbE по оптическим и пассивным медным кабелям
- Является своего рода «удлинителем» между коммутатором и портом на передней панели, увеличивая ограничение по потерям в головном канале согласно nPPI/ SFF-8431 на величину до 3 раз
- Малопотребляющее бюджетное решение устройства формирования сигнала с портами на передней панели
- Предназначен для коммутаторов с инфраструктурой «Top-of-Rack» (ToR) и систем линейных карт
- Одно напряжение питания, отсутствие необходимости в прошивке, отсутствие необходимости в радиаторе, отсутствие необходимости в опорном тактовом сигнале
- Протестированный в лабораторных условиях пример программного обеспечения с прилагающимися тестовыми данными согласно спецификациям 40GbE/ 10GbE
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект представляет собой решение устройства формирования сигнала для коммутаторов стандарта QSFP28 с портами на передней панели с поддержкой двух портов 100GbE, удовлетворяющих требованиям SFF-8431 к 100GbE (CR4/ SR4/ LR4), 40GbE (CR4/ SR4/ LR4) и 10GbE. Данный проект предназначен для использования с оптическими и пассивными / активными медными кабелями. Он является своего рода «удлинителем» между переключающей специализированной микросхемой и портом QSFP28 на передней панели, что часто требуется для наиболее удалённых портов коммутаторов с инфраструктурой «Top-of-Rack» (ToR) или для встраиваемых промежуточных реализаций линейных карт QSFP28. Данный базовый проект предоставляет пользователям гибкость в виде возможности модернизации повторителя DS280BR810 до совместимого по выводам ретаймера DS250DF810.
Данный базовый проект имеет характер аппаратного решения.
- Наращиваемая реализация QSFP28 с портами на передней панели с формированием сигнала для поддержки стандартов 100GbE/ 40GbE/ 10GbE по оптическим и пассивным медным кабелям
- Является своего рода «удлинителем» между коммутатором и портом на передней панели, увеличивая ограничение по потерям в головном канале согласно CAUI-4 на величину до 3 раз
- Малопотребляющее бюджетное решение устройства формирования сигнала с портами на передней панели
- Предназначен для коммутаторов с инфраструктурой «Top-of-Rack» (ToR) и систем линейных карт
- Одно напряжение питания, отсутствие необходимости в прошивке, отсутствие необходимости в радиаторе, отсутствие необходимости в опорном тактовом сигнале
- Протестированный в лабораторных условиях пример аппаратного обеспечения с прилагающимися тестовыми данными согласно спецификациям 100GbE/ 40GbE/ 10GbE
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
Данная печатная плата позволяет использовать LMH5401 в качестве усилителя с низким коэффициентом усиления или в качестве аттенюатора.
Данный базовый проект имеет характер аппаратного решения.

- Передача сигнала без фильтрации постоянной составляющей
- Минимальный коэффициент усиления 0,5 В / В
- Раздельные шины питания
- Полоса пропускания 6 ГГц
- Даташит
- Схемотехника
- BOM
- Топология платы
В проекте TIDA-00598 представлено малошумящее и малогабаритное решение управления питанием, в котором происходит преобразование напряжения 5 В в регулируемые напряжения 3,3 В и 1,8 В, требующиеся для работы Bluetooth-контроллера CC256X. Данные шины регулируемых напряжений также могут быть использованы для питания других компонентов в системе, таких как микроконтроллер, схемы сдвига уровня и датчики.
Данный базовый проект имеет характер аппаратного решения.

- Малошумящий источник питания:
- малые уровни шумов: менее 10 мкВ (среднеквадратичное значение) в полосе частот от 10 Гц до 100 кГц
- высокий коэффициент подавления пульсаций напряжения питания (PSRR): более 75 дБ при частоте 1 кГц
- Малогабаритные микросхемы с несколькими конденсаторами развязки
- Выходные напряжения питания с низким уровнем шумов: 3,3 В и 1,8 В
- Рабочий температурный диапазон: от -40°C до 85°C
- Диапазон входного напряжения питания: от 3,7 В до 5,5 В
- Бюджетные линейные регуляторы
- Заказать PCB
- Даташит
- Схемотехника
- BOM
- Топология платы
TIDA-00617 – Высокоэффективный управляемый обратноходовой преобразователь 5 В при 5 А. Решение основано на POE PD контроллере TPS23751.

- Совместимость с IEEE802.3.at;
- Высокая эффективность 93% (только преобразователь);
- Включает отчеты тестов.
- Схемотехника
- BOM
- Топология платы
- Тестирование
В базовом проекте представлена широкополосная система преобразования несбалансированных сигналов в дифференциальные, предназначенная для систем как без фильтрации постоянной составляющей, так и с ней. Данный проект позволяет отладить работу каскады из LMH5401 и LMH6401, а также в нём объясняется принцип работы данной системы.
Данный базовый проект имеет характер аппаратного решения.

- Полоса пропускания 4,5 ГГц и максимальный коэффициент усиления по напряжению 30 дБ
- Диапазон коэффициента усиления 32 дБ с цифровым управлением и шагом 1 дБ
- Система преобразования несбалансированных сигналов в дифференциальные с входным сопротивлением 50 Ом для систем как без фильтрации постоянной составляющей, так и с ней
- Выходная точка пересечения третьего порядка (OIP3) при сопротивлении нагрузки 50 Ом:
- 40 дБм при частоте 500 МГц;
- 33 дБм при частоте 1 ГГц
- Возможность управления выходным синфазным напряжением: VMID ±0,5 В
- Компактный проект, который идеально подходит для переносных устройств благодаря низкой рассеиваемой мощности 645 мВт
- Даташит
- Схемотехника
- BOM
- Топология платы
Референс-дизайн TIDA-00892 - это компактное решение, способное обеспечить изоляцию цепей питания DC и сигнальных цепей интерфейса RS-485. Дизайн содержит усиленный цифровой изолятор с интегрированным питанием в комбинации с коммуникационным трансивером RS-485.

- Даташит
- Схемотехника
- BOM
- Топология платы
В базовом проекте реализована ПЧ-подсистема беспроводного устройства тестирования сигналов с активным балуном-усилителем (LMH5401), полосовым LC-фильтром, 16-битным АЦП (ADC31JB68), а также фильтром тактовых сигналов и генератором ФАПЧ (LMK04828). По результатам измерений с использованием модулированных сигналов их приём характеризуется высокой чёткостью сигнального созвездия и низким коэффициентом ошибок модуляции (MER), благодаря чему данный проект можно использовать для тестирования широкого ряда стандартных сигналов, таких как 802.11ac (Wi-Fi), Bluetooth, Zigbee, а также стандартных сигналов сотовой связи, таких как UMTS и LTE.
Данный базовый проект имеет характер аппаратного решения.

- В данном проекте реализована ПЧ-подсистема беспроводного устройства тестирования сигналов с полосой пропускания 160 МГц
- Поддержка большинства стандартных типов беспроводных сигналов передачи данных
- Даташит
- Схемотехника
- BOM
- Топология платы
В подобных реализациях многоантенной передатчиков каждому передатчику требуются цифро-аналоговые преобразователи (ЦАП) для преобразования цифровых бит в РЧ. Несколько передатчиков и соответствующая им антенна также должны быть синхронизованы по времени. В данном проекте может использоваться DAC3xJ8x с интерфейсом JESD204B подкласса 1, который имеет возможность синхронизации с несколькими устройствами DAC3xJ8x. DAC3xJ8x представляет собой высокоскоростной 16-битный ЦАП с частотой выборок до 2,8 GSPS. Возможности DAC3xJ8x позволяют упростить синхронизацию устройств и проектирование многоантенной системы передатчика.
Базовый проект имеет характер аппаратно-программного решения.

- Высокоскоростная передача данных
- Цифро-аналоговое преобразование с высокой частотой выборок
- Поддержка интерфейса JESD204B подкласса 1
- Возможность синхронизации нескольких устройств
- Синхронизированное распределение тактовых сигналов
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
Базовый проект имеет характер аппаратно-программного решения.

- Решение тактовых сигналов частотой 3 ГГц с низким фазовым шумом и ОСШ, превышающим 51 дБ при частоте входного сигнала 3,65 ГГц, для применения с АЦП с РЧ-выборками
- Возможность захвата входного сигнала с высокой частотой (до 4 ГГц)
- Решение приёмного устройства с широкой полосой пропускания, широким динамическим диапазоном и РЧ-выборками
- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование
Базовый проект имеет характер аппаратно-программного решения.
- Возможность генерирования тактовых сигналов с частотой до 15 ГГц
- Решение многоканального генератора тактовых сигналов, совместимого с интерфейсом JESD204B
- Генератор тактовых сигналов с низким уровнем фазового шума для АЦП / ЦАП с РЧ-выборками
- Возможность конфигурирования синхронизации фаз для обеспечения малого временно́го расхождения в многоканальных системах
- Поддерживает высокоскоростные преобразователи и карты захвата от компании TI (ADC12DJ3200EVM, TSW14J56 / TSW14J57)
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект имеет характер аппаратно-программного решения.

- Многоканальное высокоскоростное аналоговое аппаратное средство с частотой выборок 3,2 GSPS и частотой тактовых сигналов 1,5 ГГц для применения с высококлассным приёмником
- Временно́е расхождение между тактовыми сигналами на разных каналах составляет менее 5 пс
- Решение многоканального генератора тактовых сигналов, совместимого с интерфейсом JESD204B
- Масштабируемая платформа для устройств семейства ADC12DJxx00 с повыводной совместимостью
- Поддерживает высокоскоростные преобразователи и карты захвата от компании TI (TSW14J56 / TSW14J57)
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект имеет характер аппаратно-программного решения.
- Возможность генерирования тактовых сигналов с высокой частотой (высокая частота выборок)
- Решение масштабируемого генератора тактовых сигналов с большим количеством каналов, совместимого с интерфейсом JESD204B
- Генератор тактовых сигналов с низким уровнем фазового шума для АЦП / ЦАП с РЧ-выборками
- Возможность конфигурирования синхронизации фаз для обеспечения малого временно́го расхождения в многоканальных системах
- Поддерживает высокоскоростные преобразователи и карты захвата от компании TI (ADC12DJ3200EVM, TSW14J56 / TSW14J57)
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект имеет характер аппаратно-программного решения.
- Возможность генерирования тактовых сигналов с высокой частотой (высокая частота выборок)
- Решение масштабируемого генератора тактовых сигналов с большим количеством каналов, совместимого с интерфейсом JESD204B
- Генератор тактовых сигналов с низким уровнем фазового шума для АЦП / ЦАП с РЧ-выборками
- Возможность конфигурирования синхронизации фаз для обеспечения малого временно́го расхождения в многоканальных системах
- Поддерживает высокоскоростные преобразователи и карты захвата от компании TI (ADC12DJ3200EVM, TSW14J56 / TSW14J57)
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект имеет характер аппаратного решения.

- Эффективный, малошумящий источник питания, предназначенный для установки непосредственно у нагрузки в виде сверхвысокоскоростного аналогового аппаратного средства системы сбора данных
- Тактовые сигналы DC/DC-преобразователей сдвинуты по фазе друг относительно друга с целью снижения пускового тока и уровня шума источника питания
- Возможность внешней синхронизации частот с целью подавления всплесков напряжений DC/DC-преобразователей
- Конфигурируемый выход с возможностью шунтирования каждого LDO-регулятора напряжения и использования исключительно DC/DC-преобразователя и фильтра
- Может использоваться совместно с проектами TIDA-01022 и TIDA-01028 для демонстрации эффекта, оказываемого на аналоговое аппаратное средство с частотой выборок 12,8 GSPS и полосой пропускания аналоговых сигналов 9 ГГц
- Даташит
- Схемотехника
- BOM
- Топология платы
Приёмник с РЧ-дискретизацией захватывает сигналы непосредственно в радиочастотном (РЧ) диапазоне. При работе в нескольких диапазонах требуемые сигналы не являются сверхширокополосными, однако они расположены далеко друг относительно друга в пределах всего спектра. Данный базовый проект захватывает сигналы в разных РЧ-диапазонах и преобразует их в сигналы основной полосы в цифровом виде.
В данном базовом проекте демонстрируется работа двухканального 14-битного приёмника ADC32RF80 со скоростью передачи данных 3 Гбит/с с РЧ-дискретизацией для использования в телекоммуникационных системах. В данном устройстве на каждом канале используются два цифровых преобразователя с понижением частоты (digital down converter, DDC). Данные DDC имеют коэффициенты децимации от 8 до 32 и включают в себя 16-битный генератор с численным управлением для преобразования принятого сигнала в сигнал основной полосы. Благодаря высокой частоте выборок ADC32RF80 данный базовый проект способен захватывать сигналы в большей части РЧ-спектра, в котором присутствуют сигналы из разных диапазонов и потенциальные нежелательные помехи. DDC выступает в качестве независимого смесителя сигналов из различных диапазонов и генерирует сигнал основной полосы. Децимация позволяет уменьшить скорость передачи выходного сигнала, а также произвести цифровую фильтрацию требуемого диапазона частот для подавления помех и увеличения отношения «сигнал-шум». Данная функция является критически важной для телекоммуникационных приёмников высокого класса, в которых требуется наличие широкого динамического диапазона.
Данный базовый проект имеет характер аппаратно-программного решения.

- Решение с цифровым преобразователем с понижением частоты и децимацией
- Конфигурация с подавлением помех
- Решение малошумящего приёмника с широким динамическим диапазоном и РЧ-дискретизацией
- Решение тактирования с низким уровнем фазового шума для АЦП с РЧ-дискретизацией
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект имеет характер аппаратно-программного решения.

- Представляет собой эффективное решение питания ЦАП с РЧ-выборками
- Обеспечивает оптимальные уровни всплесков напряжения и фазового шума
- Позволяет уменьшить площадь печатной платы
- Позволяет снизить общую стоимость использованных компонентов
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект имеет характер аппаратного решения.

- Малогабаритное решение, состоящее из комбинации устройств (его площадь немного больше, чем у устройства ISOW7842)
- Решение с одним источником питания (для работы интерфейса не требуется использование отдельного источника питания)
- Пониженная общая стоимость использованных в данном проекте компонентов
- Возможна работа с другими приёмопередатчиками с интерфейсом RS-232
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект имеет характер аппаратного решения.

- КПД источников питания увеличен более чем на 10%
- Потребляемая мощность снижена приблизительно на 900 мВт
- Уменьшенные габариты решения на базе DC/DC-преобразователя и уменьшенное общее количество использованных в нём компонентов по сравнению с решением на базе LDO-регулятора напряжения
- Обеспечивает поддержание уровня характеристик АЦП
- Поддерживает одно входное напряжение 5 В
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект имеет характер аппаратного решения.

- Диапазон частоты выходного сигнала от 3 ГГц до 12,5 ГГц
- Среднеквадратичное значение джиттера 40 фс при частоте 9 ГГц (также обеспечивается в диапазоне частот от 100 Гц до 100 МГц)
- Даташит
- Схемотехника
- BOM
- Топология платы
Базовый проект имеет характер аппаратно-программного решения.

- Два когерентных выходных сигнала с регулируемыми фазами
- Диапазон частоты выходных сигналов от 10 МГц до 15 ГГц
- Высокая выходная мощность
- Даташит
- Схемотехника
- Програмное обеспечение
- BOM
- Топология платы
Базовый проект имеет характер аппаратного решения.

- Подходит для применения с аппаратными средствами в составе ультразвуковых систем с входным напряжением 12 В
- Ограничение входного тока на уровне 4,2 А благодаря использованию устройства с технологией eFuse
- Способен питать восемь аналоговых аппаратных средств (AFE) с возможностью работы со 128 каналами (количество каналов масштабируемо) и поддержкой генерирования выходной мощности до 36 Вт
- Использование ИС связок из DC/DC-преобразователя и регулятора напряжения с низкой разницей между входным и выходным напряжениями (LDO) обеспечивает максимизацию эффективности LDO-регулятора напряжения путём установки входного напряжения LDO-регулятора напряжения на уровне, чуть превышающем разницу между входным и выходным напряжениями
- Использование сверхмалошумящих (среднеквадратичное значение амплитуды шума – 4,4 мкВ) LDO-регуляторов напряжения с высоким коэффициентом подавления пульсаций напряжения питания (PSRR) обеспечивает максимизацию разрешения аналого-цифрового преобразования
- Использование общего синхронизированного источника питания для всех AFE на одной печатной плате приёмопередающего устройства позволяет уменьшить площадь последней, а также снизить уровень шумов и обеспечить подавление ЭМП
- Даташит
- Схемотехника
- BOM
- Топология платы

- Даташит
- Схемотехника
- BOM
- Топология платы
- Тестирование

- Даташит
- Схемотехника
- BOM
- Топология платы

- Supports power levels for IEEE802.3bt Type 3
- Isolated diode rectified flyback design
- Built in hiccup mode protection for superior thermal performance during faults
- PD Advanced Startup for PWM controller
- Automatic Maintain Power Signature (MPS)
- Oring circuit for auxiliary power through AC/DC
- Даташит
- Схемотехника
- BOM
- Топология платы

- Даташит
- Схемотехника
- BOM
- Топология платы