forward

Сонары

Описание:

В базовом проекте PMP8709 представлен источник питания с универсальной топологией, который преобразует входное напряжение с диапазоном от 8 В до 32 В в выходное напряжение 13,5 В. Максимальное значение тока нагрузки составляет 2 А. На выходе данного проекта используются исключительно керамические конденсаторы.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Данный проект был собран и протестирован
  • Исключительно керамические конденсаторы на выходе
  • Широкий диапазон входного напряжения
  • Опциональная функция отключения устройства при пониженном входном напряжении

Документация:
  • Схемотехника
  • BOM
Описание:

Проект TIDA-00419 от TI представляет собой пример подсистемы приёмного тракта гидролокатора с использованием интегрированного аналогового аппаратного средства (Analog Front End, AFE) AFE5809. AFE5809 имеет 8 каналов для обработки аналоговых сигналов (МШУ + аттенюатор, управляемый напряжением + усилитель с программируемым КУ) и цифровой обработки (АЦП + цифровой демодулятор), благодаря чему достигается высокий уровень интеграции приёмного тракта системы и становится доступной высокоточная визуализация с помощью эхолокации в высококлассных гидролокационных системах. В данном базовом проекте демонстрируется подсистема гидролокатора с изменённой относительно AFE5809EVM схемой электрической принципиальной. Отчёт о результатах тестирований, прилагаемый к данному проекту, составлен на базе связки из полноценного AFE5809EVM, карты захвата ППВМ TSW1400EVM и их соответствующих программных графических интерфейсов пользователя, которая была организована с целью симуляции полноценного решения приёмного тракта, способного производить высокоточные измерения.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Возможность измерения сигналов гидролокатора в диапазоне частот 30 кГц – 32,5 МГц
  • Цифровой демодулятор для детектирования огибающей и формирования диаграммы направленности
  • Переменная частота выборок (диапазон 10 MSPS – 65 MSPS) с возможностью синхронизации с внешним тактовым сигналом
  • Переменный коэффициент усиления (диапазон 4 дБ – 54 дБ)
  • Переменный входной импеданс
  • Данный проект был протестирован и включает в себя опорные материалы, в том числе схему электрическую принципиальную и перечень элементов

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данное типовое решение предназначено для обеспечения питанием AVS ядра в Keystone Multicore DSP, в основном серии C66x. В серии C66x используется технология Smart Reflex, что позволяет DSP управлять собственным питанием. Данная возможность реализована с использованием синхронного понижающего преобразователя (TPS56121) с управлением выходным напряжением через LM10010. LM10010 принимает 6-ти или 4-х битный сигнал управления от DSP и подстраивает выходное напряжение TPS56121, который питает DSP. Высокая точность LM10011 (1.0%) позволяет сэкономить, сократив количество компонентов в цепи питания. Для процессоров, которым нужно определенное стартовое напряжения, LM10011 может быть настроен на старт с одного из 16 предустановленных параметров.

 

Возможности:

  • Выходная точность 1.0% (0°C to +100°C);
  • Выходная точность 1.25% (–40°C to +125°C);
  • Диапазон входного напряжения: +2.97 V to +5.5 V;
  • Настраиваемый VID формат (6/4 бит);
  • 16 предустановленных параметров старта;
  • Достаточная точность для поддержки пользовательского UVLO;
  • Протестированное решение включает в себя схему, файлы проекта печатной платы, перечень компонентов и результаты тестов.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Одноканальный источник тактовых импульсов нельзя использовать для тактирования нескольких тактовых входов в высокопроизводительных процессорных устройствах, например, таких как многоядерные ARM Cortex-A15 процессоры 66AK2Ex и AM5K2Ex, так как чрезмерная нагрузка, помехи от рассогласования и шумы негативно влияют на производительность. Однако этого можно избежать, используя несколько источников тактовых импульсов вместо одного. Этот дизайн демонстрирует генерирование тактовых сигналов для семейств 66AK2Ex и AM5K2Ex процессоров Keystone II с ядром ARM Cortex-A15 + DSP и многоядерных ARM процессоров путем использования дерева дифференциальных тактовых сигналов. Дизайн демонстрирует законченное решение для генерации всех необходимых тактовых сигналов для ядер и периферии SoC.

 

Возможности:

  • Дерево дифференциальных тактовых сигналов для многоядерных ARM Cortex-A15 систем на кристалле 66AK2Ex и AM5K2Ex;
  • Использование CDCM6208 для генерации всех необходимых тактовых сигналов, необходимых для ядер и периферии;
  • Графический интерфейс пользователя для управления регистрами;
  • Завершенный системный дизайн с принципиальной схемой, BOM, дизайн файлами и руководству по проектированию аппаратной части.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Устройства K2E требуют секвенсирования источников питания в определённом порядке. В данном проекте продемонстрирован метод секвенсирования питания для многоядерных процессоров семейств 66AK2Ex и AM5K2Ex с архитектурой KeyStone II  на базе ARM + ЦСП и только ARM с использованием UCD9090. UCD9090 представляет собой 10-шинное устройство секвенсирования и отслеживания питания с адресацией с интерфейсами PMBus / I2C. UCD9090 обеспечивает как секвенсирование, так и распределение по времени включения источников питания. В данном проекте демонстрируется конкретный пример реализации секвенсирования питания для платформы отладочного модуля K2E.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Базовая реализация секвенсирования источников питания для систем на кристалле (SoC) 66AK2Ex и AM5K2Ex
  • В данном проекте используется UCD9090 для секвенсирования и отслеживания источников девяти шин напряжения питания
  • В данном проекте используется программное обеспечение Fusion Digital Power Designer для настройки и программирования UCD9090
  • Полноценный базовый проект системы со схемой электрической принципиальной, перечнем элементов, файлами проекта и руководством по аппаратной части проекта, реализованный на платформе отладочного модуля K2E для тестирования и отладки

Документация:
  • Схемотехника
  • BOM
  • Топология платы

Сравнение позиций

  • ()