Терраэлектроника

ARM MPU with Integrated HIPERFACE DSL Master Interface Reference Design (TIDEP0035)

Implementation of HIPERFACE DSL Master protocol on Industrial Communication Sub-System (PRU-ICSS). The two wire interface allows for integration of position feedback wires into motor cable. Complete solution consists of AM437x PRU-ICSS firmware and TIDA-00177 transceiver reference design.

Возможности

Hiperface DSL master protocol with register compatible interface to existing FPGA IP core Programmable approach using ICSS_L concurrently with DS filter and Industrial Ethernet (Single Chip Drive) Internal and external sync pulse sources Supports cable length of up to 100 meter Line delay compensation 8x oversampling with sample edge detection Line diagnostics – quality monitor

Файлы

Схемы и диаграммы

Быстро получите общее представление о схемотехнике решения

Печатные платы и ПО

Ускорьте разработку по готовому дизайну

Спецификация (BOM)

Загрузите полный список требуемых компонентов.

ARM MPU with Integrated HIPERFACE DSL Master Interface Reference Design TIDEP0035

Заметили ошибку в работе сайта?
Скажите нам об этом