Ваш город: Москва
+7 (495) 221-78-04
+7 (812) 327-327-1
Терраэлектроника

Direct Down-Conversion System with I/Q Correction (TIDA-00078)

The I/Q Correction block implemented in the Field Programmable Gate Array (FPGA) of the TSW6011EVM helps users to adopt a direct down conversion receiver architecture in a wireless system. The I/Q correction block consists of a single-tap blind algorithm, which corrects the frequency-independent I/Q imbalance in a complex zero-IF receiver system. Along with the I/Q correction block, the FPGA includes a digital gain block, a digital power-measurement block, x2 of interpolation block, an I/Q offset correction block, and a quadrature mixing block.

Возможности

Direct Down conversion receiver signal chain with automatic IQ correction Includes TRF371125 IQ demod for direct conversion to baseband ADS5282 to capture the IQ receive signal for IQ processing Automatic blind IQ correction IP example provided on Altera Cyclone III FPGA

Файлы

Схемы и диаграммы

Быстро получите общее представление о схемотехнике решения

Печатные платы и ПО

Ускорьте разработку по готовому дизайну

Спецификация (BOM)

Загрузите полный список требуемых компонентов.

Direct Down-Conversion System with I/Q Correction TIDA-00078

Используемые компоненты


Производитель: Texas Instruments
CDCE62005RGZT CDCE62005RGZT Цена, руб. Срок поставки Укажите
кол-во:

5/10 Outputs Clock Generator/Jitter Cleaner with Integrated Dual VCO 48-VQFN -40 to 85
1010,00 r
от 4 шт. 862,00 q
от 8 шт. 791,00 q
На складе: 404 шт.

Заметили ошибку в работе сайта?
Скажите нам об этом