DE10-Lite Board (TERASIC TECHNOLOGIES L.L.C. (USA) )
DE10-Lite Board – отладочная плата на основе ПЛИС Altera MAX 10 FPGA. Плата использует максимум емкости MAX 10 FPGA, которая составляет 50К логических элементов (LE), и расположенный на кристалле АЦП. На DE10-Lite Board интегрированы USB-Blaster, SD RAM, акселерометр, выход VGA, разъем расширения 2 х 20 GPIO и совместимый с Arduino UNO R3 компактный разъем расширения. Комплект является идеальным системным решением для прототипирования промышленных, автомобильных, потребительских и многих других приложений.
Набор DE10 Lite содержит множество типовых проектов (reference design) и программных утилит, которые облегчают пользователям разработку их собственных приложений на основе этих проектных ресурсов. На базе этой отладочной платы можно разработать широкий спектр изделий различной степени сложности: от простых схем до мультимедийных проектов.
Рис. 1. Отладочная плата DE10-Lite Board
Рис. 2. Расположение компонентов на отладочной плате DE10-Lite Board. Вид сверху
Рис. 3. Отладочная плата DE10-Lite Board. Вид снизу
Рис. 4. Структурная схема отладочной платы DE10-Lite Board
Отличительные особенности:
-
ПЛИС FPGA:
- MAX10 10M50DAF484C7G,
- интегрирован сдвоенный АЦП,
- 50K программируемых логических элементов,
- 1,638 Kbit M9K памяти,
- 144 умножителя 18 × 18 бит,
- 4 PLL;
-
Programming and Configuration:
- на плате установлен USB Blaster (обычно с разъемом USB B);
-
Память:
- 64 MB SD RAM, 16-битная шина данных;
-
Датчик:
- акселерометр;
-
Разъемы расширения:
- один 2x20 GPIO разъем (уровни напряжения: 3.3 В),
- разъем Arduino Uno R3, включающий шесть каналов АЦП;
-
Дисплей:
- VGA;
-
Переключатели/ Кнопки/ Светодиоды/ 7-сегментный дисплей:
- 10 светодиодов,
- 10 ползунковых переключателей,
- 2 кнопки,
- 6-разрядный 7-сегментный дисплей;
-
Power:
- вход 5 В DC.
Комплектация:
- Отладочная плата DE10-Lite Board;
- Кабель USB AM – USB BM.
Документацию, программное обеспечение и ресурсы для разработок можно найти на сайте производителя.
DE10-Lite Board – отладочная плата на основе ПЛИС Altera MAX 10 FPGA. Плата использует максимум емкости MAX 10 FPGA, которая составляет 50К логических элементов (LE), и расположенный на кристалле АЦП. Комплект является идеальным системным решением для прототипирования промышленных, автомобильных, потребительских и многих других приложений.
*Информация о ценах и сроках поставки носит информационный характер. Офертой является только выставленный счет.