Отладочный комплект DE1-SoC для высокопроизводительных решений

DE1-SoC – отладочный комплект представляет собой мощную аппаратную платформу, построенную на основе ALTERA System-on Chip (SoC) FPGA, которая является комбинацией новейшего встроенного двухъядерного процессора Cortex-A9 и ведущей в отрасли программируемой логики. Теперь разработчики могут использовать мощь переконфигурируемой системы в сочетании с высокой производительностью и низким потреблением процессора. Системы на кристалле (SoC) от компании ALTERA интегрируют в себе процессор на основе ARM, интерфейсы, периферию и память, органически связанные с ПЛИС FPGA. Отладочная плата DE1-SoC включает в себя высокоскоростную память DDR3, аудио- и видео-интерфейсы, Ethernet и многое другое. Комплект содержит все компоненты, необходимые для его использования в сочетании с компьютером (операционной системой Microsoft Windows XP и выше).

Системы на кристалле (SoC) от компании ALTERA.

Структурная схема платы DE1-SoC

Структурная схема платы DE1-SoC.

Аппаратные особенности платы позволяют пользователю в кратчайшие сроки создать собственное решение в широком спектре применений: от простейших проектов со стандартной периферией до сложнейших мультимедийных проектов.

Отличительные особенности:

  • установлена микросхема Cyclone V SoC 5CSEMA5F31C6;
  • двухъядерный Cortex-A9 (HPS);
  • 85K элементов программируемой логики;
  • 4,450 Kbits встроенной памяти;
  • 6 фракционных ФАПЧ (Fractional PLLs);
  • 2 контроллера памяти;
  • установлена микросхема EPCQ256;
  • на плате установлен USB BlasterII;
  • 64 MB (32Mx16) SDRAM on FPGA;
  • 1GB (2x256Mx16) DDR3 SDRAM on HPS;
  • MicroSD Card Socket on HPS;
  • два порта USB 2.0 Host (ULPI интерфейс с USB разъемом типа A);
  • USB-UART (разъем microUSB type B);
  • 10/100/1000 Ethernet;
  • PS/2 mouse/keyboard;
  • IR Emitter/Receiver;
  • два 40-pin разъема расширения;
  • один 10-pin разъем ADC;
  • один LTC разъем (один последовательный периферийный интерфейс (SPI) Master , один I2C и один GPIO интерфейс);
  • 24-bit CODEC, линейный вход, линейный выход, вход микрофона;
  • TV Decoder (NTSC/PAL/SECAM) и входной TV разъем;
  • АЦП: разрядность 12 бит, 8 каналов, номинальная скорость выборки 1 MSPS;
  • входной диапазон аналогового сигнала 0 ~ 2.5 V или 0 ~ 5V (устанавливается программно);
  • 4 пользовательских ключа (FPGAx4);
  • 10 пользовательских выключателей (FPGAx10);
  • 11 светодиодов пользователя (FPGAx10; HPSx1);
  • 2 HPS кнопки сброса (HPS_RST_n and HPS_WARM_RST_n);
  • шестиразрядный семисегментный дисплей;
  • G-Sensor on HPS;
  • 12 V DC разъем питания.

Программное обеспечение, демопримеры, учебник пользователя и др. можно скачать с сайта производителя по ссылке

Анонс составил и подготовил
Шрага Александр,
a.shraga@terraelectronica.ru