Базовый проект ведущего устройства SPI с компенсацией задержки распространения сигнала(TIDEP0033)

 

Программируемый модуль реального времени, входящий в промышленную подсистему связи (PRU-ICSS), позволяет клиентам поддерживать приложения, чувствительные к формату реального времени, без использования FPGA, CPLDили ASIC.

В данном проекте TI демонстрируется реализация протокола ведущего устройства SPI с компенсацией задержки распространения сигнала в PRU-ICSS. Он поддерживает 32-битный протокол связи ADS8688 с частотой тактового сигнала SPIдо 16,7 МГц.

Данный базовый проект имеет характер программного решения.

Возможности

  • Протокол ведущего устройства SPI с регулируемой компенсацией задержки распространения сигнала (не требуется внешнее аппаратное обеспечение для компенсации задержки распространения сигнала)
  • До 16,7 МГц тактового сигнала SPI
  • Поддерживает протокол связи SPI ADS8688
  • Автоматическое измерение задержки распространения сигнала для известного отклика ведомого устройства
  • Данное программное обеспечение для PRU-ICSS проверено на работоспособность в TIDA00164 (ADS8688 и ISO7141CC) и содержит исходный программный код, описание реализации и руководство для начала работы

Файлы

Схемы и диаграммы

Быстро получите общее представление о схемотехнике решения

Спецификация (BOM)

Загрузите полный список требуемых компонентов.

Базовый проект ведущего устройства SPI с компенсацией задержки распространения сигнала TIDEP0033

Сравнение позиций

  • ()