Базовый проект синхронного понижающего преобразователя для применения с ЦП семейства IMVP6+ Atom от Intel(PMP5486)

Данный проект системы управления питанием ЦП семейства Atom IMVP6+ генерирует шину напряжения питания ядра процессора. Данный синхронный понижающий контроллер предназначен именно для питания мобильных процессоров семейства IMVP; в нём применена технология управления D-CAP+ от TI, благодаря которой удалось добиться уменьшения общего количества использованных в данном проекте компонентов, точности стабилизации выходного напряжения и увеличения скорости отклика на скачкообразные изменения нагрузки. В данном проекте также используется силовой блок семейства NexFET от TI с целью уменьшения общих габаритов решения.

Данный базовый проект имеет характер аппаратного решения.

Возможности

  • Поддержка входного напряжения с диапазоном до 15 В
  • Малогабаритное решение на двусторонней печатной плате: 0,985 дюйма x 0,5 дюйма
  • Малые времена нарастания и спадания сигналов для достижения высоких значений КПД
  • Данный проект оптимизирован под генерирование непрерывного выходного тока до 5 А
  • Малая амплитуда пульсаций выходного напряжения: 18 В
  • Данный базовый проект был собран и протестирован

Файлы

Схемы и диаграммы

Быстро получите общее представление о схемотехнике решения

Тесты и симуляция

Протестируйте плату по готовым тестам

Спецификация (BOM)

Загрузите полный список требуемых компонентов.

Базовый проект синхронного понижающего преобразователя для применения с ЦП семейства IMVP6+ Atom от Intel PMP5486

Сравнение позиций

  • ()