forward

Счетчик банкнот

Описание:
The TI Design TIDA-00289 proposes to integrate current control and plunger movement detection into the solenoid coil. Various applications in the field of industrial automation and material processing will benefit from up-to 70% reduced power consumption, accelerated process time, greatly simplified usage and enhanced monitoring capabilities.

Возможности:

PWM based current control optimizes power consumption for peak and hold time or according to fixed time settings 2 options for plunger movement detection: Back-EMF and Hall sensor based Automatic switchover from peak to hold current mode at the end of completion of plunger movement Activates alarm signal on detection of faulty plunger movement, under voltage or controller over temperature Complies with EN55011-Class A conducted emission limits

Возможность заказа
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Базовый проект TIDA-00382 на основе TCA5013 представляет собой подсистему для смарт-карт для электронных кассовых аппаратов, которая упрощает переход продукции клиентов на соответствие стандарту EMV. Базовый проект поддерживает одну пользовательскую карту, что позволяет TCA5013 детектировать введение и удаление карты. Пользовательская карта, также известная как чип-карта, содержит в себе информацию о пользователе электронного кассового аппарата (EPOS). Также базовый проект на основе TCA5013 содержит 3 слота под карты Модулей Защищённого Доступа (SAM). Карта SAM физически напоминает Модуль Идентификации Абонента (SIM), но содержит информацию об операциях на электронном кассовом аппарате.

Возможности:

  • Соответствует требованиям ISO7816-3, ISO7816-10 и EMV 4.3 (временны́е характеристики, электрический разряд, безопасность)
  • Автоматическое получение отклика на сброс (ATR) от карты типа 1 по ISO7816-10 для уменьшения необходимого для разработки программного обеспечения
  • 1 пользовательская карта + 3 слота для SAM
  • Защита от электростатического разряда 8 кВ по IEC 61000-4-2 на всех боковых выводах карты
  • Протестированный проект платы

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:

Референс дизайн, реализовывающий законченный 120 МГц широполосный оптический фронт-энд, заключающий в себе высокоскоростной трансимпедансный усилитель, дифференциальный усилитель и высокоскоростной 14-битный АЦП 160 MSPS с интерфейсом JESD204B. Дизайн включает в себя все необходимое программное и аппаратное обеспечение для оценки производительности системы по отклику на высокоскоростные оптические импульсы, генерируемые лазерным драйвером и диодом для решений, включающих оптическую временную рефлектометрию.

 

Возможности:

  • Оптический фронт-энд с демонстрацией производительности системы;
  • Высокоскоростная сигнальная часть с полосой пропускания более 120 МГц;
  • Высокоскоростной трансимпедансный усилитель для преобразования тока в напряжение, а также дифференциальный усилитель, управляющий высокоскоростным 14-битным АЦП;
  • Драйвер сверхбыстрого лазерного светодиода и лазерный светодиод для генерирования сигнала Tx;
  • Фронт-энд на основе лавинного фотодиода с высоковольтным источником питания на борту;
  • Гибкость и простота замены компонентов в оптической части, усилителе и АЦП.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Designers can save board space, cost and reduce power consumption by following DDR3 guidelines without VTT termination. This reference design shows how to do that with AM437x. This type of design is not for everyone as there are certain restrictions. Having short trace lengths, a maximum of two DDR3 parts and a balanced T-topology are must-have requirements; otherwise VTT termination guidelines should be followed.

Возможности:

System optimized DDR3/DDR3L design on Sitara AM437x processor with integrated DDR controller Optimized layout requires no VTT termination Two 4-Gbit DDR3 / DDR3L memories Up to 400 MHz clock (DDR-800 data rate) Complete sub-system reference with schematics, BOM, design files and HW User's Guide implemented on a fully assembled board developed for testing and validation.

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:
The USB 2.0 reference design guidelines are extremely important for designers considering USB2.0 electrical compliance testing. The guidelines are applicable to AM335x and AM437x but also generic to other processors. The approach taken for these guidelines is highly practical, without complex formulas or theory.

Возможности:

Sitara AM437x USB 2.0 High-Speed Port with Integrated High-Speed PHY transceiver Data transfer between USB devices with a line/bus speed up to 480 Mbps Best-practice layout design guidelines for High-Speed USB 2.0 layout Complete sub-system reference with schematics, BOM, design files and test data implemented on a fully assembled board developed for testing and validation.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Разработчикам, ищущим решение для организации интерфейса для двух камер, рекомендуется обратить внимание на эту схему. Интерфейс камер AM437x содержит параллельный порт, который может быть настроен как интерфейс для одной или двух камер. В режиме интерфейса для двух камер одновременно используются два входа для камер.

Возможности:

  • Одновременная работа 2-х SOC камер 2 мегапикс.;
  • Камеры подсоединяются к встроенному интерфейсу (VPFE) процессора Sitara AM437x;
  • Двухпортовый 8-битный интерфейс с BT656 или внешним синхронизирующим сигналом;
  • Поддержка форматов YUV422/RGB422, BT656 и RAW;
  • Полноценное решение, содержащее схемы, BOM, файлы разработки и HW;
  • Руководство пользователя реализовано для полностью собранной платы для тестирования и проверки.

Документация:
  • Схемотехника
  • BOM
Описание:

Емкостные сенсорные дисплеи, как правило, представляют более высокое качество и большие возможности для пользователей, чем традиционные дисплеи с резистивной сенсорной панелью. Этот референс дизайн показывает, как подключить емкостной сенсорный дисплей к процессору Sitara AM437x. Дисплей имеет встроенный контроллер сенсорной панели, который подключается к AM437x по интерфейсу I2C.

 

Возможности:

  • Цветной 7-дюймовый TFT LCD дисплей с емкостной сенсорной панелью;
  • WVGA 800x480 разрешение пикселей с 24-битным RGB интерфейсом;
  • LCD интерфейс, подключенный к встроенному DSS (Display Sub-System) Sitara AM437x процессора;
  • Емкостная сенсорная панель подключена к процессору Sitara AM437x по интерфейсу I2C;
  • 27 белых светодиодов для подсветки, управляются ШИМ контроллером TPS61081;
  • Необходимое питание для ЖК-дисплея обеспечивается линейным стабилизатором  TPS65105;
  • Полная опорная подсистема с принципиальной схемой, BOM, проектные файлы и руководство пользователя.

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:

Интерфейс QSPI в процессорах AM437x семейства Sitara позволяет разработчикам систем подключать к ним флэш-память NOR. Интерфейс имеет достаточную скорость для поддержки выполнения программы на носителе (execute-In-Place, XIP). Данный проект позволяет добиться гибкого подхода к разделению кода и снижению общей стоимости системы благодаря использованию недорогой NOR флэш- или DDR-памяти.

Данный базовый проект имеет характер программного решения.

Возможности:

  • 512-мегабитная флэш-память NOR, подключенная через интерфейс Quad-SPI к процессору AM437x семейства Sitara
  • 4-выводной интерфейс SPI с внешним сигналом выбора микросхемы
  • SPI MODE 3
  • Полноценный базовый проект подсистемы со схемой электрической принципиальной, перечнем элементов, файлами проекта, а также руководство пользователя по аппаратной части, реализованной на полностью смонтированной печатной плате, предназначенной для тестирования и проверок

Документация:
  • Схемотехника
  • BOM
Описание:
The Sitara AM437x simplified power sequence feature provides flexibility to power designers. This reference design implementation is a BOM-optimized discrete power solution for the AM437x processor with a minimal number of discrete ICs and basic feature set. The solution represents a baseline of a discrete power solution that can be extended for additional features and capabilities of the AM437x processor.

Возможности:

Simplified, BOM-optimized discrete power solution for the Sitara AM437x processor. AM437x includes an integrated LDO that simplifies processor power sequencing requirements. Systems without controlled power down can greatly benefit from this feature since the integrated LDO always ensures power up/down sequencing is met for VDDS and VDDSHVx supplies The TLV62565 step down converter provides the 3.3 volt supply and the TLV62080 provides the 1.1 volt supply. Two TLV702xx low drop out regulators (LDOs) provide the 1.5-V and 1.8-V supplies. TLV803M voltage supervisor keeps the processor in reset until all rails are operational and to reset the processor when input power is lost. This design is tested and includes schematics, BOM, design guide, and test data.

Документация:
  • Схемотехника
  • BOM
Описание:

Эта реализация режима низкого потребления энергии демонстрирует энергопотребление менее 0,1 мВт при сохранении поддержки регенерации памяти LPDDR2 ~1,6 мВт.

Решение состоит из процессора AM437x Sitara, памяти LPDDR2 и контроллера питания TPS65218. Оно оптимизировано для нового режима сохранения энергии совместно с поддержкой унаследованных режимов низкого энергопотребления.

Энергопотребление процессора минимизируется за счет полного отключения питания процессора, за исключением питания часов реального времени (RTC). Переход системы во включенное состояние может быть реализован с помощью одного интерфейсного сигнала (PMIC_PWR_EN), запрограммированного для регистра PMIC.

Возможности:

  • Режим ожидания для RAM с низким энергопотреблением:
    • AM437x в режиме RTC-only,
    • TPS65218 в состоянии ожидания,
    • саморегенерация LPDDR2;
  • Система может вернуться в состояние, которое было до включения ожидания
  • Потребление энергии в режиме RTC-only:
    • AM43x + TPS65218: < 0,1 мВт,
    • 2 ГБ LPDDR2 (тип.): 1,6 мВт;
  • События для перехода в/из режима ожидания:
    • программирование регистров RTC,
    • установка времени пробуждения RTC;
  • События возобновления работы:
    • срабатывание пробуждения RTC,
    • нажата кнопка PMIC или подача переменного напряжения;
  • Время возобновления работы:
    • задержка включения аппаратной части < 300 мсек.,
    • восстановление программного обеспечения в предшествующее ожиданию состояние < 1 сек. (в зависимости от используемого ПО);
  • Это решение протестировано и содержит схемы, BOMи руководство по разработке.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Высокопроизводительные процессоры TIAM57x на базе ARM® Cortex®-A15 так же содержат цифровые сигнальные процессоры (ЦСП, DSP) C66x. Эти ЦСП были разработаны для быстрой обработки большого потока данных, что часто требуется в индустриальных, автомобильных и финансовых приложениях. Применение технологии OpenCL в процессорах AM57x позволяет пользователю использовать всю вычислительную мощь ЦСП, применив привычную модель и язык программирования, при этом не обладая глубокими познаниями архитектуры ЦСП. Типовое решение TI TIDEP0046 реализует пример использования ЦСП для ускорения генерации очень длинной последовательности случайных чисел, используя стандартный C/C++ код.

Возможности:

  • Типовое решение TIDEP0046 от TI использует технологию OpenCL, что не требует от пользователя экспертных знаний в сфере цифровой обработки сигналов (DSP)
  • В решении использован пример реализации алгоритма Monte-Carlo для генерации случайных последовательностей Гаусса, который на C66x DSP работает быстрее, чем на ядре ARM Cortex-A15
  • Это законченное типовое решение с примером приложения, разработанное и протестированное с применением SDK процессора TI отладочного модуля TI AM57x, включающее исходный код приложения, схему, перечень компонентов и файлы проекта печатной платы

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:

Данный проект TI (TIDEP0047) является базовой платформой на основе процессора AM57x и интегральной микросхемы управления питанием (PMIC) TPS659037. Данный проект TI освещает такие важные вопросы проектирования, как организация питания и управление теплом, и методы решения соответствующих проблем в системах, базирующихся на AM57x и TPS659037. Он включает в себя справочные материалы и документацию по темам управления питанием, организации сети распределения мощности (PDN), управления теплом, а также оценки и анализа энергопотребления. 

Возможности:

  • Процессор AM57x с Dual ARM Cortex-A15, ДСП C66x, ARM Cortex-M4, графикой SGX544 и четырёхъядерным набором PRU-ICSS
  • PMIC TPS659037
  • Базовый проект для PMIC, PDN и управления теплом
  • Средство оценки мощности (PET) для оценки и анализа мощности и энергопотребления системы
  • Данный базовый проект протестирован и включает в себя аппаратное средство отладки (EVM), схемы электрические принципиальные, дизайн-файлы, перечни элементов, руководство и ссылки на несколько инструкций по применению, содержащих материалы данного проекта

Документация:
  • Схемотехника
  • BOM