forward

Мониторинг пациента

Описание:
PMP4369 converts 12V input voltage to negative 12V1.5A output with the high efficiency up to 90%@12Vin. Inverting Buck-Boost topology is adopted and echo mode step down converter TPS54340 is used in the design. The design limited in size within 33mmx33mm. The output ripple & noise is <50mV over range.
Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
PMP4370 converts 12Vdc voltage to non-isolate negative 5V5A. Full feature synchronous PWM buck controller TPS40170 and CSD87350 are combined together to achieve the inverting buck-boost topology. The efficiency is >92% @ full load. PMP4370 has extra low output ripple and noise(<20mV) that it can be used in noise sensitive application, like medical application.
Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Данное законченное решение - SpO2 пульсоксиметр в виде клипсы на палец, в котором сигнальные цепи, цепи питания и связь реализованы на базе компонентов от TI. Аналоговый интерфейс AFE4490 от TI позволит вам ускорить и упростить разработку пульсоксиметра и обеспечить высочайшее качество клинических измерений. Данное типовое решение так же включает полное описание BLE подключения для связи со смартфонами, планшетами и т. д.

 

Возможности:

  • AFE4490 позволяет подключить светодиоды и измерительный фотодиод пульсоксиметра
  • Алгоритм работы и калибровка данных реализованы на микроконтроллере MSP430F5528
  • BLE модуль на базе CC2541 от TI
  • Данное решение протестировано и включает в себя всё необходимое для полной разработки, включая схемы, файлы печатной платы и перечень компонентов

Возможность заказа
  • Заказать BOM
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Типовое решение для реализации миниатюрного пульсоксиметра, разработанного специально для клинических приложений. Небольшой размер модуля позволяет упростить проектирование системы пульсоксиметра.

Аналоговый входной интерфейс TI AFE4403 соединен со светодиодом и фотодатчиком, конструкция также включает в себя микроконтроллер для обработки информации от AFE. Эта разработка имеет такие же компактные размеры, как и TIDA-00010.

 

Возможности:

  • Поддержка измерения периферийного насыщения кислородом;
  • Использование AFE4403 и сторонних оптических датчиков для измерения насыщенности кислородом;
  • Микроконтроллер MSP430F5528 для стабильности алгоритма каждого измерения;
  • Конструкция испытана и содержит все необходимое для создания ваших конструкций, включая описания, схему, gerber-файлы и BOM.

Документация:
  • Схемотехника
  • BOM
Описание:

TIDA-00318 подходит для зарядки носимых устройств низкой мощности и состоит из Qi-совместимого беспроводного приемника (bq51003) и линейного зарядного устройства на 1 литий-ионную батарею. Имеет небольшие размеры (5х15 мм2), способен заряжать током от 10 мА до 250 мА, прекращая подачу питания при токе ниже 1 мА. Данная разработка рассчитана на ток зарядки 135 мА.

 

Возможности:

  • Небольшие размеры (5х15 мм2);
  • Регулируемый ток зарядки: 10~250 мА;
  • Поддержка 1 мА;
  • Прекращение зарядки;
  • Ток утечки аккумулятора <75 нА.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
This TPS65218-based reference design is a compact, integrated power solution for Xilinx® Zynq® 7010 SoC/FPGAs (out of the Zynq® 7000 series family of products). This design showcases TPS65218 as an all-in-one PMIC used to supply the five rails needed for powering the Zynq® 7010 SoC/FPGAs. The total board area needed for TPS65218, including passive components, to supply the five power rails to the Zynq® 7010 is just 1.594 in2. The TPS65218 has the flexibility to support either DDR3L or DDR3 memory. This power management IC can be run from a single 5V supply or from a single cell Li-Ion battery. This design is guaranteed to operate across an industrial temperature range (-40°C to 105°C).

Возможности:

Provides 5 supply rails to power the Zynq® 7010 in a compact 1.594 in2 area (includes passive components) TPS65218 offers 4 highly efficient DC-DC converters with integrated FETs and 1 adjustable general purpose LDO Includes an integrated, programmable sequencer for flexible power-up sequencing On-chip GPIOs can be programmed to power sequence additional discrete components, if needed Qualified for Industrial Applications (-40C to 105C) This design includes a test report, an EVM guide, and design files to help accelerate the evaluation process

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Базовый проект TIDA-00623 представляет собой практическую реализацию беспроводной передачи энергии на площади всего лишь в 1 квадратный дюйм. В данном решении используются цифровой чип BQ500511 и аналоговое аппаратное решение передатчика Gen3, что позволяет совместить простоту использования данного решения с высоким качеством продукции при конкурентном уровне его стоимости. Данный проект можно использовать в качестве отправной точки или прототипа в таких применениях, как персональная электроника, промышленные и медицинские системы.

 

Возможности:

  • Беспроводной передатчик энергии на 5 Вт
  • Решение с суммарной площадью 1 квадратный дюйм и диаметром 28 мм
  • Соответствует требованиям спецификации Консорциума Беспроводной Передачи Энергии V1.2 типа A5 и A11
  • Недорогое решение на основе 2 МС
  • Низкое энергопотребление системы в режиме ожидания на уровне всего лишь 30 мВт
  • Пиковое значение КПД 75 %

Документация:
  • Схемотехника
  • BOM
Описание:

TIDC-BLUETOOTH-LOW-ENERGY-LONG-RANGE – это решение для Bluetooth Smart приложений с высокой дальностью действия. Используется расширитель диапазона CC2590 для увеличения выходной мощности и улучшения чувствительности, тем самым позволяя добиться большей дальности действия.

Возможности:

  • Используется экономичная технология Bluetooth для приложений с высокой дальностью действия;
  • Подключение ваших разработок к интернету вещей (IoT);
  • Беспроводные обновления оборудования для телефонов/планшетов;
  • Использование смартфона взамен локального дисплея для:
    • получения большей информации, истории и т.д.,
    • более интуитивно понятной настройки и конфигурирования;
    • простого удаленного доступа к данным,
    • персональных операторских/пользовательских настроек и конфигурирования;
  • Эта схема протестирована и включает встроенное ПО, графический интерфейс, демо и руководство по началу работы.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Designers can save board space, cost and reduce power consumption by following DDR3 guidelines without VTT termination. This reference design shows how to do that with AM437x. This type of design is not for everyone as there are certain restrictions. Having short trace lengths, a maximum of two DDR3 parts and a balanced T-topology are must-have requirements; otherwise VTT termination guidelines should be followed.

Возможности:

System optimized DDR3/DDR3L design on Sitara AM437x processor with integrated DDR controller Optimized layout requires no VTT termination Two 4-Gbit DDR3 / DDR3L memories Up to 400 MHz clock (DDR-800 data rate) Complete sub-system reference with schematics, BOM, design files and HW User's Guide implemented on a fully assembled board developed for testing and validation.

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:
The USB 2.0 reference design guidelines are extremely important for designers considering USB2.0 electrical compliance testing. The guidelines are applicable to AM335x and AM437x but also generic to other processors. The approach taken for these guidelines is highly practical, without complex formulas or theory.

Возможности:

Sitara AM437x USB 2.0 High-Speed Port with Integrated High-Speed PHY transceiver Data transfer between USB devices with a line/bus speed up to 480 Mbps Best-practice layout design guidelines for High-Speed USB 2.0 layout Complete sub-system reference with schematics, BOM, design files and test data implemented on a fully assembled board developed for testing and validation.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Разработчикам, ищущим решение для организации интерфейса для двух камер, рекомендуется обратить внимание на эту схему. Интерфейс камер AM437x содержит параллельный порт, который может быть настроен как интерфейс для одной или двух камер. В режиме интерфейса для двух камер одновременно используются два входа для камер.

Возможности:

  • Одновременная работа 2-х SOC камер 2 мегапикс.;
  • Камеры подсоединяются к встроенному интерфейсу (VPFE) процессора Sitara AM437x;
  • Двухпортовый 8-битный интерфейс с BT656 или внешним синхронизирующим сигналом;
  • Поддержка форматов YUV422/RGB422, BT656 и RAW;
  • Полноценное решение, содержащее схемы, BOM, файлы разработки и HW;
  • Руководство пользователя реализовано для полностью собранной платы для тестирования и проверки.

Документация:
  • Схемотехника
  • BOM
Описание:

Емкостные сенсорные дисплеи, как правило, представляют более высокое качество и большие возможности для пользователей, чем традиционные дисплеи с резистивной сенсорной панелью. Этот референс дизайн показывает, как подключить емкостной сенсорный дисплей к процессору Sitara AM437x. Дисплей имеет встроенный контроллер сенсорной панели, который подключается к AM437x по интерфейсу I2C.

 

Возможности:

  • Цветной 7-дюймовый TFT LCD дисплей с емкостной сенсорной панелью;
  • WVGA 800x480 разрешение пикселей с 24-битным RGB интерфейсом;
  • LCD интерфейс, подключенный к встроенному DSS (Display Sub-System) Sitara AM437x процессора;
  • Емкостная сенсорная панель подключена к процессору Sitara AM437x по интерфейсу I2C;
  • 27 белых светодиодов для подсветки, управляются ШИМ контроллером TPS61081;
  • Необходимое питание для ЖК-дисплея обеспечивается линейным стабилизатором  TPS65105;
  • Полная опорная подсистема с принципиальной схемой, BOM, проектные файлы и руководство пользователя.

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:

Интерфейс QSPI в процессорах AM437x семейства Sitara позволяет разработчикам систем подключать к ним флэш-память NOR. Интерфейс имеет достаточную скорость для поддержки выполнения программы на носителе (execute-In-Place, XIP). Данный проект позволяет добиться гибкого подхода к разделению кода и снижению общей стоимости системы благодаря использованию недорогой NOR флэш- или DDR-памяти.

Данный базовый проект имеет характер программного решения.

Возможности:

  • 512-мегабитная флэш-память NOR, подключенная через интерфейс Quad-SPI к процессору AM437x семейства Sitara
  • 4-выводной интерфейс SPI с внешним сигналом выбора микросхемы
  • SPI MODE 3
  • Полноценный базовый проект подсистемы со схемой электрической принципиальной, перечнем элементов, файлами проекта, а также руководство пользователя по аппаратной части, реализованной на полностью смонтированной печатной плате, предназначенной для тестирования и проверок

Документация:
  • Схемотехника
  • BOM
Описание:

Этот интерфейс для камер подключается к 10-битному параллельному интерфейсу AM335x контроллера памяти общего назначения (GPMC) 16-битной шины данных. Это решение потребляет на 150 мВт меньше по сравнению с типовыми USB решениями и идеально подходит для портативных терминалов, карманных компьютеров, портативных потребителей, промышленных КПК и др. 

Это решение основано на сенсоре камеры QuickLogic 3.1 Мпикс. (Aptina 3.1 Мпикс.), подсоединенному к плате расширения. Они совместно подключаются к платформе BeagleBone.

BeagleBone с QuickLogic 3.1 Мпикс. камерой доступны для покупки. Больше информации о QuickLogic здесь: http://www.quicklogic.com

Больше информации о BeagleBone здесь: http://www.ti.com/tool/beaglebn

Больше информации о камере QuickLogic 3.1 Мпикс. с платой BeagleBone, включающей файлы разработки и ПО: http://www.quicklogic.com/solutions/reference-designs/ti-sitara-beaglebone-camera-cape/

 

Возможности:

  • Поддержка камер до 5 Мпикс. с частотой 10 кадров/сек. с DMA;
  • Частота до 30 кадров/сек. при разрешении VGA (640х480);
  • Снижает потребляемую мощность системы до 150 мВт;
  • Простое ПО для OEM 6х6 non-HDI;
  • Это пример реализации подсистемы, включающий схемы, BOM, gerber-файлы и другие файлы разработки.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The Sitara AM437x simplified power sequence feature provides flexibility to power designers. This reference design implementation is a BOM-optimized discrete power solution for the AM437x processor with a minimal number of discrete ICs and basic feature set. The solution represents a baseline of a discrete power solution that can be extended for additional features and capabilities of the AM437x processor.

Возможности:

Simplified, BOM-optimized discrete power solution for the Sitara AM437x processor. AM437x includes an integrated LDO that simplifies processor power sequencing requirements. Systems without controlled power down can greatly benefit from this feature since the integrated LDO always ensures power up/down sequencing is met for VDDS and VDDSHVx supplies The TLV62565 step down converter provides the 3.3 volt supply and the TLV62080 provides the 1.1 volt supply. Two TLV702xx low drop out regulators (LDOs) provide the 1.5-V and 1.8-V supplies. TLV803M voltage supervisor keeps the processor in reset until all rails are operational and to reset the processor when input power is lost. This design is tested and includes schematics, BOM, design guide, and test data.

Документация:
  • Схемотехника
  • BOM
Описание:

Эта реализация режима низкого потребления энергии демонстрирует энергопотребление менее 0,1 мВт при сохранении поддержки регенерации памяти LPDDR2 ~1,6 мВт.

Решение состоит из процессора AM437x Sitara, памяти LPDDR2 и контроллера питания TPS65218. Оно оптимизировано для нового режима сохранения энергии совместно с поддержкой унаследованных режимов низкого энергопотребления.

Энергопотребление процессора минимизируется за счет полного отключения питания процессора, за исключением питания часов реального времени (RTC). Переход системы во включенное состояние может быть реализован с помощью одного интерфейсного сигнала (PMIC_PWR_EN), запрограммированного для регистра PMIC.

Возможности:

  • Режим ожидания для RAM с низким энергопотреблением:
    • AM437x в режиме RTC-only,
    • TPS65218 в состоянии ожидания,
    • саморегенерация LPDDR2;
  • Система может вернуться в состояние, которое было до включения ожидания
  • Потребление энергии в режиме RTC-only:
    • AM43x + TPS65218: < 0,1 мВт,
    • 2 ГБ LPDDR2 (тип.): 1,6 мВт;
  • События для перехода в/из режима ожидания:
    • программирование регистров RTC,
    • установка времени пробуждения RTC;
  • События возобновления работы:
    • срабатывание пробуждения RTC,
    • нажата кнопка PMIC или подача переменного напряжения;
  • Время возобновления работы:
    • задержка включения аппаратной части < 300 мсек.,
    • восстановление программного обеспечения в предшествующее ожиданию состояние < 1 сек. (в зависимости от используемого ПО);
  • Это решение протестировано и содержит схемы, BOMи руководство по разработке.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The Multi-Parameter Bio-signal Monitor (MPBSM) is a proof-of-concept Evaluation Module (EVM) that is capable of measuring three of the four primary vital signs. The MPBSM proof of concept can directly measure Electrocardiogram (ECG), Galvanic Skin Response (GSR), and skin temperature. The MPBSM proof of concept can also indirectly measure heart rate, respiration rate, cadence, step count, and sweet-loss rate.

Возможности:

Highly integrated smart patch allows patients self-service monitoring of vital data Capable of acquiring ECG, Respiration, GSR, Motion and temperature signals NFC-enabled real-time bidirectional communication Ultra Low power desing, battery powered for continous data logging. This circuit design includes FW, Android App, HW design files, and User's Guide

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Battery-less sensor measurements that utilize energy harvesting from the RF field can be implemented in applications ranging from medical, health and fitness, and industrial where instantaneous measurements are required and a battery is not feasible or desired. This design implements a single chip NFC/RFID field powered temperature sensor system with the RF430FRL152H.

Возможности:

No batteries required Single chip design ADC configuration is ""over the air"" Minimal external components Different antenna configurations allow many form factors This design has been tested and includes an application report, schematic/PCB design files and software. Sample code described in this design can be downloaded from the design guide Design Guide: http://www.ti.com/lit/zip/slac692

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
Описание:
This reference design demonstrates how to implement and interface Non Volatile Memory and SDRAM to the performance microcontroller TM4C1294NCPDT in TM4C product family. The implementation is made possible by using the EPI Interface of the Microcontroller to interface a 256Mbit SDRAM at 60MHz and QSSI Interface at 60MHz for Non Volatile Memory's like SD Card and Quad Serial Flash which allows developers to expand code and data space above the maximum Internal Memory of the TM4C1294 microcontroller.

Возможности:

Extend the useable memory space to 512Mbit, 16-bit SDRAM with the 60MHz External Peripherial Interface (EPI) for high memory throughput and footprint applications Designed for (formerly Tiva MCU) EK-TM4C1294XL Connected LaunchPad http://www.ti.com/tool/ek-tm4c1294xl Implements Serial Interface boot loaders for SD Card or Quad Serial Flash Non Volatile Memory Additional Support for Quad Serial Flash Mode command for custom implementation of Bare Metal External Memory Loggers Source code contains project examples for Code Composer Studio

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This Verified Design outlines a hardware pace detection solution for ECG using slope detection. The circuit is designed to work smoothly with the ADS1298 through the PACEOUT pins from the ADC directly feeding the input of the pace detection circuit. When a pace signal is detected, the output from the circuit is designed to latch a logic signal high to be read from a GPIO. See more TI Precision Designs

Возможности:

Monitors for Signal from Pacemaker using slope detection Outputs and latches an logic pin which can be monitored using a GPIO Single Supply Solution Designed to mate with ADS1298ECG-FE board This Verified Design Includes Theory Component Selection TINA-TI Simulation Schematics and PCB Layout Verification and Measured Performance Modification Options

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Этот проверенный дизайн от TI предоставляет теоретические основы, выбор элементной базы, симуляцию, дизайн печатной платы, а также результаты измерений для схемы преобразования нессиметричного входа в дифференциальный выход, который преобразует нессиметричный вход от +0.1 В до +2.4 В в дифференциальный выход ± 2.3 В для однополярного источника питания + 2.7 В. Выходной диапазон целенаправленно ограничен, чтобы увеличить линейность. Схема состоит из 2-х усилителей. Один усилитель действует как буфер и создает напряжение Vout +. Второй усилитель инвертирует вход и добавляет референсное напряжение для генерации Vout-. Оба Vout + и Vout- в диапазоне от 0.1 В to 2.4 В. Разница Vdiff - это разница между Vout + и Vout-. Это делает дифференциальный выходной диапазон напряжения +2.3 В. 

 

Возможности:

  • Узкополосный сигнал 100 кГц;
  • Низкое энергопотребление 100 мА;
  • Некалиброванная ошибка ±0.1% FSR Vdiff;
  • Калиброванная ошибка ±0.01% FSR Vdiff;
  • Преобразовывает вход 0.1 В - 2.4 В в выход ± 2.3 В при + 1.25 В.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы