forward

Campus and Branch Switches

Описание:
The PMP10520 reference design provides all the power supply rails (1V/20A, 1.2V/30A, 1.8V/4A) necessary to power the multi-gigabit transcievers (MGT) in Xilinx's Virtex® Ultrascale™ FPGAs. This design uses a 5V input and has a PMBus interface for current and voltage monitoring, margining, timing delays, and fault monitoring. It uses both TPS544C20 and TPS544B20 which feature internal current sensing and eliminate the need for an external current sense resistor. This design also meets Xilinx's low output voltage ripple requirements of the MGT rails.

Возможности:

Provides all the power rails needed to power MGT rails in a Xilinx Virtex® Ultrascale™ FPGA Design optimized to support a 5V input Low output voltage ripple < 10mV On board power up and power down sequencing using LM3880 POL's include integrated PMBUS interface with output voltage and current reporting MGTAVCC and MGTAVTT have lossless MOSFET current sensing, eliminates need for sense resistor

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
The PMP10555 reference design provides all the power supply rails necessary to power Xilinx® Ultrascale® 16nm family of FPGAs/SoCs in a mobile radio basestation application. This design uses a PMBus compatible 20A integrated FET buck converter for the core and two multi-output buck regulator ICs to provide the remaining supplies necessary rails to power the FPGA. It also features two LM3880's for flexible power up and power down sequencing. This design uses a 12V input.

Возможности:

•Provides all the power supply rails needed for a Xilinx® Ultrascale® Series FPGA for a mobile radio basestation •Design optimized to support a 12V input •PMBUS interface with output voltage and current reporting for the core voltage •On board power up and power down sequencing •Voltage margining at the core voltage Provides all the power supply rails needed for a Xilinx® Ultrascale® Series FPGA for a mobile radio basestation Design optimized to support a 12V input PMBUS interface with output voltage and current reporting for the core voltage On board power up and power down sequencing Voltage margining at the core voltage

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The PMP10600.1 reference design provides all the power supply rails necessary to power Xilinx® Zynq® 7000 series (XC7Z015)FPGA. This design uses several LMZ3 series modules, LDOs, and a DDR termination regulator. It also features one LM3880 for power up and power down sequencing. This design uses a 12V input.

Возможности:

Provides all the power supply rails needed for a Xilinx® Zynq® 7000 series (XC7Z015) Design optimized to support a 12V input On board power up and power down sequencing Supports DDR3 memory device Module design for ease of use

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The PMP10613 reference design provides all the power supply rails necessary to power Xilinx® Zynq® 7000 series (XC7Z045) FPGA. This design uses several LMZ3 series modules, LDOs, and a DDR termination regulator to provide all the necessary rails to power the FPGA. It also features one LM3880 for power up and power down sequencing. This design uses a 12V input.

Возможности:

Provides all the power supply rails needed for a Xilinx® Zynq® 7000 series (XC7Z045) Design optimized to support 12V input On board power up and power down sequencing Supports DDR3 memory device Module design for ease of use

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The PMP10630 reference design is a complete high density power solution for Xilinx® Kintex® UltraScale™ XCKU040 FPGA. This design uses an optimal combination of SIMPLE SWITCHER® modules and LDOs to provide all the necessary voltage rails in a small solution size of 36 x 43 mm (1.4 x 1.7 inch). The design includes the LMZ31704 LMZ3 series module to power the core rail and three LMZ21700/1 Nano series modules. The design manages the proper power sequencing using LM3880 sequencer, and it also has an optional DDR3 memory power supply featuring the LP2998 DDR termination regulator. The reference design takes 12V DC input voltage, and the total output power is 6W.

Возможности:

Complete power solution for Xilinx® Kintex® UltraScale™ XCKU040 FPGA Ease of design and high density with SIMPLE SWITCHER® power modules Simple and flexible power sequencing with LM3880 Compact solution size, 1.4 x 1.7 inch (36 x 43 mm) Provide DDR3 termination power with LP2998 The reference board is tested, and the test report and design files are included

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The PMP10962 reference design is a 3-phase PMBus converter for high current ASIC core rail regulation. It employs DCAP+ control for fast transient response and TI's proprietary AutoBalance for tight steady and dynamic phase-to-phase current balance. It drives three TI NexFET smart power stages for high power density and efficiency. It easily scales-up/scales-down to meet a wide load range. PMBus capability and on-board NVM enable easy design, configuration, and customization, with telemetry of output voltage, current, temperature, and power.

Возможности:

Modular 1V/90A PoL in 1.8" by 1.1" size (45.7mm x28.6mm) High efficiency 90% at 1V/90A, 500kHz, 10Vin Accurate current reporting with CSD95372B (3% at 90A) Combined ripple and transient response within +/-2% Scalable 1, 2, 3 or 4 phase operation Full PMBus telemetry of output voltage, current, power and temperature

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:
PMP11184 is a chipset solution for high current ASIC core rail regulation. It utilizes TPS53647 4-phase controller for 120A high current rail, which employs DCAP+ control for fast transient response and TI's proprietary AutoBalance for tight steady and dynamic phase-to-phase current balance. It also utilizes TPS40428 dual controller for dual 30A rails. Both controllers drive TI NexFET smart power stages for high power density and efficiency. PMBus capability and on-board NVM enable easy design, configuration, and customization, with telemetry of output voltage, current, temperature, and power.

Возможности:

Detached layout enables flexible placement High efficiency 91% at 1V/120A, 300kHz, 12Vin Excellent thermal performance (72C FET temperature at full load with 200LFM air flow) Combined ripple and transient response within +/-2%. Full PMBus telemetry of output voltage, current, power and temperature

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:
The PMP11312 reference design is a 4-phase PMBus converter for high current ASIC core rail regulation. It utilizes TPS53647 4-phase controller for 120A high current rail, which employs DCAP+ control for fast transient response and TI's proprietary AutoBalance for tight steady and dynamic phase-to-phase current balance. TPS53647 drives TI NexFET smart power stages for high power density and efficiency. Optimized layout and improved board stack-up (8-layer, 2oz-copper) achieve higher efficiency and higher power density. PMBus capability and on-board NVM enable easy design, configuration, and customization, with telemetry of output voltage, current, temperature, and power.

Возможности:

Compact modular layout in 0.95"x2.3" (24.1mmx58.4mm) High efficiency 91.7% at 1V/120A, 300kHz, 12Vin Excellent thermal performance (53C FET temperature at full load with 200LFM air flow) Combined ripple and transient response around +/-1.7% Full PMBus telemetry of output voltage, current, power and temperature

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:
The PMP11328 is a high power density 30A PMBus power supply meeting the Xilinx Ultrascale+ ZU9EG FPGA core rail power specifications for Base Station Remote Radio Unit (RRU) applications. The power supply regulates 0.85V for the core rail at 25A in 55mm x 40mm total power supply PCB area. PMBus capability enables easy programming, and custom configuration of the power supply through on-board Non-Volatile Memory (NVM), as well easy Adaptive Voltage Scaling (AVS), and Voltage Margining. The power supply also enables monitoring of the output voltage, current, and external hot spot temperature through PMBus. Overall ±3% tolerance is met while efficiency is >82%.

Возможности:

12V input, 0.85V/25A PoL in 40mm x 55mm PCB area High efficiency >82% at 0.85V/25A, 500kHz Adaptive Voltage Scaling (AVS), Voltage Margining, and Output Voltage/Current/Temperature monitoring through PMBus and TI's Fusion GUI 4W Power Loss at 12VIN, 0.85V/25A 12mV overshoot/undershoot during a 8A load transient at 10A/µs ±3% total load regulation (AC and DC)

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:
PMP11399 is a complete PMBus power system for 3 ASIC/FPGA cores, DDR3 core memory, VTT termination, and auxiliary voltages commonly found on high-performance Ethernet Switches. The hardware is accompanied by a GUI that allows the user to perform real-time configuration and monitoring of the power supplies.

Возможности:

12V / 300W system power solution with nine point-of-load buck converters PMBus communication configures hot-swap, SWIFT buck converters, multiphase PWM controller, and power sequencer/supervisor High-density power conversion utilizing Inductor On Top of IC layouts Voltage margining through PMBus and PWM UCD90240 GPIs allow for event-based power supply control

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:
PMP11438 is a vehicle used to compare three different power solutions for converting a 12V bus to 1.2V at 6-10A. The 1.2V output voltage is applicable to DDR4 memory applications. Each solution offers an advantage in either full load efficiency, light load efficiency, density, height, transient response, or some combination of these.

Возможности:

Two 1.2V/10A power converters and one 1.2V/6A converter Switched-capacitor buck converter, multi-phase buck converter, and single POL buck converter Light-Load efficiency available in all solutions Solutions with sub 2mm height On-board transient testers for controlled, high slew rate transient loads

Документация:
  • Схемотехника
  • BOM
Описание:
The TPS543C20 is a highly integrated, synchronous buck converter tailored for high density power solutions wich features high performance integrated MOSFETs with very low RDSon to achieve high efficiency. This converter enables the design of a 1V, 20A power supply capable of acheiving efficiency >88% at full load. The differentially enhanced control loop requires no external compensation, reducing the number of components necessary for optimal performance.
Возможности:

Integrated power stage using NexFET technology with very low RDSon, >88% efficiency at 20A load current Selectable voltage reference and programmable switchinig frequency allowing for great design flexibility Differentially enhanced control loop requiring no external compensation Temperature rise < 17o at full load, no forced air Total solution size < 35cm2

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design focuses on providing a compact, high-performance, multiphase solution suitable for powering Intel® Stratix® 10 GX field-programmable gate arrays (FPGAs) with a specific focus on the SG2800-I1V variant. Integrated PMBus™ allows for easy output voltage setting and telemetry of key design parameters. The design enables programming, configuration, Smart VID adjustment, and control of the power supply, while providing monitoring of input and output voltage, current, power, and temperature. TI's Fusion Digital Power™ Designer is used for programming, monitoring, validation, and characterization of the FPGA power design.
Возможности:

4-phase power supply 0.9V/140A Stratix 10 GX PMBus programming of Vout, and Voltage Margining for Arria Smart VID, 10mV per step PMBus monitoring of Input/Output Voltage, Current, Power, and Temperature 90% efficiency at 12VIN, 0.9V/60A

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design provides a universal AC input, 30W PSE solution for Power Over Ethernet. The UCC28700 uses primary side regulation to create an isolated 54V rail at low cost. The TPS23861 injects the 54V rail onto the ethernet cable.
Возможности:

Single port PSE solution for power over ethernet Over 90% efficiency at full load, low standby power Primary side regulation reduces cost 1oz, 2-layer board measuring 90mm x 50mm size

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The PMP20588 reference design utilizes the TPS23861 PSE controller to implement a single port Type 2 PoE PSE. An isolated flyback converter, utilizing the LM5022 current mode PWM controller, accepts a 12Vdc/24Vac input and provides a 55Vdc/600mA output source for the PSE. It is ideally suited for any Type 2 (30W) PoE PSE application.
Возможности:

Fully autonomous, no digital interface required 12Vdc or 24Vac input provides versatility 1500VRMS isolation from input to PSE output Port ON status LED

Документация:
  • Схемотехника
  • BOM
Описание:
The PMP21064 reference design is designed using the TPS544B20 for a 15A point-of-load converter in a tiny 0.575"x0.85" solution size (14.6mmx21.6mm). TPS544B20 fully integrates a 20A buck regulator into a small 5mmx7mm QFN package. It features DCAP2 featuring fast dynamic response and is equipped with PMBus capability. The PMP21064 has a size-optimized layout. It is a tiny 15A building block with high efficiency, fast dynamic response and ideal for design reuse.
Возможности:

7V to 14V in, 1V/15A out Full load efficiency 86.3% at 12Vin, 300kHz Fast dynamic transient response +1.1% with 25% load step Total solution size: 0.575" x 0.85" (14.6mm x 21.6mm) Size optimized for design reuse PMBus enabled margining and sequencing

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
This reference design demostrates full-function 1.2KW triple-rail digital power supply solution for telecom application. The input range is 36-60Vin and outputs are two 48V10A(Full bridge) and one 5.5V30A(active clamp). Synchrounous rectifiers are used in the design and the overall efficiency is up to 92%@full load. The full-feature digital solution includes soft start, power up/down sequencing,fast response to input dip, protection features as OVP, OCP, OTP and input UVLO. Other devices like LM34927, UCC27324, UCC27201 are also used to provide bias supply and drive the FETs.
Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The PMP4486 is a GaN-based reference design solution for telecom and computing applications. The GaN module LMG5200 enables a high efficiency single stage conversion with an input range from 36 to 60V down to 29V, 12V and 1.0V. This design shows the benefits of a GaN based design with high integration and low switching losses. A low cost ER18 planar PCB transformer is embedded on the board. The design was achieved in a compact form factor (56mmX86mmX16mm).
Возможности:

Extra high efficiency up to 98.4% High operating frequency for small size Ease of design using LMG5200 GaN FET module Full digital control with UCD3138A enable flexible design S.R buck topology and half-bridge current-doubler

Документация:
  • Схемотехника
  • BOM
Описание:
The PMP4497 is a GaN-based reference design solution for the Vcore such as FPGA, ASIC applications. With high integration and low switching loss, the GaN module LMG5200 enables a high efficiency single stage from 48V to 1.0V solution to replace the traditional 2-stage solution. This design shows the GaN performance and the system advantages, compared with the 2-stages solution. A low cost ER18 planar PCB transformer is embedded on the board. The design was achieved in a compact form factor (45mm*26mm*11mm). The size could be further reduced by optimizing frequency and components.
Возможности:

LMG5200 GaN FET module Single stage Half-Bridge Current-Doubler topology Extra high Efficiency up to 89.9% with full load @48Vin DCAP+ Controlling with the TPS53632G Compact size: 45mm*26mm*11mm

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
This power supply design is used as the main power converter for the Altera Arria GX II FPGA. The input voltage can support adapters up to 20V. The TPS40061 is used to generate 12V @ 7.5A. The TPS54550 is used for 3.3V @ 4.5A.
Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
70Amps/100Amax high current ASIC core supply, four phases w/ 2x TPS40140, for use with 12V bus system
Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

PMP6776 – недорогой неизолированный синхронный понижающий источник питания. Дизайн использует синхронные понижающие преобразователи TPS56121 и TPS54620 и понижающие переключатели TPS54425 и TPS54225 для генерирования 7 выходов. Входной диапазон питания 10,8…13,2 В, выходные напряжения 1В @ 6А, 1.5В @ 4А, 1.8В @ 6А, 2В @ 2А, 2.5В @ 8А, 3.3В @ 8А, 1.2В @ 4А.

 

Возможности:

  • Диапазон входных напряжений: 10.8…13.2В, поддержка 4,5В…14,5В;
  • Все 7 DC-DC преобразователей расположены на односторонней PCB в форм-факторе 3,5”x3,5”;
  • Дизайн отвечает требованиям по сиквенированию питания;
  • Керамические конденсаторы на входе и выходе для экономии пространства и стоимости;
  • Полностью протестированное решение

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В Xilinx выбрали TI для реализации данного решения для питания ППВМ семейства Zynq (а также других аналоговых решений от TI). Вы найдёте схему электрическую принципиальную и перечень элементов для решения, которое использовали в Xilinx в наборах для разработки.

Данный базовый проект имеет характер аппаратного решения.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Xilinx выбрала TI в качестве разработчика системы питания для ППВМ семейства Virtex 7 (наряду с другими аналоговыми решениями от TI). В данном проекте Вы найдёте схему электрическую принципиальную и перечень элементов для данного решения системы питания для Xilinx, реализованного на комплектах для разработки.

Данный базовый проект имеет характер аппаратного решения.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В системе управления питанием Artix7 используются силовые модули, линейные регуляторы и контроллеры PMBus для обеспечения основным и вспомогательным питанием всех узлов ПЛИС, включая DDR память. Графический интерфейс пользователя позволяет отслеживать напряжения и токи на шинах питания.

Возможности:

  • Решение оптимизировано для работы от источника питания 12 В;
  • 2 контроллера PMBus управляют в общей сложности 9 линиями питания;
  • Модули питания поддерживают до 6 А выходного тока;
  • Трансиверы питаются от LDO с низким уровнем шума;
  • Синхронная динамическая энергозависимая DDR память с произвольным доступом позволяет хранить пользовательские код и данные;
  • Протестированное решение.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Компания Xilinx выбрала TI как поставщика решений питания для Kintex 7 FPGA (наряду с другими аналоговыми решениями от TI). Вы найдете схемы и BOM для решения Xilinx с использованием наборов разработчика.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Решение использует несколько TPS54325 и другие силовые компоненты TI для питания Xilinx Zynq FPGA. Обеспечивается питание всех шин, включая память DDR3, от входного напряжения 12 В.

 

Возможности:

  • Обеспечивает питанием все шины, необходимые для работы Zynq FPGA;
  • Работает с широким диапазоном входного напряжения: 5..12 В;
  • Высокая плотность компонентов экономит площадь платы;
  • Поддерживает память DDR3;
  • Оптимальное сочетание переключателей и LDO для лучшего распределения электроэнергии;
  • Дизайн протестирован и готов к подключению Zynq FPGA.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

PMP8571 представляет собой простое в использовании решение питания, в котором применены силовые модули с интегрированными катушками индуктивности, для FPGA Cyclone5 от Altera. В этом проекте использованы TPS84621 и TPS84320, а также TPS51200 для создания 5 шин питания FPGA.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Базовый проект представляет собой решение системы питания для ППВМ семейства Arria V от Altera. В данном решении для облегчения процесса разработки решения системы питания для ППВМ семейства Arria V от Altera используются интегрированные модули дросселей. Также в данном проекте реализована функция секвенсирования питания, необходимая для ППВМ.

Данный базовый проект имеет характер аппаратного решения.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
PMP9335 is designed for Xilinx Zynq FPGA applications utilizing the TPS84A20 and TPS84320. This design uses an external timer to synchronize the switching frequency to 300 kHz. It also employs a controlled power up and power down sequence.

Возможности:

Designed for Xilinx Zynq FPGA applications Compact solution and easy-to-use design with TPS84A20 and TPS84320 buck regulator modules Controlled power up and power down sequence To be used as a “plug in” module, the use of extra bulk capacitance on external pcb is assumed

Документация:
  • Схемотехника
  • BOM
Описание:

Базовый проект PMP9357 представляет собой полноценное решение питания для FPGA семейства Arria V от Altera. В данном проекте для организации всех необходимых шин питания для FPGA используются несколько синхронных понижающих преобразователей TPS54620, LDO, а также терминирующий регулятор DDR. Для правильного секвенсирования питания используется секвенсер/ монитор питания UCD90120A, которым можно управлять по I2C.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Имеет все необходимые шины питания для FPGA семейства Arria V от Altera
  • Проект оптимизирован для поддержки входа 5 В
  • Крайне высокая плотность установки компонентов на печатной плате, что позволяет уменьшить её габариты
  • Оптимальное сочетание импульсных регуляторов и LDO позволяет добиться наилучшего распределения питания
  • Поддерживает устройство памяти DDR3
  • Данный проект протестирован и готов к работе по организации питания для FPGA семейства Arria V

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В базовом проекте PMP9365 генерируются все шины, необходимые для питания ППВМ семейства Stratix V от Altera. В данном проекте используются несколько последовательно соединённых модулей LMZ3, LDO и терминирующий регулятор DDR для обеспечения всех необходимых шин для питания ППВМ. В данном проекте также используются два LM3880 для гибкого секвенсирования питания при включении и выключении. В данном проекте используется входное напряжение 12 В.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Генерирует все шины, необходимые для питания ППВМ семейства Stratix® V от Altera®
  • Данный проект оптимизирован для поддержки входного напряжения 12 В
  • Интегрированное секвенсирование питания при включении и выключении
  • Поддержка памяти типа DDR3
  • Модульный дизайн для простоты использования

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
The PMP9407 reference design provides all the power supply rails necessary to power the multi-gigabit transcievers (MGT) in Xilinx's Virtex® Ultrascale™ FPGAs. This design uses a 5V input and has a PMBus interface for current and voltage monitoring, margining, timing delays, and fault monitoring. It uses two TPS544B20's which feature internal current sensing and eliminate the need for an external current sense resistor. This design also meets Xilinx's low output voltage ripple requirements of the MGT rails.

Возможности:

Provides all the power rails needed to power MGT rails in a Xilinx Virtex® Ultrascale™ FPGA Design optimized to support a 5V input Low output voltage ripple < 10mV On board power up and power down sequencing PMBUS interface with output voltage and current reporting MGTAVCC and MGTAVTT have lossless MOSFET current sensing, eliminates need for sense resistor

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В базовом проекте PMP9408 генерируются все шины, необходимые для питания мультигигабитных приёмопередатчиков (MGT) в ППВМ Virtex® Ultrascale™ от Xilinx. В нём используется интерфейс PMBus для мониторинга тока и напряжения, а также он соответствует требованиям Xilinx к низкому уровню пульсации выходного напряжения. В данном проекте используется входное напряжение 5 В, и он представляет собой бюджетное дискретное решение.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Генерирует все шины, необходимые для питания MGT в ППВМ Virtex® Ultrascale™ от Xilinx
  • Проект оптимизирован для поддержки входного напряжения 5 В
  • Низкий уровень пульсации выходного напряжения с амплитудой менее 10 мВ
  • Интегрированное секвенсирование при включении и выключении
  • Интерфейс PMBUS для отслеживания выходных напряжения и тока
  • Дискретное бюджетное решение

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В базовом проекте PMP9444 генерируются все шины, необходимые для питания ППВМ семейства Kintex UltraScale от Xilinx. В нём используются два UCD90120A для гибкого секвенсирования при включении и выключении питания, а также для мониторинга напряжения и тока и определения диапазона допустимых рабочих напряжением по интерфейсу PMBus. В данном проекте используется входное напряжение 12 В.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Генерирует все шины, необходимые для питания ППВМ семейства Kintex UltraScale от Xilinx
  • Проект оптимизирован для поддержки входного напряжения 12 В
  • Интегрированное секвенсирование при включении и выключении питания
  • Интерфейс PMBUS для отслеживания выходных напряжения и тока
  • Модульный дизайн для простоты использования

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В базовом проекте PMP9449 генерируются все шины, необходимые для питания ППВМ семейства Arria V GX от Altera. В нём используется TPS38600 для мониторинга входного напряжения и секвенсирования питания при включении. В данном проекте используются бюджетные и малогабаритные дискретные ИС, и он работает от одного напряжения питания 5 В.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Генерирует все шины, необходимые для питания ППВМ семейства Arria® V GX от Altera®
  • Проект оптимизирован для поддержки входного напряжения 5 В
  • Интегрированное секвенсирование питания
  • Бюджетное дискретное решение
  • Малогабаритное решение

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В базовом проекте PMP9463 генерируются все шины, необходимые для питания мультигигабитных приёмопередатчиков (MGT) в ППВМ Ultrascale™ Kintex® от Xilinx. В нём используется интерфейс PMBus для мониторинга тока и напряжения, а также он соответствует требованиям Xilinx к низкому уровню пульсации выходного напряжения. В данном проекте используется входное напряжение 5 В, и он представляет с собой бюджетное дискретное решение.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Генерирует все шины, необходимые для питания MGT в ППВМ Ultrascale™ Kintex® от Xilinx
  • Проект оптимизирован для поддержки входного напряжения 5 В
  • Низкий уровень пульсации выходного напряжения с амплитудой менее 10 мВ
  • Интегрированное секвенсирование при включении и выключении
  • Интерфейс PMBUS для отслеживания выходных напряжения и тока
  • Дискретное бюджетное решение

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Референс дизайн PMP9475 с входом 12 В обеспечивает все шины питания, необходимые для  питания системы Xilinx's Virtex® UltraScale FPGA в компактном, высокоэффективном решении. Этот дизайн использует несколько регуляторов напряжения PMBus Point-Of-Load компании TI для простоты проектирования/ конфигурации и телеметрии критических шин. Дизайн включает UCD90120A для гибкого определения последовательности включения и выключения питания, а также контроля напряжения, тока и допустимых рабочих напряжений через интерфейс PMBus.

 

Возможности:

  • Обеспечивает все шины питания, необходимые для Xilinx Virtex® UltraScale™ FPGA;
  • Модель оптимизирована для входного напряжения питания 12 В;
  • Определение последовательности включения и выключения питания;
  • PMBus интерфейс с предоставлением информации о выходным напряжением и токе;
  • Функция диапазона допустимых напряжений.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Полностью автономный IEEE802.3at, Type 2 (30 Вт) 4-хпортовый источник питания для оборудования PoE. 2 дополнительных порта обеспечивают питание оборудования высокой мощности (до 60 Вт). При этом оба порта поддерживают передачу данных Gigabit Ethernet 1000BASE-T.

Система состоит из 2-х плат: материнская плата (TPS23861EVM-612) и дочерняя плата (TPS23861EVM-613). Дочерняя плата включает в себя два контроллера TPS23861 IEEE 802.3at PoE PSE. Материнская плата обеспечивает мультипортовый интерфейс для дочерней платы. Кроме того, материнская плата предоставляет интерфейсы для двух дополнительных плат: MSP-EXP430G2 LaunchPad ™ (если требуется управлять питанием) и USB-TO-GPIO интерфейс (если требуется управление питанием с помощью PC GUI).

 

Возможности:

  • TPS23861 PSE устройство по-умолчанию автономно, цифровой интерфейс не требуется;
  • Пройдены UNH-IOL PoE Conformance/Interoperability и SIFO type 1/type 2 серии тестирований;
  • Четыре IEEE802.3at, type 2 (30 Вт) порта и два нестандартных порта, поддерживающих оборудование высокой мощности (до 60 Вт);
  • Вся конструкция питается от одного источника питания постоянного тока. Питание логики осуществляется установленным стабилизатором на 3,3 В (LM5007);
  • I2C интерфейс позволяет программировать устройство с помощью графического интерфейса на ПК или с помощью внешнего устройства;
  • Светодиоды состояния портов обеспечивают простую индикацию в полностью автономном режиме.

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:

TIDA-00324 представляет собой базовый проект источника питания с входным напряжением 12 В и выходом 1,2 В/ 120 А, в котором акцент делается на многофазном контроллере TPS53631 и интеллектуальном звене питания CSD95372BQ5M. Данный базовый проект может быть использован для разработки решения системы питания для ядра ЦП или решения системы питания для DDR4 с целью ускорения процессов разработки и вывода продукции на рынок.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Базовый проект с входным напряжением 12 В и выходом 1,2 В / 120 А, в котором используются многофазный контроллер и звено питания
  • В данном базовом проекте доступны перечень элементов, схема электрическая принципиальная и тестовые данные
  • Данный проект может быть использован для питания ядра ЦП, памяти DDR или других применений, в которых требуется использование многофазного контроллера в связке со звеном питания
  • TPS53631 совместим с последовательным VID (SVID) платформы VRx от Intel® и способен работать в 1-, 2- или 3-фазной конфигурациях, имея продвинутую архитектуру управления D-CAP+ с продвинутым интерфейсом связи PMBus для настройки устройств и получения данных телеметрии системы
  • Интеллектуальное звено питания CSD95372BQ5M представляет собой устройство с высокой степенью оптимизации для использования в высокомощных применениях с высокой удельной мощностью, в котором интегрированы ИС драйвера и силовые полевые транзисторы для реализации коммутационной функции звена питания с точными измерениями тока и температуры с целью упрощения дизайна системы и повышения точности

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Базовый проект представляет собой решение устройства формирования сигнала для коммутаторов стандарта QSFP+ с портами на передней панели с поддержкой двух портов 40GbE, удовлетворяющих требованиям SFF-8431 к 40GbE (CR4/ SR4/ LR4) и 10GbE. Данный проект предназначен для использования с оптическими и пассивными/ активными медными кабелями. Он является своего рода «удлинителем» между переключающей специализированной микросхемой и портом QSFP+ на передней панели, что часто требуется для наиболее удалённых портов коммутаторов с инфраструктурой «Top-of-Rack» (ToR) или для встраиваемых промежуточных реализаций линейных карт QSFP+.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Наращиваемая реализация QSFP+ с портами на передней панели с формированием сигнала для поддержки стандартов 40GbE/ 10GbE по оптическим и пассивным медным кабелям
  • Является своего рода «удлинителем» между коммутатором и портом на передней панели, увеличивая ограничение по потерям в головном канале согласно nPPI/ SFF-8431 на величину до 3 раз
  • Малопотребляющее бюджетное решение устройства формирования сигнала с портами на передней панели
  • Предназначен для коммутаторов с инфраструктурой «Top-of-Rack» (ToR) и систем линейных карт
  • Одно напряжение питания, отсутствие необходимости в прошивке, отсутствие необходимости в радиаторе, отсутствие необходимости в опорном тактовом сигнале
  • Протестированный в лабораторных условиях пример программного обеспечения с прилагающимися тестовыми данными согласно спецификациям 40GbE/ 10GbE

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
This verified reference design is a signal conditioning solution for front-port QSFP28 supporting two 100GbE ports compatible with 100G-CR4/SR4/LR4, 40G-CR4/SR4/LR4 and 10G SFF-8431 requirements. The design is applicable to optical and passive/active copper cables. It allows for reach extension between the Switch ASIC and the front-port QSFP28 which is often required for the outermost ports of a Top-of-Rack (ToR) switch or for add-in mezzanine implementations of QSFP28 line cards. This reference design offers the flexibility for users to upgrade from a DS280BR810 Repeater to the pin-compatible DS250DF810 Retimer.

Возможности:

Front-port stacked QSFP28 implementation with signal conditioning to support 100GbE/40GbE/10GbE optical and passive copper Extends reach between Switch and front-port by up to 3x beyond CAUI-4 host channel loss limit Low-power/low-cost solution for front-port signal conditioning Applicable to Top-of-Rack (ToR) switch and line card systems Single power supply, no firmware required, no heatsink required, no reference clock required Lab-tested HW example including 100GbE/40GbE/10GbE-specific test data

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
TIDA-00465 is an application using TPS23861 as a single port, type 2, PoE auto-mode PSE in a small form factor. The design will inject power onto any Ethernet cable for PoE powered loads up to 30W.

Возможности:

TPS23861 IEEE 802.3at PSE Controller Single Port 30W PoE Injector Auto Detection and Classification of PD Auto Turn on and Disconnect of PD Requires only 48VDC, 40W AC-DC Adapter

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The TPS53515 Inductor-On-Top Step-Down Buck Converter reference design enables reduction of X-Y area while enabling >87% efficiency with 2.6W of power loss @12A load and 12mV of output voltage ripple with only 10x22uF ceramic output caps. This power reference design supports a 12V input and a 1.2V output at 12A and switches at 1MHz.

Возможности:

• >87% Efficiency at 12VIN, 1.2Vout, 1MHz • 2.6W power loss at 11.8W Output Power • 12mV Output Voltage Ripple at 5A and 1MHz Fsw • 16mV Output Voltage Overshoot in response to 5A to 10A load step, 2.5A/us • 17mV Output Voltage Undershoot in response to 10A to 5A load release, 2.5A/us

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Проект TIDA-00716 представляет собой компактное интегрированное решение для FPGA Spartan6 от Xilinx. В данном проекте показывается пример применения TPS650250 в качестве микросхемы по принципу «всё в одном» для организации шин питания Spartan6. Данный проект базируется на семействе Spartan6 LXT, но может быть применён для питания семейства Spartan6 LX. Благодаря управляемому пользователем внешнему секвенсированию, а также наличию независимых сигналов разрешения и внешних резистивных делителей TPS650250 является простым и гибким решением, которое может быть использовано для нескольких семейств Spartan6. Данная микросхема управления питанием имеет диапазон входного напряжения от 3,5 до 5,5 В и может работать от напряжения питания 5 В или от одиночной Li-Ion батареи. Данный проект был испытан и соответствует требованиям промышленных применений (от -40 до 85 °C).

Возможности:

  • Для питания Spartan 6 используются 3 высокоэффективных понижающих преобразователя
  • Дополнительные LDO на 200 мА для питания периферийных шин или других шин входа/ выхода FPGA
  • Независимые сигналы разрешения для DC/ DC-преобразователей и LDO
  • Регулируемое посредством резистивного делителя выходное напряжение
  • Данный проект включает в себя отчёт об испытаниях, руководство по отладочному модулю и файлы проекта для ускорения процесса отладки

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01366 (also known as PMP9799) demonstrates a complete power solution for Altera's MAX® 10 FPGA. This simple solution uses just three DC/DC converters to power the MAX 10 cost-effectively. This TI Design supports numerous industrial applications and any application that requires a small, high efficiency, high temperature power supply.
Возможности:

Supports Dual-Supply Power Option of MAX 10 to Enable Full FPGA Functionality Requires Just Three DC/DCs for a Cost-Effective and Simple Power Solution Total Solution Size < 300 mm² for Space-Constrained Applications 92% Efficiency at Half of Rated Load and 89% Efficiency at Full Rated Load for Low Temperature Rise and High Reliability Supports Instant-On Feature for Fastest Startup of MAX 10 125°C Rated Devices and Passives for High Temperature Applications with a Temperature Warning Flag at 120°C

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design provides lightning surge protection solution for Power over Ethernet (PoE) Power Sourcing Equipment (PSE) systems based on TI's TPS23861 PSE controller. The need for implementing such protection will normally depend on the environment in which the PSE is intended to operate and the inherent isolation properties of the PSE. For industrial(NVR, DVR,etc) and Telecom(Ethernet switches, Gateways, etc) applications, lightning surge protection is an important design consideration in the system.
Возможности:

Ethernet Alliance certified for sending Type 2 (up to Class 4) power 4-port Auto Mode PoE PSE solution with TPS23861 Auto Mode/Semi-Auto Mode/Manual Mode provides flexibility to power standard or non standard PDs Able to pass 6kV common mode surge test and 4kV differential mode surge test

Документация:
  • Схемотехника
  • BOM
Описание:
A 4 phase buck regulator design fully complaint to power the core rail of Intel Arria 10 GX FPGAs, specifically the 10AX115U145IVG variant. Integrated PMBus allows for easy output voltage setting and telemetry of key design parameters. The design enables programming, configuration, Smart VID adjustment, and control of the power supply, while providing monitoring of input/output voltage, current, power, and temperature. It uses TI's Fusion Digital Power Designer for programming, monitoring, validation and characterization of the FPGA power design.
Возможности:

4-phase power supply 0.9V/150A Arria 10 GX (10AX115U145IVG) PMBus programming of Vout, and Voltage Margining for Arria Smart VID, 10mV per step PMBus monitoring of Input/Output Voltage, Current, Power, and Temperature 90% efficiency at 12VIN, 0.9V/100A

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TIDA-01444 reference design for server PSU, PC PSU, and other step-down converter applications implements a 180-W buck, dual-channel DC-DC converter with a regulatory 12-V DC input voltage designed to provide the terminal load voltage with greater than 97% efficiency and good thermal performance. The switching frequency synchronization between the dual channels is easily realized. The true differential remote sense of the dual outputs compensates the line voltage drop providing more accurate voltage for the terminal load. For improved high power density and a low profile, this integrated circuit reference design uses a planar inductor to replace the traditional discrete inductor. This TI Design has complete protection and temperature sense functions.
Возможности:

180W dual output buck converter Efficiency: 96% (typ) at 180W load; 97% (typ) at 83W load Switching frequency synchronization between dual-channel Differential remote sensing for both output channels Planner inductor as output inductor Compact form factor (47mm x 59mm) for compatible with server PSU application

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TIDA-01480 reference design is a scalable power supply designed to provide power to the Xilinx Zynq UltraScale+ (ZU+) family of MPSoC devices and Artix- 7 FPGA devices. The design receives power from a standard DC power supply and provides power to all rails of the Xilinx chipset and DDR memory through a well-defined Samtec socket-terminal strip connection. The design is scalable to support the most basic ZU2CG device with dual-core ARM® Cortex™-A53 application processor and dual-core ARM® Cortex™-R5 real-time processor to the ZUxEG products that add graphics processing (GPU) up to the ZU5EV device which also includes a video Codec unit and up to 16 16.3-Gbps transceivers (MGTH). Due to its similarity with the ZU2CG power needs, the Artix-7 FPGA is also supported by this design.

Возможности:

17 hardware configurable power rRails Easy to change any output voltage in hardware Only 1 input voltage required Ideal power supply for the following Xilinx products: Zynq Ultrascale_ MPSoCs (ZU2CG, ZU3CG, ZU4CG, ZU5CG, ZU2EG, ZU3EG, ZU4EG, ZU5EG, ZU4EV, ZU5EV) and Artix-7 FPGAs Small 3.5' x 2.5' PCB for use as a prototyping tool

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design demonstrates the correct way to design a two-sided DC/DC layout in an effort to achieve higher power-supply density. The design guide highlights common mistakes and how to avoid them, along with test results showing that proper implemenation of the TPS54824 device in a two-sided layout does not hinder performance. If the 8-A output of the TPS54824 buck converter is too much, this design can also use the TPS54424 device, a 4-A, pin-to-pin compatible alternative.
Возможности:

Input Range: 4.5 V to 17 V, 1.8 VOUT at 8-A IOUT Peak Efficiency: 94.7% at 5 VIN, 2-A IOUT Load Regulation: < ±0.04% Switching Frequency: 700 kHz Total Solution Size: 280 mm2

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design demonstrates various power sequencing configurations using load switches. By using integrated load switches, the timing of each voltage rail can be adjusted independently. Each voltage rail can be controlled without extensive processor intervention or external digital components. This design is useful in applications such as multi-function printers (MFPs) and set-top box (STB), where specific timing sequences are required to turn on various subsystems and processor rails.
Возможности:

Three different Power Sequencing configurations: CT Configuration, QOD configuration, and independent GPIO configuration Adjustible timing thresholds using CT and QOD pins Pin-to-pin footprints allow for swapping between multiple load switches for different voltage, current, and Ron requirements Load switches offer smaller solution size and lower component count when compared to Discrete MOSFET solutions

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design is a new human machine interface with LED animation and realizes a vivid lighting pattern on the LED ring with one TLC5955 LED driver.
Возможности:

Vivid Lighting Pattern With LED Ring Minimum Device Quantities in Multi RBG LED Modules System

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
This reference design implements a multi-MHz power stage design based on the LMG1210 half-bridge GaN driver and GaN power High Electron Mobility Transistors (HEMTs). With highly efficient switches and flexible dead-time adjustment, this design can significantly improve power density while achieving good efficiency as well as wide control bandwidth. This power stage design can be widely applied to many space-constrained and fast response required applications such as 5G telecom power, servers, and industrial power supplies.
Возможности:

Compact GaN-Based Power Stage Design With Switching up to 50 MHz Independent PWM inputs for high side and low side, or single PWM input with adjustable dead time Minimum pulse width of 3 ns High slew rate immunity of 300 V/ns Driver UVLO and overtermpertaure protection

Документация:
  • Схемотехника
  • BOM
Описание:

Устройства K2E требуют секвенсирования источников питания в определённом порядке. В данном проекте продемонстрирован метод секвенсирования питания для многоядерных процессоров семейств 66AK2Ex и AM5K2Ex с архитектурой KeyStone II  на базе ARM + ЦСП и только ARM с использованием UCD9090. UCD9090 представляет собой 10-шинное устройство секвенсирования и отслеживания питания с адресацией с интерфейсами PMBus / I2C. UCD9090 обеспечивает как секвенсирование, так и распределение по времени включения источников питания. В данном проекте демонстрируется конкретный пример реализации секвенсирования питания для платформы отладочного модуля K2E.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Базовая реализация секвенсирования источников питания для систем на кристалле (SoC) 66AK2Ex и AM5K2Ex
  • В данном проекте используется UCD9090 для секвенсирования и отслеживания источников девяти шин напряжения питания
  • В данном проекте используется программное обеспечение Fusion Digital Power Designer для настройки и программирования UCD9090
  • Полноценный базовый проект системы со схемой электрической принципиальной, перечнем элементов, файлами проекта и руководством по аппаратной части проекта, реализованный на платформе отладочного модуля K2E для тестирования и отладки

Документация:
  • Схемотехника
  • BOM
  • Топология платы

Сравнение позиций

  • ()