forward

Коммуникационное оборудование

Описание:
The IC Plus IP101G PHY Daughter Board is populated with the IEE 802.3/802.3u compliant single port Fast 10/100Mbps Ethernet Transceiver with support for Auto MDI/MDIX function, hardware interrupt and duplex status change IP101G Ethernet PHY. It is designed for easy development of RMII Ethernet control applications when plugged into the PIC32 compatible Starter Kits .

The IC Plus IP101G PHY Daughter Board (AC320004-2) enables Ethernet communication with the starter kits listed below.

Возможности:

    • 10/100Mbps IEEE 802.3/802.3u compliant Fast Ethernet transceiver
    • Supports 100-Base-TX/Fx Media Interface
    • Supports MII/ RMII Interface
    • Supports Auto MDI/MDIX function

Документация:
  • Даташит
  • Тестирование
Описание:
Microchip'sLAN8720A PHY Daughter Board is populated with high-performance, small-footprint, low-power 10BASE-T/100BASE-TX Ethernet LAN8720A PHY . It is designed for easy development of RMII Ethernet control applications when plugged into the PIC32 compatible Starter Kits .

The LAN8720A PHY Daughter Board (AC320004-3) enables Ethernet communication with the starter kits listed below.

Возможности:

    • High-Performance 10/100 Ethernet Transceiver
      • Compliant with IEEE802.3/802.3u (Fast Ethernet)
      • Compliant with ISO 802-3/IEEE 802.3 (10BASE-T)
    • Comprehensive flexPWR® Technology
      • Flexible Power Management Architecture
    • В„HP Auto-MDIX support

Документация:
  • Даташит
  • Тестирование
Возможности:

    Highlights

    • High-performance, full-featured 3-port switches with per-port IEEE 802.1Q VLAN support (up to 16 VLAN groups)
    • Industry's highest (±8kV/15kV) per-port ESD protection
    • IGMP v1/v2 monitoring for multicast packet filtering
    • Up to 200 Mbps network speed via a Turbo MII interface
    • Optional EEPROM or external CPU serial management support via an I2C™ interface
    • Virtual PHY feature simplifies software development by mimicking multiple switch ports as a single-port PHY
    • Integrated regulators require a single 3.3V supply

Документация:
  • Даташит
  • Тестирование
Описание:
The circuit, shown in Figure 1, is a wideband receiver front end based on the ADA4960-1 ultralow noise differential amplifier driver and the AD9434 12-bit, 500 MSPS analog-to-digital converter.


The third-order Butterworth antialiasing filter is optimized based on the performance and interface requirements of the amplifier and ADC. The total insertion loss due to the filter network, transformer, and other resistive components is only 1.2 dB.


The overall circuit has a bandwidth of 290 MHz with a pass-band flatness of 1 dB. The SNR and SFDR measured with a 140 MHz analog input are 64.1 dBFS and 70.4 dBc, respectively.



Figure 1. 12-Bit, 500 MSPS Wideband Receiver Front End (Simplified Schematic: All Connections and Decoupling Not Shown) Gains, Losses, and Signal Levels Measured Values at 10 MHz

Возможности:

  • 12-Bit, 500MSPS Wideband Receiver
  • Antialiasing Filter
  • Low Distortion Differential Driver
  • 64dB SNR @ 140MHz Input
  • 70dB SFDR @ 140MHz Input

Документация:
  • Схемотехника
  • Топология платы
Описание:
Satisfy Your Curiosity
Your next embedded design idea has a new home. Curiosity is a cost-effective, fully integrated 8-bit development platform targeted at first-time users, Makers, and those seeking a feature-rich rapid prototyping board. Designed from the ground-up to take full advantage of Microchip's MPLAB X development environment, Curiosity includes an integrated programmer/debugger, and requires no additional hardware to get started.

Your Tool for Function Enablement
Curiosity is the perfect platform to harness the power of modern 8-bit PIC® Microcontrollers. Its layout and external connections offer unparalleled access to the Core Independent Peripherals (CIPs) available on many newer 8-bit PIC MCUs. These CIPs enable the user to integrate various system functions onto a single MCU, simplifying the design and keeping system power consumption and BOM cost low.

Internet of Things Ready
Have an IoT design idea? Curiosity can make it real. Out of the box, the development board offers several options for user interface - including physical switches, an mTouch™ capacitive button, and an on-board potentiometer. A full complement of accessory boards is available via the MikroElectronika Mikrobus™ interface footprint.
In addition, Bluetooth Low Energy communication can easily be added using an available Microchip RN4020 module.

Visit our Curiosity Design Center for Code Examples and other information.
Возможности:

    Visit our Curiosity Design Center for Code Examples and other information.


    • Supports 8-, 14-, 20-pin 8-bit PIC® Microcontrollers with low voltage programming capability
    • Integrated Programmer/Debugger with USB Interface
    • Integrates seamlessly with MPLAB X IDE and Code Configurator
    • Various user interface options - mTouch button, analog potentiometer, and physical switches
    • Mikrobus™ support with over 100 MikroElectronika Click™ add-on boards available
    • RN4020 Bluetooth module footprint
    Note: USB mini-B cable required, not included

Документация:
  • Даташит
  • Програмное обеспечение
  • Тестирование
Описание:
RF based Remote Controls are becoming more prevalent as they enable non line-of-sight and provide bi-directional communication. A high-end remote control typically has a graphics display, a number of keys and a radio to communicate with the target devices.

Microchip’s Remote Control Demo Board (Part # DM240315-2) integrates Graphics, mTouch, USB and RF4CE into a single demo. The board demonstrates a remote populated with PIC24FJ256DA210 MCU, 3.5" Graphical TFT LCD with resistive touch screen, capacitive touch keys with plastic overlay, MRF24J40 2.4 GHz transceiver and ZENATM wireless Adapter.

The Remote Control Demo board offers the complete software and hardware including:
  • Bill of Materials
  • Schematics
  • Reference Code
Возможности:

    • Integrates Graphics, mTouch, USB and RF4CE
    • Stylish and Modern User Interface with colorful 3.5” QVGA graphical display, resistive touch screen and mTouch keys
    • Low cost Graphics and high integration with PIC24F “DA” family
    • Simple hardware layout
    • MRF24J40MA - A 2.4 GHz IEEE 802.15.4 radio transceiver
    • ZENATM wireless Adapter
    • Wireless Remote Control Utility that runs on the target computer

Документация:
  • Програмное обеспечение
  • Тестирование
Возможности:

    Write Code
    • Free MPLAB IDE v8.43 or newer
    • Free MPLAB C Compiler for PIC32 with no code size limit
    • Example project files for Ethernet and USB applications
    Program Memory
    • Integrated programmer - all you need is the included USB Cable
    • Program and verify a full 512k image in less than 9 seconds
    Debug
    • Integrated debugger - all you need is the included USB cable
    • Full C source-based debugging in MPLAB IDE
    Execute Code
    • PIC32 running at 80 MHz with 512K Flash, 128K RAM, 8 ch. DMA + 8 ch. DMA dedicated to Ethernet, CAN and USB
    • USB powered board
    • USB and Ethernet connectors, user switches, and LEDs
    Customize
    • Expansion connector enables addition of Microchip's PIC32 expansion boards or create your own
    • Majority of MCU signals are present on the connector [Hirose: FX10A-120P/12-SV1(71)]




Документация:
  • Даташит
  • Програмное обеспечение
  • Тестирование
Описание:
The PIC32 Ethernet Starter Kit II provides the easiest and lowest-cost method to experience 10/100 Ethernet development with PIC32 microcontrollers. Combined with Microchip’s free TCP/IP software, this kit gets your project running quickly. The PIC32 microcontroller has an available CAN 2 0b peripheral and USB host/device/OTG. This starter kit features a socket that can accommodate various 10/100 Ethernet transceiver (RJ-45) PHY Daughter Boards for prototyping and development.

Ethernet PHY Daughter Boards compatible withPIC32 EthernetStarter Kit II are listed below
LAN8720A PHY Daughter Board (AC320004-3)
LAN9303 PHY Switch Daughter Board (AC320004-4)

FOR DEMONSTRATION SOFTWARE, PLEASE VISIT MPLAB HARMONY SOFTWARE FRAMEWORK

Возможности:

    • USB-powered board
    • Includes 10/100 Fast Ethernet LAN8740 PHY Daughter Board
      • Features Energy efficient Ethernet(IEEE 802.3az) and Wake-On-LAN functionality
    • USB and Ethernet connectors, user switches and LEDs
    • Integrated programmer/debugger
    • Standard A to mini-B cable for debugger
    • Standard A to micro-B cable for USB application development
    • PIC32 running at 80 MHz with 512K Flash, 128K RAM, 8 channel DMA + 8 channel DMA dedicated to Ethernet, CAN and USB
    • Expansion connector enables the addition of Microchip’s PIC32 expansion boards or the creation of your own board

Документация:
  • Даташит
  • Тестирование
Описание:
The PIC32MZ EC Starter Kit provides the easiest and lowest cost method to experience the high performance and advanced peripherals integrated in the PIC32MZ Embedded Connectivity MCUs. This starter kit features a socket that can accommodate various 10/100 Ethernet transceiver (RJ-45) plug-in connectors for prototyping and development.

Ethernet PHY Daughter Boards compatible with PIC32MZ EC Starter Kitare listed below
LAN8720A PHY Daughter Board (AC320004-3)
LAN9303 PHY Switch Daughter Board (AC320004-4)

FOR DEMONSTRATION SOFTWARE, PLEASE VISIT MPLAB HARMONY SOFTWARE FRAMEWORK

This starter kit can also be used with Multimedia Expansion Board II

To get started quickly, refer the PIC32MZ EC Starter Kit Info Sheet in the documentation section below.
Возможности:

    • On-board PIC32MZ2048ECH144: 200 MHz, 2 MB Flash and 512 KB RAM
    • Includes 10/100 Fast Ethernet LAN8740 PHY Daughter Board
      • Features Energy Efficient Ethernet (IEEE 802.3az) and Wake-On-LAN functionality
    • Integrated debugger/programmer
    • USB powered
    • 10/100 Ethernet
    • CAN 2.0b, HI-Speed USB 2.0 host/device/dual-role/OTG
    • 4 MB SQI Flash
    • Can be used with Multimedia Expansion Board II
    • Can be used with PIC32 Expansion Board using a PIC32MZ adaptor board.

Документация:
  • Даташит
  • Тестирование
Описание:
The PIC32MZ EC Starter Kit with Crypto Engine provides the easiest and lowest cost method to experience the high performance and advanced peripherals integrated in the PIC32MZ Embedded Connectivity MCUs. It features PIC32MZ2048ECM144 with onboard crypto engine that reduces software overhead of actions such as encryption, decryption, and authentication. This starter kit features a socket that can accommodate various 10/100 Ethernet transceiver (RJ-45) plug-in connectors for prototyping and development.

Ethernet PHY Daughter Boards compatible with PIC32MZ EC StarterKit w/ Crypto Engineare listed below
LAN8720A PHY Daughter Board (AC320004-3)
LAN9303 PHY Switch Daughter Board (AC320004-4)


FOR DEMONSTRATION SOFTWARE, PLEASE VISIT MPLAB HARMONY SOFTWARE FRAMEWORK

This starter kit can also be used with Multimedia Expansion Board II

To get started quickly, refer the PIC32MZ EC Starter Kit Info Sheet in the documentation section below:
Возможности:

    • On-board PIC32MZ2048ECM144 with 200 MHz, 2 MB Flash and 512 KB RAM with crypto engine
    • Includes 10/100 Fast Ethernet LAN8740 PHY Daughter Board
      • Features Energy Efficient Ethernet (IEEE 802.3az) and Wake-On-LAN functionality
    • Integrated debugger/programmer
    • USB powered
    • 10/100 Ethernet
    • CAN 2.0b, Hi-Speed USB 2.0 host/device/dual-role/OTG
    • 4 MB SQI Flash
    • Can be used with Multimedia Expansion Board II
    • Can be used with PIC32 Expansion Board using a PIC32MZ adaptor board.

Документация:
  • Даташит
  • Тестирование
Описание:
The PIC32MZ Embedded Connectivity with Floating Point Unit (EF) Family Starter
Kit (DM320007 for non-Crypto development or DM320007-C for Crypto
development) provides a low-cost method for the development and testing of USB
and Ethernet-based applications with PIC32MZ EF family devices.

Ethernet PHY Daughter Boards compatible with PIC32MZ EF Starter Kit are listed below
LAN8720A PHY Daughter Board (AC320004-3)
LAN9303 PHY Switch Daughter Board (AC320004-4)

FOR DEMONSTRATION SOFTWARE and Board Support Packages, PLEASE VISIT MPLAB HARMONY SOFTWARE FRAMEWORK

This starter kit can also be used with Multimedia Expansion Board II
Возможности:

    The board features two Mini-B USB ports, one for debugging and one for USB-toUART
    or I2C™ communications, a Standard-A USB port for the embedded host,
    and a Micro-AB USB Host/Device/OTG port. The PHY daughter board features an
    RJ-45 Ethernet port for network connectivity.

Документация:
  • Тестирование
Описание:
The PIC32MZ EF PIM is designed to demonstrate the capabilities of the PIC32MZEF family of devices using explorer 16 Development Board. It enables USB, Ethernet, and CAN development with PIC32MZ Series. A 200 MHz PIC32MZ2048EFH100 MCU with 2 MB Flash, 512 KB RAM, FPU, 48 ch. ADC, Hi-Speed USB, CAN 2.0b and 10/100 Ethernet is installed on the PIM.

FOR DEMONSTRATION SOFTWARE and Board Support Packages, PLEASE VISIT MPLAB HARMONY SOFTWARE FRAMEWORK
Возможности:

    • PIC32MZ2048EFH100
    • 200 MHz
    • 2MB Flash and 512 KB RAM
    • Floating Point Unit
    • Hi-speed USB
    • 10/100 Ethernet
    • 12-bit 18 MSPS 48 channel ADC
    • CAN 2.0

Документация:
  • Тестирование
Описание:
This reference design delivers 5.1V with 9A output current out of 48V. It could be also used for 48V automotive bus voltage.

Возможности:

Suitable for telecom Small footprint (power stage: 24mm X 44mm) Added input filter to attenuate reflected ripple Excellent load regulation

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:
The PMP10152 reference design shows an isolated Telecom Power Supply. The Fly-Buck converter generates 12V and 400mA on the isolated secondary side from a 12V input.

Возможности:

Built and tested Small footprint Isolated output No optocoupler needed

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:
PMP10506 is an isolated synchronous flyback converter using the LM5122 controller IC. The design accepts an input voltage of 9Vin to 60Vin and provides an isolated output of 5Vout capable of supplying 6A of continuous current to the load.

Возможности:

Synchronous secondary-side rectification for higher efficiency Low temperature rise Overload protection Precision secondary-side voltage regulation Isolated design for safety-critical applications

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:
The PMP10520 reference design provides all the power supply rails (1V/20A, 1.2V/30A, 1.8V/4A) necessary to power the multi-gigabit transcievers (MGT) in Xilinx's Virtex® Ultrascale™ FPGAs. This design uses a 5V input and has a PMBus interface for current and voltage monitoring, margining, timing delays, and fault monitoring. It uses both TPS544C20 and TPS544B20 which feature internal current sensing and eliminate the need for an external current sense resistor. This design also meets Xilinx's low output voltage ripple requirements of the MGT rails.

Возможности:

Provides all the power rails needed to power MGT rails in a Xilinx Virtex® Ultrascale™ FPGA Design optimized to support a 5V input Low output voltage ripple < 10mV On board power up and power down sequencing using LM3880 POL's include integrated PMBUS interface with output voltage and current reporting MGTAVCC and MGTAVTT have lossless MOSFET current sensing, eliminates need for sense resistor

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
The PMP10555 reference design provides all the power supply rails necessary to power Xilinx® Ultrascale® 16nm family of FPGAs/SoCs in a mobile radio basestation application. This design uses a PMBus compatible 20A integrated FET buck converter for the core and two multi-output buck regulator ICs to provide the remaining supplies necessary rails to power the FPGA. It also features two LM3880's for flexible power up and power down sequencing. This design uses a 12V input.

Возможности:

•Provides all the power supply rails needed for a Xilinx® Ultrascale® Series FPGA for a mobile radio basestation •Design optimized to support a 12V input •PMBUS interface with output voltage and current reporting for the core voltage •On board power up and power down sequencing •Voltage margining at the core voltage Provides all the power supply rails needed for a Xilinx® Ultrascale® Series FPGA for a mobile radio basestation Design optimized to support a 12V input PMBUS interface with output voltage and current reporting for the core voltage On board power up and power down sequencing Voltage margining at the core voltage

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The PMP10600.1 reference design provides all the power supply rails necessary to power Xilinx® Zynq® 7000 series (XC7Z015)FPGA. This design uses several LMZ3 series modules, LDOs, and a DDR termination regulator. It also features one LM3880 for power up and power down sequencing. This design uses a 12V input.

Возможности:

Provides all the power supply rails needed for a Xilinx® Zynq® 7000 series (XC7Z015) Design optimized to support a 12V input On board power up and power down sequencing Supports DDR3 memory device Module design for ease of use

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The PMP10630 reference design is a complete high density power solution for Xilinx® Kintex® UltraScale™ XCKU040 FPGA. This design uses an optimal combination of SIMPLE SWITCHER® modules and LDOs to provide all the necessary voltage rails in a small solution size of 36 x 43 mm (1.4 x 1.7 inch). The design includes the LMZ31704 LMZ3 series module to power the core rail and three LMZ21700/1 Nano series modules. The design manages the proper power sequencing using LM3880 sequencer, and it also has an optional DDR3 memory power supply featuring the LP2998 DDR termination regulator. The reference design takes 12V DC input voltage, and the total output power is 6W.

Возможности:

Complete power solution for Xilinx® Kintex® UltraScale™ XCKU040 FPGA Ease of design and high density with SIMPLE SWITCHER® power modules Simple and flexible power sequencing with LM3880 Compact solution size, 1.4 x 1.7 inch (36 x 43 mm) Provide DDR3 termination power with LP2998 The reference board is tested, and the test report and design files are included

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
PMP10770 incorporates the TPS53219A and CSD87384M, which are the Green alternative to the TPS53355 30A dc/dc converter, and are 100% Pb-free. The design is for 10V-14V input, 1Voutput at 34A current with 83% efficiency at full load.

Возможности:

100% Pb free Green alternative to TPS53355 500KHz switching frequency 83% efficiency at full load of 34A Design length of 50mm 15.4mV output voltage ripple at 12VIN, and full load

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The PMP10962 reference design is a 3-phase PMBus converter for high current ASIC core rail regulation. It employs DCAP+ control for fast transient response and TI's proprietary AutoBalance for tight steady and dynamic phase-to-phase current balance. It drives three TI NexFET smart power stages for high power density and efficiency. It easily scales-up/scales-down to meet a wide load range. PMBus capability and on-board NVM enable easy design, configuration, and customization, with telemetry of output voltage, current, temperature, and power.

Возможности:

Modular 1V/90A PoL in 1.8" by 1.1" size (45.7mm x28.6mm) High efficiency 90% at 1V/90A, 500kHz, 10Vin Accurate current reporting with CSD95372B (3% at 90A) Combined ripple and transient response within +/-2% Scalable 1, 2, 3 or 4 phase operation Full PMBus telemetry of output voltage, current, power and temperature

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:
PMP11184 is a chipset solution for high current ASIC core rail regulation. It utilizes TPS53647 4-phase controller for 120A high current rail, which employs DCAP+ control for fast transient response and TI's proprietary AutoBalance for tight steady and dynamic phase-to-phase current balance. It also utilizes TPS40428 dual controller for dual 30A rails. Both controllers drive TI NexFET smart power stages for high power density and efficiency. PMBus capability and on-board NVM enable easy design, configuration, and customization, with telemetry of output voltage, current, temperature, and power.

Возможности:

Detached layout enables flexible placement High efficiency 91% at 1V/120A, 300kHz, 12Vin Excellent thermal performance (72C FET temperature at full load with 200LFM air flow) Combined ripple and transient response within +/-2%. Full PMBus telemetry of output voltage, current, power and temperature

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:
The PMP11312 reference design is a 4-phase PMBus converter for high current ASIC core rail regulation. It utilizes TPS53647 4-phase controller for 120A high current rail, which employs DCAP+ control for fast transient response and TI's proprietary AutoBalance for tight steady and dynamic phase-to-phase current balance. TPS53647 drives TI NexFET smart power stages for high power density and efficiency. Optimized layout and improved board stack-up (8-layer, 2oz-copper) achieve higher efficiency and higher power density. PMBus capability and on-board NVM enable easy design, configuration, and customization, with telemetry of output voltage, current, temperature, and power.

Возможности:

Compact modular layout in 0.95"x2.3" (24.1mmx58.4mm) High efficiency 91.7% at 1V/120A, 300kHz, 12Vin Excellent thermal performance (53C FET temperature at full load with 200LFM air flow) Combined ripple and transient response around +/-1.7% Full PMBus telemetry of output voltage, current, power and temperature

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:
The PMP11328 is a high power density 30A PMBus power supply meeting the Xilinx Ultrascale+ ZU9EG FPGA core rail power specifications for Base Station Remote Radio Unit (RRU) applications. The power supply regulates 0.85V for the core rail at 25A in 55mm x 40mm total power supply PCB area. PMBus capability enables easy programming, and custom configuration of the power supply through on-board Non-Volatile Memory (NVM), as well easy Adaptive Voltage Scaling (AVS), and Voltage Margining. The power supply also enables monitoring of the output voltage, current, and external hot spot temperature through PMBus. Overall ±3% tolerance is met while efficiency is >82%.

Возможности:

12V input, 0.85V/25A PoL in 40mm x 55mm PCB area High efficiency >82% at 0.85V/25A, 500kHz Adaptive Voltage Scaling (AVS), Voltage Margining, and Output Voltage/Current/Temperature monitoring through PMBus and TI's Fusion GUI 4W Power Loss at 12VIN, 0.85V/25A 12mV overshoot/undershoot during a 8A load transient at 10A/µs ±3% total load regulation (AC and DC)

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:
PMP11399 is a complete PMBus power system for 3 ASIC/FPGA cores, DDR3 core memory, VTT termination, and auxiliary voltages commonly found on high-performance Ethernet Switches. The hardware is accompanied by a GUI that allows the user to perform real-time configuration and monitoring of the power supplies.

Возможности:

12V / 300W system power solution with nine point-of-load buck converters PMBus communication configures hot-swap, SWIFT buck converters, multiphase PWM controller, and power sequencer/supervisor High-density power conversion utilizing Inductor On Top of IC layouts Voltage margining through PMBus and PWM UCD90240 GPIs allow for event-based power supply control

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:
PMP11438 is a vehicle used to compare three different power solutions for converting a 12V bus to 1.2V at 6-10A. The 1.2V output voltage is applicable to DDR4 memory applications. Each solution offers an advantage in either full load efficiency, light load efficiency, density, height, transient response, or some combination of these.

Возможности:

Two 1.2V/10A power converters and one 1.2V/6A converter Switched-capacitor buck converter, multi-phase buck converter, and single POL buck converter Light-Load efficiency available in all solutions Solutions with sub 2mm height On-board transient testers for controlled, high slew rate transient loads

Документация:
  • Схемотехника
  • BOM
Описание:
The TPS543C20 is a highly integrated, synchronous buck converter tailored for high density power solutions wich features high performance integrated MOSFETs with very low RDSon to achieve high efficiency. This converter enables the design of a 1V, 20A power supply capable of acheiving efficiency >88% at full load. The differentially enhanced control loop requires no external compensation, reducing the number of components necessary for optimal performance.
Возможности:

Integrated power stage using NexFET technology with very low RDSon, >88% efficiency at 20A load current Selectable voltage reference and programmable switchinig frequency allowing for great design flexibility Differentially enhanced control loop requiring no external compensation Temperature rise < 17o at full load, no forced air Total solution size < 35cm2

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design focuses on providing a compact, high-performance, multiphase solution suitable for powering Intel® Stratix® 10 GX field-programmable gate arrays (FPGAs) with a specific focus on the SG2800-I1V variant. Integrated PMBus™ allows for easy output voltage setting and telemetry of key design parameters. The design enables programming, configuration, Smart VID adjustment, and control of the power supply, while providing monitoring of input and output voltage, current, power, and temperature. TI's Fusion Digital Power™ Designer is used for programming, monitoring, validation, and characterization of the FPGA power design.
Возможности:

4-phase power supply 0.9V/140A Stratix 10 GX PMBus programming of Vout, and Voltage Margining for Arria Smart VID, 10mV per step PMBus monitoring of Input/Output Voltage, Current, Power, and Temperature 90% efficiency at 12VIN, 0.9V/60A

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design provides a universal AC input, 30W PSE solution for Power Over Ethernet. The UCC28700 uses primary side regulation to create an isolated 54V rail at low cost. The TPS23861 injects the 54V rail onto the ethernet cable.
Возможности:

Single port PSE solution for power over ethernet Over 90% efficiency at full load, low standby power Primary side regulation reduces cost 1oz, 2-layer board measuring 90mm x 50mm size

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The PMP20588 reference design utilizes the TPS23861 PSE controller to implement a single port Type 2 PoE PSE. An isolated flyback converter, utilizing the LM5022 current mode PWM controller, accepts a 12Vdc/24Vac input and provides a 55Vdc/600mA output source for the PSE. It is ideally suited for any Type 2 (30W) PoE PSE application.
Возможности:

Fully autonomous, no digital interface required 12Vdc or 24Vac input provides versatility 1500VRMS isolation from input to PSE output Port ON status LED

Документация:
  • Схемотехника
  • BOM
Описание:
Continuous-Conduction-Mode (CCM) Totem-pole power factor correction (PFC) is a simple but efficient power converter. To achieve 99% efficiency, there are many design details that need to be taken into account. The PMP20873 reference design uses TI’s 600VGaN power stage, LMG3410, and TI’s UCD3138 digital controller. The design overview provides more details on the CCM Totem-Pole topology operation, gives the detail design considerations of the circuit, and provides magnetics and firmware control design considerations. This converter design operates at 100KHz. A soft start at AC line crossover minimizes current spike and lowers THD. The PFC Firmware measures AC current and PFC output voltage in real-time and predicts the dead time needed for the switch node to complete a full swing. The adaptive dead time control effectively minimizes both switching loss and GaN FET body diode conduction loss. A GUI is available to support parameter setting and control loop tuning.
Возможности:

1kW, 99% efficiency at 100kHZ and 230V (Power derates to 600W for 115V long time operation) TI’s LMG3410 GaN power stage with an integrated driver ensures circuit reliability and eases design OCP, OTP and OVP with adjustable switching node dv/dt setting Full digital control Adaptive deadtime control and low AC crossover current distortion GUI available for PFC parameter setting and control loop tuning

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design is a high power PoE Powered Device (PD) plus active clamp forward converter. The TPS2373 high power PD controller EVM (TPS2373-4EVM-758) provides all functions necessary to implement an IEEE802.3bt-ready PD. This is paired up with an active clamp forward converter utilizing the UCC2897A controller. The high efficiency 24V/3A output using synchronous rectifiers is ideally suited for high power PoE applications such as IP security cameras and LED lighting applications.
Возможности:

Class 8 IEEE802.3bt-ready PoE PD Automatic MPS Advanced start-up Synchronous rectifiers for high efficiency (92% at 3A) 1500VRMS isolation

Документация:
  • Схемотехника
  • BOM
Описание:
The PMP21064 reference design is designed using the TPS544B20 for a 15A point-of-load converter in a tiny 0.575"x0.85" solution size (14.6mmx21.6mm). TPS544B20 fully integrates a 20A buck regulator into a small 5mmx7mm QFN package. It features DCAP2 featuring fast dynamic response and is equipped with PMBus capability. The PMP21064 has a size-optimized layout. It is a tiny 15A building block with high efficiency, fast dynamic response and ideal for design reuse.
Возможности:

7V to 14V in, 1V/15A out Full load efficiency 86.3% at 12Vin, 300kHz Fast dynamic transient response +1.1% with 25% load step Total solution size: 0.575" x 0.85" (14.6mm x 21.6mm) Size optimized for design reuse PMBus enabled margining and sequencing

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The PMP40041 is a reference design which uses the TPS56265 to generate three output rails. The input voltage range is 4.5V to 14V. The TPS65265 incorporates a triple synchronous buck converter with continuous output current 5A/3A/2A . The PMP40041 has dedicated headers to switch the output voltage among 1.0V, 1.8V and 3.3V. Default configuration is 1.0V for Vout1, 1.8V for Vout2 and 3.3V for Vout3. The module main power circuit has been optimized for small space and is 22mmX18mm in size. The solution operates in forced continuous current mode to reduce noise susceptibility and RF interference. The solution has been fully tested.
Возможности:

Operating input voltage range 4.5V to 14V input 5A/3A/2A output current triple synchronous buck solution Dedicated headers to switch the output voltages among 1.0V, 1.8V and 3.3V Forced continuous current mode (FCCM) Size 22mm*18mm for main power circuit

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design demostrates full-function 1.2KW triple-rail digital power supply solution for telecom application. The input range is 36-60Vin and outputs are two 48V10A(Full bridge) and one 5.5V30A(active clamp). Synchrounous rectifiers are used in the design and the overall efficiency is up to 92%@full load. The full-feature digital solution includes soft start, power up/down sequencing,fast response to input dip, protection features as OVP, OCP, OTP and input UVLO. Other devices like LM34927, UCC27324, UCC27201 are also used to provide bias supply and drive the FETs.
Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
PMP4482 is a full featured power module reference design including output UV/OV/OC and input voltage UV protection. It provides 0.7~2V output voltage with load current up to 50A by using TPS40428 and CSD95372. The built-in temperature and current sensors improve the accuracy and eliminate discrete components. It is also stackable up to another board to support load current as high as 120 A by easy connection.This solution provides the features such as prebias startup, track, current sharing and PMBus interface for flexible configuration.

Возможности:

Tracking for external signal Current sharing between phases and boards Pre-bias startup PMBus interface for configuration & Telemetry Small size: 33mm(L) x 23mm(W) x 8.5mm(H)

Документация:
  • Схемотехника
  • BOM
Описание:
The PMP4486 is a GaN-based reference design solution for telecom and computing applications. The GaN module LMG5200 enables a high efficiency single stage conversion with an input range from 36 to 60V down to 29V, 12V and 1.0V. This design shows the benefits of a GaN based design with high integration and low switching losses. A low cost ER18 planar PCB transformer is embedded on the board. The design was achieved in a compact form factor (56mmX86mmX16mm).
Возможности:

Extra high efficiency up to 98.4% High operating frequency for small size Ease of design using LMG5200 GaN FET module Full digital control with UCD3138A enable flexible design S.R buck topology and half-bridge current-doubler

Документация:
  • Схемотехника
  • BOM
Описание:
The PMP4497 is a GaN-based reference design solution for the Vcore such as FPGA, ASIC applications. With high integration and low switching loss, the GaN module LMG5200 enables a high efficiency single stage from 48V to 1.0V solution to replace the traditional 2-stage solution. This design shows the GaN performance and the system advantages, compared with the 2-stages solution. A low cost ER18 planar PCB transformer is embedded on the board. The design was achieved in a compact form factor (45mm*26mm*11mm). The size could be further reduced by optimizing frequency and components.
Возможности:

LMG5200 GaN FET module Single stage Half-Bridge Current-Doubler topology Extra high Efficiency up to 89.9% with full load @48Vin DCAP+ Controlling with the TPS53632G Compact size: 45mm*26mm*11mm

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
PMP4499 is a reference designthat usesthe TPS544C20 to generate low-voltage point-of-load (POL) outputs up to 30 A. The design is sync-bucktopology with integrated FETs to provide high efficiency. The controller also offers PMBus commands for telemetry and monitoring. The design is implemented in an optimized PCB layout and includes RCC ripple-current injection to provide robust stability.
Возможности:

8.3-V to 14.4-V input, 1-V 30-A output with high-integration and high-efficiency solution Online adjustment output voltage margin and trim to provide wideand precise output voltage PMBus provides for converter configuration, as well as monitoring of key parameters Robust solution with optimized PCB layout and RCC ripple-current injection Good transient response; good line and load regulation

Документация:
  • Схемотехника
  • BOM
Описание:
This power supply design is used as the main power converter for the Altera Arria GX II FPGA. The input voltage can support adapters up to 20V. The TPS40061 is used to generate 12V @ 7.5A. The TPS54550 is used for 3.3V @ 4.5A.
Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
70Amps/100Amax high current ASIC core supply, four phases w/ 2x TPS40140, for use with 12V bus system
Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

PMP6776 – недорогой неизолированный синхронный понижающий источник питания. Дизайн использует синхронные понижающие преобразователи TPS56121 и TPS54620 и понижающие переключатели TPS54425 и TPS54225 для генерирования 7 выходов. Входной диапазон питания 10,8…13,2 В, выходные напряжения 1В @ 6А, 1.5В @ 4А, 1.8В @ 6А, 2В @ 2А, 2.5В @ 8А, 3.3В @ 8А, 1.2В @ 4А.

 

Возможности:

  • Диапазон входных напряжений: 10.8…13.2В, поддержка 4,5В…14,5В;
  • Все 7 DC-DC преобразователей расположены на односторонней PCB в форм-факторе 3,5”x3,5”;
  • Дизайн отвечает требованиям по сиквенированию питания;
  • Керамические конденсаторы на входе и выходе для экономии пространства и стоимости;
  • Полностью протестированное решение

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В базовом проекте PMP7047 используются понижающий преобразователь TPS56221 с выходным током 25 А и микросхема 6-битного интерфейса VID LM10010 для адаптивного масштабирования (AVS) и строгой стабилизации напряжения шины ядра ЦСП TMS320 TCI6634. При частоте переключения 300 кГц он оптимизирован для достижения высокого КПД и малых потерь мощности при сохранении малого количества используемых компонентов и малой площади печатной платы.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Функция AVS – динамическая регулировка выходного напряжения с помощью микросхемы 6-битного VID LM10010
  • Универсальная площадка для различных выходных индукторов для упрощения тестирования
  • Диапазон входного напряжения от 13 В до 14 В
  • Диапазон выходного напряжения от 0,8 В до 1,2 В, максимальный выходной ток 25 А
  • Частота переключения 300 кГц
  • Максимальное значение КПД порядка 92%

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
Xilinx chose TI as the power solution vendor to power Zynq FPGA (along with other analog solution from TI). You will find Schematic and bill of material fo the solution Xilinx used on the development kits.
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
Xilinx chose TI as the power solution vendor to power Virtex 7 FPGA (along with other analog solution from TI). You will find Schematic and bill of material fo the solution Xilinx used on the development kits.
Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В системе управления питанием Artix7 используются силовые модули, линейные регуляторы и контроллеры PMBus для обеспечения основным и вспомогательным питанием всех узлов ПЛИС, включая DDR память. Графический интерфейс пользователя позволяет отслеживать напряжения и токи на шинах питания.

Возможности:

  • Решение оптимизировано для работы от источника питания 12 В;
  • 2 контроллера PMBus управляют в общей сложности 9 линиями питания;
  • Модули питания поддерживают до 6 А выходного тока;
  • Трансиверы питаются от LDO с низким уровнем шума;
  • Синхронная динамическая энергозависимая DDR память с произвольным доступом позволяет хранить пользовательские код и данные;
  • Протестированное решение.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Компания Xilinx выбрала TI как поставщика решений питания для Kintex 7 FPGA (наряду с другими аналоговыми решениями от TI). Вы найдете схемы и BOM для решения Xilinx с использованием наборов разработчика.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Решение использует несколько TPS54325 и другие силовые компоненты TI для питания Xilinx Zynq FPGA. Обеспечивается питание всех шин, включая память DDR3, от входного напряжения 12 В.

 

Возможности:

  • Обеспечивает питанием все шины, необходимые для работы Zynq FPGA;
  • Работает с широким диапазоном входного напряжения: 5..12 В;
  • Высокая плотность компонентов экономит площадь платы;
  • Поддерживает память DDR3;
  • Оптимальное сочетание переключателей и LDO для лучшего распределения электроэнергии;
  • Дизайн протестирован и готов к подключению Zynq FPGA.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

PMP8571 представляет собой простое в использовании решение питания, в котором применены силовые модули с интегрированными катушками индуктивности, для FPGA Cyclone5 от Altera. В этом проекте использованы TPS84621 и TPS84320, а также TPS51200 для создания 5 шин питания FPGA.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
Power Solution Reference Design for Arria V FPGA from Altera. This solution uses integrated inductor modules for ease of use to help design power solution for Arria V FPGA from Altera. This design incorporate sequencing need for the PFGA as well. Special Note Go to the TPS84 to LMZ3 part number cross reference.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The PMP9146 utilizes the TPS53515 DCAP3-mode SWIFT stepdown DC-DC converter to power high-current ASIC core rails at 1.2Vout/12A, with only 247mm2 of total power supply area and 27 total components.

Возможности:

247mm2 total power supply area Only 3x100uF small output ceramic capacitors needed for 8A load transient Meets total +/-3% DC and AC load regulation 27 total power supply components (including IC) DCAP3 control mode requires no loop compensation, and can use ceramic output caps with no need for external ripple synthesizer circuit Single GND Copper pad for easy PCB layout and heatsinking into internal PCB GND layers

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Тестирование
Описание:
PMP9335 is designed for Xilinx Zynq FPGA applications utilizing the TPS84A20 and TPS84320. This design uses an external timer to synchronize the switching frequency to 300 kHz. It also employs a controlled power up and power down sequence.

Возможности:

Designed for Xilinx Zynq FPGA applications Compact solution and easy-to-use design with TPS84A20 and TPS84320 buck regulator modules Controlled power up and power down sequence To be used as a “plug in” module, the use of extra bulk capacitance on external pcb is assumed

Документация:
  • Схемотехника
  • BOM
Описание:

Базовый проект PMP9357 представляет собой полноценное решение питания для FPGA семейства Arria V от Altera. В данном проекте для организации всех необходимых шин питания для FPGA используются несколько синхронных понижающих преобразователей TPS54620, LDO, а также терминирующий регулятор DDR. Для правильного секвенсирования питания используется секвенсер/ монитор питания UCD90120A, которым можно управлять по I2C.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Имеет все необходимые шины питания для FPGA семейства Arria V от Altera
  • Проект оптимизирован для поддержки входа 5 В
  • Крайне высокая плотность установки компонентов на печатной плате, что позволяет уменьшить её габариты
  • Оптимальное сочетание импульсных регуляторов и LDO позволяет добиться наилучшего распределения питания
  • Поддерживает устройство памяти DDR3
  • Данный проект протестирован и готов к работе по организации питания для FPGA семейства Arria V

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The PMP9365 reference design provides all the power supply rails necessary to power Altera's Stratix V family of FPGAs.This design uses several LMZ3 series modules, LDOs, and a DDR termination regulator to provide all the necessary rails to power the FPGA. It also features two LM3880's for flexible power up and power down sequencing. This design uses a 12V input.

Возможности:

Provides all the power supply rails needed for an Altera® Stratix® V FPGA Design optimized to support a 12V input On board power up and power down sequencing Supports DDR3 memory device Module design for ease of use

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
The PMP9407 reference design provides all the power supply rails necessary to power the multi-gigabit transcievers (MGT) in Xilinx's Virtex® Ultrascale™ FPGAs. This design uses a 5V input and has a PMBus interface for current and voltage monitoring, margining, timing delays, and fault monitoring. It uses two TPS544B20's which feature internal current sensing and eliminate the need for an external current sense resistor. This design also meets Xilinx's low output voltage ripple requirements of the MGT rails.

Возможности:

Provides all the power rails needed to power MGT rails in a Xilinx Virtex® Ultrascale™ FPGA Design optimized to support a 5V input Low output voltage ripple < 10mV On board power up and power down sequencing PMBUS interface with output voltage and current reporting MGTAVCC and MGTAVTT have lossless MOSFET current sensing, eliminates need for sense resistor

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
The PMP9408 reference design provides all the power supply rails necessary to power the multi-gigabit transcievers (MGT) in Xilinx's Virtex® Ultrascale™ FPGAs. It utilizes a PMBus interface for current and voltage monitoring and meets Xilinx's low output voltage ripple requirement. This design uses a 5V input and offers a low cost discrete solution.

Возможности:

Provides all the power rails needed to power MGT rails in a Xilinx Virtex® Ultrascale™ FPGA Design optimized to support a 5V input Low output voltage ripple < 10mV On board power up and power down sequencing PMBUS interface with output voltage and current reporting Discrete low cost solution

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В базовом проекте PMP9444 генерируются все шины, необходимые для питания ППВМ семейства Kintex UltraScale от Xilinx. В нём используются два UCD90120A для гибкого секвенсирования при включении и выключении питания, а также для мониторинга напряжения и тока и определения диапазона допустимых рабочих напряжением по интерфейсу PMBus. В данном проекте используется входное напряжение 12 В.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Генерирует все шины, необходимые для питания ППВМ семейства Kintex UltraScale от Xilinx
  • Проект оптимизирован для поддержки входного напряжения 12 В
  • Интегрированное секвенсирование при включении и выключении питания
  • Интерфейс PMBUS для отслеживания выходных напряжения и тока
  • Модульный дизайн для простоты использования

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
The PMP9449 reference design provides all the power supply rails necessary to power Altera's Arria® V GX family of FPGAs. It utilizes a TPS38600 to monitor the input supply and provide power on sequencing. This design features low cost, small footprint discrete ICs and is powered from a single 5V input.

Возможности:

Provides all the power supply rails needed for an Altera® Arria® V GX FPGA Design optimized to support a 5V input On board power sequencing Low cost discrete solution Small footprint

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В базовом проекте PMP9463 генерируются все шины, необходимые для питания мультигигабитных приёмопередатчиков (MGT) в ППВМ Ultrascale™ Kintex® от Xilinx. В нём используется интерфейс PMBus для мониторинга тока и напряжения, а также он соответствует требованиям Xilinx к низкому уровню пульсации выходного напряжения. В данном проекте используется входное напряжение 5 В, и он представляет с собой бюджетное дискретное решение.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Генерирует все шины, необходимые для питания MGT в ППВМ Ultrascale™ Kintex® от Xilinx
  • Проект оптимизирован для поддержки входного напряжения 5 В
  • Низкий уровень пульсации выходного напряжения с амплитудой менее 10 мВ
  • Интегрированное секвенсирование при включении и выключении
  • Интерфейс PMBUS для отслеживания выходных напряжения и тока
  • Дискретное бюджетное решение

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Референс дизайн PMP9475 с входом 12 В обеспечивает все шины питания, необходимые для  питания системы Xilinx's Virtex® UltraScale FPGA в компактном, высокоэффективном решении. Этот дизайн использует несколько регуляторов напряжения PMBus Point-Of-Load компании TI для простоты проектирования/ конфигурации и телеметрии критических шин. Дизайн включает UCD90120A для гибкого определения последовательности включения и выключения питания, а также контроля напряжения, тока и допустимых рабочих напряжений через интерфейс PMBus.

 

Возможности:

  • Обеспечивает все шины питания, необходимые для Xilinx Virtex® UltraScale™ FPGA;
  • Модель оптимизирована для входного напряжения питания 12 В;
  • Определение последовательности включения и выключения питания;
  • PMBus интерфейс с предоставлением информации о выходным напряжением и токе;
  • Функция диапазона допустимых напряжений.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
In this reference design, the TPS62125 provides a simple and efficient voltage inverting circuit to be used for low power negative voltage rails, such as found in optical modules. This configuration has been tested with a full test report and operation explanation.

Возможности:

Only 6 external components required for a complete solution IC available in a 2 x 2 mm SON package for smallest size User selectable output discharge function 85% efficiency over a wide load range Up to 120 mA output current at 5V input User programmable turn on and off thresholds

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
This reference design details a power management circuit that is capable of sourcing and sinking current for driving a thermoelectric cooler (TEC) to control the temperature of sensitive devices, like laser diodes or sensors. It supports a small solution based on the integrated TPS63070 buck-boost converter, requiring only a few external components. With a simple high impedance analog voltage input to control the current flowing through the TEC, the converter can be used as a power solution for a microcontroller based temperature control system.
Возможности:

Source and sink current capabilities to drive a TEC Positive and negative current limit Up to 2-A continuous TEC current 5-V input voltage Single device solution

Документация:
  • Схемотехника
  • BOM
Описание:

Решение для разработки небольших сотовых базовых станций. Оно предоставляет два реальных канала приема, два комплексных канала передачи и общий реальный канал обратной связи. Эта конструкция обладает производительностью больших станций, но при этом имеет небольшие размеры. Текущий дизайн сделан для частотного диапазона до 20 МГц.

Возможности:

  • 2 ComplexT x канала;
  • 2 Shared Real FB канала;
  • 2 Real Rx канала;
  • 30.72M типовой вход;
  • Кварцевый генератор: CDCE72010;
  • Управление: USB/ Последовательный интерфейс;
  • Источник питания 6 В.

Документация:
  • Схемотехника
  • BOM
Описание:

Референс дизайн, и связанный с ним код Verilog, может быть исользован в качестве отправной точки для взаимодействия ПЛИС Altera c высокоскоростными LVDS интерфейсами аналого-цифровых и цифро-аналоговых преобразователей.

 

Возможности:

  • Этот дизайн представляет собой исключительно прошивку и детельно обсуждается в целях понимания;
  • Пример кода Verilog является простой отправной точкой для высокоскоростных решений на основе ПЛИС;
  • Дизайн легко распространяется на другие высокоскоростные преобразователи данных TI;
  • АЦП и ЦАП разделены между собой на тот случай, если требуется только одно решение;
  • Временные ограничения интерфейса подробно обсуждаются для АЦП и ЦАП;
  • Прошивка протестирована с помощью доступных оценочных плат TI.

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
This reference design is a guide to the schematics and layout for the system designer using a GSPS ADC in their system. Use this reference design along with the datasheet — the datasheet is always the final authority. Also, the ADC1xDxxxx(RF)RB Reference Board provides a useful reference design. All design source files for the Reference Board as well as the CAD/CAE symbols for the ADC are available on the product web page or TI-Designs for download. For the purpose of this document, ADC or GSPS ADC refers to the ADC12D1800RF, ADC12D1600RF, ADC12D1000RF, ADC12D800RF, ADC12D500RF, ADC12D1800, ADC12D1600, ADC12D1000, ADC10D1500, ADC10D1000, ADC12D1600QML, and ADC10D1000QML.

Возможности:

Analog Input, clock input and Power design issues are discussed Layout concerns on synchronisation of multiple devices Understand the key care abouts of GSPS ADC schematic and layout design Examples are provided in the form of the design layout files

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TSW308x is an example design of a wideband digital to RF transmit solution capable of generating 600 MHz of contiguous RF spectrum. The system provides a reference on how to use the DAC34x8x, TRF3705 IQ modulator and LMK0480x to achieve this. This reference EVM coupled with a pattern generator such as the TSW1400EVM can be used to arbitrarily generate narrow band and wideband signals at RF. Examples of configurations to generate standards compliant WCDMA test signals are provided.

Возможности:

Complete Digital to RF transmit solution Up to 600MHz of contiguous signal bandwidth RF signal synthesis from 300MHz to 4GHz On board RF Amp and Attenuator Easy evaluation platform with TSW1400 and HSDC Pro

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TSW1265EVM is an example design of a wideband RF to digital dual receiver solution capable of digitizing up to 125MHz of spectrum. The system provides a reference on how to use the ADS4249, LMH6521, LMK0480x, and a dual mixer to achieve this. This reference EVEM coupled with a capture card such as the TSW1400 can be used to capture and analyze narrow band and wideband signals. Instructions are provided on how to change the LO and IF frequencies for different application needs. The TIDA-00073 was implemented with hardware from the TSW1265EVM.

Возможности:

Complete RF to digital wideband receiver solution Up to 125MHz of contiguous signal bandwidth RF Input from 1700M to 2200M (mixer dependent - may be swapped within mixer family) On board DVGA for gain control Easy evaluation platform with TSW1400 and HSDC Pro analysis software

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This is a wideband complex-receiver reference design and evaluation platform that is ideally suited for use as a feedback receiver for transmitter digital predistortion. The EVM signal chain is ideal for high intermediate-frequency (IF) complex-feedback applications and contains a complex demodulator, TI’s LMH6521 dual-channel DVGA and ADS5402 12-bit 800-MSPS dual-channel ADC. By modifying the onboard filter components, the signal chain is configurable for a variety of frequency plans. The EVM also includes TI’s LMK04808 dual-PLL clock jitter cleaner and generator to provide an onboard low-noise clocking solution. The LMH6521 DVGA gain is controlled through the GUI or alternatively through the high speed connector with an FPGA.

Возможности:

Complete RF to digital complex wideband receiver solution Up to 800MHz of contiguous spectrum can be sampled Default configuration of RF input from 1800M to 2400M, options for 700M to 3GHz Onboard DVGA for gain control Easy evaluation platform with TSW1400 and HSDC Pro analysis software

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This reference design discusses the use of the TSW3085EVM with the TSW3100 pattern generator to test adjacent channel power ratio (ACPR) and error vector magnitude (EVM) measurements of LTE baseband signals. By using the TSW3100 LTE GUI, patterns are loaded into the TSW3085EVM which is comprised of the DAC3482, TRF3705, and LMK04806.

Возможности:

Hardware reference design and Demonstration platform for a complete digital to RF transmitter A Process and setup to test performance metrics for modulated signals such as Error vector Magnitude (%EVM) and Adjacent Channel Power Ratio (ACPR) are provided Results are tabulated for external clocking of the DAC and also for using the internal PLL of the DAC An easy to use evaluation platform to make standards compliant measurements

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The analog interface circuits in this reference design are often used between current-source based digital-to analog converters (DAC) and quadrature modulators. While the DAC348x is used as an example of a TI high-speed DAC, the circuits can be applied to other current-source based converters with slight modifications. The DAC348x and TRF3705 analog interface are populated by default on the TSW308xEVMs. Both the DAC348x and TRF3705 are designed with the same DC bias and AC swing specification to provide a seamless interface. Other circuit topologies are described to account for other DC bias and AC swing specifications. By accounting the correct DC bias and proper AC swing, system designers can apply these circuits based on their application needs in order to achieve optimal performance.

Возможности:

A breakdown of the interface on the TSW308x is explained to show the direct connection between the DAC3484 and TRF3705 General Design equations of current source DACs with IQ modulators are provided and explained TINA spice models are provided for different interface networks for DC, AC, and filtered interfaces to meet customer needs

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This reference design shows the ability of the high-speed amplifier, LMH6554, to perform single-ended to differential conversion to drive high-speed analog-to-digital converters (ADCs) while maintaining excellent noise and distortion performance. Performance versus input frequency is shown for both AC and DC coupled applications while interfaced to the ADS4449 quad, 250-MSPS, 14-bit ADC. Various options for common-mode voltages, power supplies, and interfaces are discussed and measured to meet the requirements of a variety of applications. Anti-aliasing filter examples are shown along with the performance improvements that they provide.

Возможности:

High-speed single-ended to differential conversion while maintain excellent performance System performance results for LMH6554 driving ADS4449 SFDR > 82 dBFs, SNR > 71 dBFS in first Nyquist zone SFDR > 80 dBFs, SNR > 68 dBFS in second Nyquist zone Examples of both AC and DC coupled interfaces Demonstrates anti-aliasing filter design and performance gains Amplifier power supply design considerations for best performance are discussed

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This reference design shows the ability of the high-speed amplifier, THS4509 to perform single-ended to differential conversion to drive high-speed analog-to-digital converters (ADCs) while maintaining excellent noise and distortion performance. Performance versus input frequency is shown for both AC and DC coupled applications while interfaced to the ADS4449 quad, 250-MSPS, 14-bit ADC. Various options for common-mode voltages, power supplies, and interfaces are discussed and measured to meet the requirements of a variety of applications. Anti-aliasing filter examples are shown along with the performance improvements that they provide.

Возможности:

High-speed single-ended to differential conversion while maintain excellent performance System performance results for THS4509 driving ADS4449 -SFDR > 77 dBFs, SNR > 71 dBFS in first Nyquist zone -SFDR > 69 dBFs, SNR > 67 dBFS in second Nyquist zone Examples of both AC and DC coupled interfaces Demonstrates anti-aliasing filter design and performance gains Amplifier power supply design considerations for best performance are discussed

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
JESD204B links are the latest trend in data-converter digital interfaces. These links take advantage of high-speed serial-digital technology to offer many compelling benefits including improved channel densities. This reference design addresses one of the challenges of adopting the new interface: understanding and designing the link latency. An example achieves deterministic latency and determines the link latency of a system containing the Texas Instruments LM97937 ADC and Xilinx Kintex 7 FPGA.

Возможности:

Guarantee deterministic latency across the JESD204B link Understand the tradeoff between link latency and tolerance to link delay variation Use a formulaic and procedure-based approach to design the link latency Implement a JESD204B link using Texas Instruments' ADC16DX370 or LM97937 ADC and a Xilinx Kintex 7 FPGA

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Полностью автономный IEEE802.3at, Type 2 (30 Вт) 4-хпортовый источник питания для оборудования PoE. 2 дополнительных порта обеспечивают питание оборудования высокой мощности (до 60 Вт). При этом оба порта поддерживают передачу данных Gigabit Ethernet 1000BASE-T.

Система состоит из 2-х плат: материнская плата (TPS23861EVM-612) и дочерняя плата (TPS23861EVM-613). Дочерняя плата включает в себя два контроллера TPS23861 IEEE 802.3at PoE PSE. Материнская плата обеспечивает мультипортовый интерфейс для дочерней платы. Кроме того, материнская плата предоставляет интерфейсы для двух дополнительных плат: MSP-EXP430G2 LaunchPad ™ (если требуется управлять питанием) и USB-TO-GPIO интерфейс (если требуется управление питанием с помощью PC GUI).

 

Возможности:

  • TPS23861 PSE устройство по-умолчанию автономно, цифровой интерфейс не требуется;
  • Пройдены UNH-IOL PoE Conformance/Interoperability и SIFO type 1/type 2 серии тестирований;
  • Четыре IEEE802.3at, type 2 (30 Вт) порта и два нестандартных порта, поддерживающих оборудование высокой мощности (до 60 Вт);
  • Вся конструкция питается от одного источника питания постоянного тока. Питание логики осуществляется установленным стабилизатором на 3,3 В (LM5007);
  • I2C интерфейс позволяет программировать устройство с помощью графического интерфейса на ПК или с помощью внешнего устройства;
  • Светодиоды состояния портов обеспечивают простую индикацию в полностью автономном режиме.

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:

С помощью данного проекта возможно точно измерять ток, напряжение и мощность на шине -48 В и передавать эту информацию по интерфейсу, совместимому с I²C. Проект нацелен на применение в телекоммуникациях, так как наиболее распространённое телекоммуникационное оборудование питается отрицательным напряжением. В нём использованы INA226 и ISO1541. INA226 – это токовый шунт и монитор мощности со совместимым с I²C интерфейсом. Данное устройство точно измеряет указанные величины и использует ISO1541 для преобразования отрицательного напряжения в сигналы с опорой на земле. ISO1541– это малопотребляющий двунаправленный изолятор, совместимый с I²C.

Возможности:

  • Возможность измерения тока, напряжения и мощности на шине -48 В
  • Высокая точность:
    • смещение 10 мкВ (максимальное значение)
    • погрешность коэффициента усиления 0,1 % (максимальное значение)
  • Интерфейс, совместимый с I²C
  • Гальваническая развязка даёт возможность для связи между платами
  • Гальваническая развязка, совместимая с I²C, преобразует напряжение -48 В в сигналы с опорой на земле 
 

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
TIDA-00324 is a power reference design that highlights the multiphase controller TPS53631 and the Smart Power Stage CSD95372BQ5M in a 12V Vin, 1.2V Vout at 120A application. This reference design can be used to help a user develop a Power Solution for CPU Vcore power or DDR4 power solution to enable faster development and quicker time to market.

Возможности:

Reference Design for a 12Vin, 1.2Vout, 120A Iout application using a 3-phase controller and Power Stage Complete BOM, schematic, and test data available for the reference design Design can be leveraged for CPU Vcore, DDR Memory Power, or applications needing a multiphase controller plus Power Stage TPS53631 is Intel® VR12.x Platform Serial VID (SVID) Compliant and can operate 1-, 2-, or 3-Phase configuration employing advanced control architecture D-CAP+ with advanced PMBus communication interface for device configurations and system telemetries CSD95372BQ5M smart power stage is a highly optimized design for use in a high-power, high-density applications which integrates the driver IC and power MOSFETs to complete the power stage switching function with accurate current sensing and temperature sensing functionality to simplify system design and improve accuracy

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Это решение демонстрирует модификации платы, требуемые для приложений с поддержкой высокой пропускной способности и высокой частоты, использующий текущий источник ЦАП DAC38J84 с модулятором TRF3704. TRF3704 – это модулятор 6 ГГц, поддерживающий широкие диапазоны модуляций. DAC38J84 – это конвертер 2,5 Гвыборок/с, поддерживающий базовый диапазон 600 MГц. Комбинация облегчает работу на частотах и с пропускной способностью, которые ранее были недостижимы для высокопроизводительных систем связи.

Возможности:

  • Поддержка полосы пропускания 600 МГц, соответствующей полосы пропускания радиочастотного диапазона 1,2 ГГц;
  • Работа до 6 ГГц с хорошим коэффициентом усиления и линейностью характеристики;
  • Обеспечивает правильное преобразование сетевого интерфейса ЦАП для модулятора;
  • Обеспечивает резервирование для LPF между ЦАП и модулятором;
  • Вносит изменения для обеспечения плоской частотной характеристики ББ для приложений с высокой пропускной способностью;
  • TSW38J84 - это типовое решение с графическим интерфейсом, которое можно купить; любые изменения могут быть простестированы на этой отладочной плате.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
Wideband RF amplifiers require external coupling capacitors and an RF choke to supply bias to the output transistor collector. As the frequency of operation is reduced, the choice of these components must be modified to maintain proper gain and linearity in the device. This design provides the circuit modification recommendations for operating a wideband RF amplifier device like the TRF37x73 in the low frequency range. A full complement of testing over temperature and voltage is provided for very low frequencies (1 MHz - 50 MHz) and intermediate frequencies (20 MHz - 400 MHz) to illustrate the effectiveness of the design.

Возможности:

Supports circuit modification recommendation for operation down to 1 MHz. Supports optimized circuit modification for intermediate frequency operation of 20 MHz to 400 MHz. Performance data of Gain, OIP3, NF, and P1dB are provided over temperature and voltage.

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Применение методов выравнивания – это эффективный способ компенсирования потерь в канале передачи по последовательному интерфейсу JESD204B в преобразователях данных. В данном базовом проекте использован ADC16DX370, сдвоенный 16-битный аналого-цифровой преобразователь (АЦП) на 370 MSPS, в котором используется метод выравнивания с ослаблением для подготовки последовательных данных для передачи со скоростью 7,4 Гбит/с. У пользователя существует возможность оптимизировать ослабление (DEM) и размах выходного напряжения (VOD) выходного драйвера, чтобы эти параметры канала находились в обратно пропорциональной зависимости. Эксперименты показывают чистый приём сигнала на расстоянии 20 дюймов с использованием материала FR-4.

Возможности:

  • Позволяет добиться высокоточной работы последовательного интерфейса JESD204B с учётом использования недорогих материалов печатной платы
  • Дает возможность прийти к пониманию ограничений, которые накладывают каналы с потерями, и освоить методы выравнивания для снятия этих ограничений
  • Использовать выверенный подход к оптимизации параметров выравнивания ADC16DX370
  • Базовый проект протестирован и включает в себя отладочный модуль, конфигурационное программное обеспечение и руководство пользователя

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Растущий спрос на беспроводные сети для обеспечения быстрой передачи данных пользователям увеличивает производительность приемопередающего оборудования для обеспечения достаточной пропускной способности и поддержки крупнейших стандартизированных несущих частот (с агрегацией частот в некоторых случаях), а также достаточную чувствительность приемника и динамический диапазон для работы в присутствии сильных блокирующих сигналов в рабочем окружении.

Это решение от TI описывает подсистему RF-приемника с 16-битным сэмплером, пропускная способность которого превышает 100 МГц, включающую понижающий микшер, цифровой усилитель с переменным коэффициентом усиления (DVGA), высокоскоростной конвейерный аналого-цифровой преобразователь (ADC), гетеродин (LO), RF-синтезатор и тактовый генератор устранения джиттера.

 

Возможности:

  • Реализует подсистему RF супергетеродинного приемника с входным диапазоном частот 700-2700 МГц, шириной полосы пропускания 100 МГц и 16-битным АЦП;
  • Ускоряет время разработки беспроводной связи, программного обеспечения для радио, военных или тестово-измерительных приложений с проверкой IF сигналов цепи;
  • Оценить этот дизайн легко с поддержкой сбора данных и инструментов анализа;
  • Эта конструкция протестирована и включает оценочный модуль (EVM), приложение для настройки и руководство пользователя.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Базовый проект TIDA-00382 на основе TCA5013 представляет собой подсистему для смарт-карт для электронных кассовых аппаратов, которая упрощает переход продукции клиентов на соответствие стандарту EMV. Базовый проект поддерживает одну пользовательскую карту, что позволяет TCA5013 детектировать введение и удаление карты. Пользовательская карта, также известная как чип-карта, содержит в себе информацию о пользователе электронного кассового аппарата (EPOS). Также базовый проект на основе TCA5013 содержит 3 слота под карты Модулей Защищённого Доступа (SAM). Карта SAM физически напоминает Модуль Идентификации Абонента (SIM), но содержит информацию об операциях на электронном кассовом аппарате.

Возможности:

  • Соответствует требованиям ISO7816-3, ISO7816-10 и EMV 4.3 (временны́е характеристики, электрический разряд, безопасность)
  • Автоматическое получение отклика на сброс (ATR) от карты типа 1 по ISO7816-10 для уменьшения необходимого для разработки программного обеспечения
  • 1 пользовательская карта + 3 слота для SAM
  • Защита от электростатического разряда 8 кВ по IEC 61000-4-2 на всех боковых выводах карты
  • Протестированный проект платы

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:

В базовом проекте TIDA-00403 для построения решений дальномеров используются готовые отладочные модули с применением алгоритмов мини-ЦСП TLV320AIC3268. С помощью пакета разработки PurePath Studio можно одним кликом мыши создать надёжную систему ультразвукового дальномера с пользовательскими настройками. Пользователь может изменять характеристики генерирования ультразвуковых импульсов, а также алгоритмы детектирования под конкретные промышленные и измерительные применения, что позволит пользователям преодолеть ограничения прочих датчиков с фиксированными функциями, а также вместе с этим повысить надёжность измерений. Два GPIO-вывода TLV320AIC3268 автоматически активируются для индикации передачи и приёма ультразвукового импульса. Время пролёта сигнала определяется благодаря мониторингу данных GPIO-выводов головным МК.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Прототипирование с помощью готовых к использованию отладочных модулей и компьютера для бюджетной отладки и проектирования
  • Мини-ЦСП с PurePath Studio для повышения гибкости и ускорения вывода готовой продукции на рынок
  • Генерирования ультразвуковых импульсов с частотой 40 кГц при частоте выборок Fs 96 кГц; для получения более высоких частот ультразвуковых импульсов доступна частота Fs 192 кГц
  • Схема детектирования с фильтром Чебышева и пиковым детектором позволяет избежать ложного срабатывания из-за фонового шума
  • Автоматическая активация GPIO-выводов для вычисления времени пролёта (TOF) сигнала головным МК
  • Включает в себя руководство для начала работы / проекта, а также протестированный пример технологического процесса в PurePath Studio для начала работы

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:

Базовый проект TSW38J84 EVM представляет собой платформу для демонстрации решения двухканального передатчика с интегрированным резонатором. В данном базовом проекте используется устройство 2.5 GSPS DAC38J84 с высококлассными модуляторами: TRF3722 (с интегрированными PLL/ VCO) и TRF3705. TRF3722 и TRF3705 можно объединить для создания двухканального решения, в котором TRF3722 будет выступать в роли локального резонатора (LO) для обоих модуляторов. Интерфейс связи между DAC38J84 и модуляторами, а также методы измерения характеристик совместной работы ЦАП и модуляторов могут варьироваться. Приведённые результаты измерений включают в себя измерения полосы пропускания, выходной точки пересечения третьего порядка, искажения гармоник и подавления частот за пределами полосы пропускания.

Возможности:

  • Полноценное решение двухканальной передачи «биты-РЧ» и использованием интерфейса JESD204B
  • Платформа для тестирования 2.5 GSPS DAC38J84 с двумя высококлассными модуляторами
  • Выходная частота TRF3722 и TRF3705 достигает 4 ГГц
  • Решение с поддержкой полосы пропускания до 1 ГГц
  • Решение двухканальной передачи для современных систем связи, военного назначения и контрольно-измерительных приборов

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This verified reference design is a signal conditioning solution for front-port QSFP+ supporting two 40GbE ports compatible with 40G-CR4/SR4/LR4 and 10G SFF-8431 requirements. The design is applicable to optical and passive/active copper cables. It allows for reach extension between the Switch ASIC and the front-port QSFP+ which is often required for the outermost ports of a Top-of-Rack (ToR) switch or for add-in mezzanine implementations of QSFP+ line cards.

Возможности:

Front-port stacked QSFP+ implementation with signal conditioning to support 40GbE/10GbE optical and passive copper Extends reach between Switch and front-port by up to 3x beyond nPPI/SFF-8431 host channel loss limit Low-power/low-cost solution for front-port signal conditioning Applicable to Top-of-Rack (ToR) switch and line card systems Single power supply, no firmware required, no heatsink required, no reference clock required Lab-tested HW example including 40GbE/10GbE-specific test data

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
This verified reference design is a signal conditioning solution for front-port QSFP28 supporting two 100GbE ports compatible with 100G-CR4/SR4/LR4, 40G-CR4/SR4/LR4 and 10G SFF-8431 requirements. The design is applicable to optical and passive/active copper cables. It allows for reach extension between the Switch ASIC and the front-port QSFP28 which is often required for the outermost ports of a Top-of-Rack (ToR) switch or for add-in mezzanine implementations of QSFP28 line cards. This reference design offers the flexibility for users to upgrade from a DS280BR810 Repeater to the pin-compatible DS250DF810 Retimer.

Возможности:

Front-port stacked QSFP28 implementation with signal conditioning to support 100GbE/40GbE/10GbE optical and passive copper Extends reach between Switch and front-port by up to 3x beyond CAUI-4 host channel loss limit Low-power/low-cost solution for front-port signal conditioning Applicable to Top-of-Rack (ToR) switch and line card systems Single power supply, no firmware required, no heatsink required, no reference clock required Lab-tested HW example including 100GbE/40GbE/10GbE-specific test data

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
TIDA-00465 is an application using TPS23861 as a single port, type 2, PoE auto-mode PSE in a small form factor. The design will inject power onto any Ethernet cable for PoE powered loads up to 30W.

Возможности:

TPS23861 IEEE 802.3at PSE Controller Single Port 30W PoE Injector Auto Detection and Classification of PD Auto Turn on and Disconnect of PD Requires only 48VDC, 40W AC-DC Adapter

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The TPS53355 Inductor-On-Top step-down buck converter design enables high power density through reduction of X-Y PCB area and results in >86% efficiency with only 1.8W of power loss and 6mV of output voltage ripple requiring only 5x100uF ceramic output caps.

Возможности:

• >86% Efficiency at 12VIN, 1Vout, 650KHz • 1.8W power loss at 12.6W Output Power • 6mV Output Voltage Ripple • 2.4mV Output Voltage Overshoot in response to 3A to 6A load step, 2.5A/us • 2.2mV Output Voltage Undershoot in response to 6A to 3A load release, 2.5A/us • 39 total components including IC • >86% Efficiency at 12VIN, 1Vout, 650KHz • 1.8W power loss at 12.6W Output Power • 6mV Output Voltage Ripple • 2.4mV Output Voltage Overshoot in response to 3A to 6A load step, 2.5A/us • 2.2mV Output Voltage Undershoot in response to 6A to 3A load release, 2.5A/us • 39 total components including IC

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
This board allows the LMH5401 to be used as a low gain amplifier or as an attenuator.

Возможности:

DC coupled Minumum gain of 0.5V/V Split Supply voltage 6 GHz Bandwidth

Документация:
  • Схемотехника
  • BOM
Описание:

TIDA-00539 содержит два контроллера TPS2378 PD для питания по витой паре нестандартных PoE устройств мощностью до 51 Вт. Используемый контроллер UCC2897A обладает высокой эффективностью и предоставляет отличные переходные характеристики обратноходового преобразователя: 19 В при 2,3 А.

 

Возможности:

  • Высокая эффективность преобразователя (93%) при передаче энергии по витой паре;
  • Доступна готовая плата и тестовые отчеты.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The TPS53515 Inductor-On-Top Step-Down Buck Converter reference design enables reduction of X-Y area while enabling >87% efficiency with 2.6W of power loss @12A load and 12mV of output voltage ripple with only 10x22uF ceramic output caps. This power reference design supports a 12V input and a 1.2V output at 12A and switches at 1MHz.

Возможности:

• >87% Efficiency at 12VIN, 1.2Vout, 1MHz • 2.6W power loss at 11.8W Output Power • 12mV Output Voltage Ripple at 5A and 1MHz Fsw • 16mV Output Voltage Overshoot in response to 5A to 10A load step, 2.5A/us • 17mV Output Voltage Undershoot in response to 10A to 5A load release, 2.5A/us

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The TIDA-00597 can provide very low noise output power for clock generator.

Возможности:

Low Noise for Clock Generator Up to 800-mA Output Current Low Phase noise Output Power Enable and Disable

Документация:
  • Схемотехника
  • BOM
Описание:

Этот дизайн выполнен на основе  TPS65218 – компактного решения для питания Altera® MAX® 10 SoC, обеспечивающего все необходимые уровни напряжений. Alteraпредлагает питать MAX10 от однополярного или двухполярного источника питания. Референс дизайн TIDA-00607 реализует компактное решение двухполярного источника питания. Общая площадь решения, включая пассивны компоненты составляет всего лишь 1,594 дюйма2. TPS65218 является настолько гибким решением, что может быть использован даже для питания  DDR3L или DDR3 памяти.  Он так же включает в себя 3 переключателя нагрузки, позволяющих компенсировать потребление энергии от внешней периферии. Микросхема питания может питаться от однополярного источника питания 5 В либо от одно Li-Ion батарейки. Это решение полностью протестировано и предназначено для использования в промышленных устройствах в рабочем диапазоне температур -40…+105 °C.

 

Возможности:

  • Представляет собой четыре высокоэффективных, регулируемых DC-DC преобразователя с интегрированными полевыми транзисторами для питания Altera Max 10;
  • Дополнительные LDO с выходом 400 мА для питания периферии или портов ввода/вывода на ПЛИС и 3 встроенных переключателя нагрузки;
  • Встроенный супервизор питания с индикатором недо- и перенапряжения;
  • Предназначен для промышленного применения (от -40 °C до 105 °C);
  • Проект включает в себя протокол испытаний, руководство пользователя и файлы проекта, чтобы помочь ускорить процесс оценки.

 

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

TIDA-00617 – Высокоэффективный управляемый обратноходовой преобразователь 5 В при 5 А. Решение основано на POE PD контроллере TPS23751.

 

Возможности:

  • Совместимость с IEEE802.3.at;
  • Высокая эффективность 93% (только преобразователь);
  • Включает отчеты тестов.

Документация:
  • Схемотехника
  • BOM
Описание:
A wideband single-ended to differential conversion reference design in both DC- and AC- coupled applications is presented. The design evaluates the performance of the LMH5401 and LMH6401 cascade and offers insight into the design.

Возможности:

4.5GHz bandwidth with 30dB maximum total voltage gain Digitally-controlled gain range of 32dB in 1dB steps 50-Ω Input DC- or AC-coupled single-ended to differential conversion Output IP3 at RL = 200Ω: 40dBm at 500MHz 33dBm at 1GHz Output common-mode control capability: VMID ±0.5V Compact design ideal for portable application with PD = 645mW

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-00685 can provide fast response for GPRS module.

Возможности:

Large output current capability Fast load transient response Small size solution Cost optimized solution

Документация:
  • Схемотехника
  • BOM
Описание:

Проект TIDA-00716 представляет собой компактное интегрированное решение для FPGA Spartan6 от Xilinx. В данном проекте показывается пример применения TPS650250 в качестве микросхемы по принципу «всё в одном» для организации шин питания Spartan6. Данный проект базируется на семействе Spartan6 LXT, но может быть применён для питания семейства Spartan6 LX. Благодаря управляемому пользователем внешнему секвенсированию, а также наличию независимых сигналов разрешения и внешних резистивных делителей TPS650250 является простым и гибким решением, которое может быть использовано для нескольких семейств Spartan6. Данная микросхема управления питанием имеет диапазон входного напряжения от 3,5 до 5,5 В и может работать от напряжения питания 5 В или от одиночной Li-Ion батареи. Данный проект был испытан и соответствует требованиям промышленных применений (от -40 до 85 °C).

Возможности:

  • Для питания Spartan 6 используются 3 высокоэффективных понижающих преобразователя
  • Дополнительные LDO на 200 мА для питания периферийных шин или других шин входа/ выхода FPGA
  • Независимые сигналы разрешения для DC/ DC-преобразователей и LDO
  • Регулируемое посредством резистивного делителя выходное напряжение
  • Данный проект включает в себя отчёт об испытаниях, руководство по отладочному модулю и файлы проекта для ускорения процесса отладки

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-00783.1 reference design is a triple output wide Vin power module design. It provides 3.3V, 1.8V and 1.2V output, at 6W total power. The layout is optimized for space constrained applications.

Возможности:

LMZ36002 wide Vin power module with integrated inductor, 4.5V to 60V input, 2A output LMZ20502 nano module with integrated inductor 4.5V to 40V wide input range Power module design with minimum external components 400 sq. mm compact solution size This circuit board is tested, and the design files and test report are included

Документация:
  • Схемотехника
  • BOM
Описание:

TIDA-00858 реализует новый подход к полномостовым выпрямителям. Этот модуль заменяет диоды на 4 n-канальных транзисторных MOSFET и управляется контроллером LM74670-Q1 в конфигурации полномостового выпрямителя. Решение LM74670-Q1 с нулевым током потребления является весьма эффективной заменой диодов с потерями.

Модуль преобразует до 45 В переменного напряжения в напряжение постоянного тока без использования диодов. LM74670-Q1 может работать с переменным входным напряжением частотой до 300 Гц и до 100 А выходного тока. При этом он выделяет меньше тепла по сравнению с выпрямителями на основе диодов Шоттки.

 

Возможности:

  • Поддержка входного напряжения 45 В переменного тока;
  • Быстрый отклик на изменение направления тока <5 мксек.;
  • Более эффективное решение для выпрямителей с высоким током;
  • Поддержка входного переменного тока с частотой до 300 Гц;
  • Нулевое потребление и малый ток утечки по сравнению с диодами.

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01366 (also known as PMP9799) demonstrates a complete power solution for Altera's MAX® 10 FPGA. This simple solution uses just three DC/DC converters to power the MAX 10 cost-effectively. This TI Design supports numerous industrial applications and any application that requires a small, high efficiency, high temperature power supply.
Возможности:

Supports Dual-Supply Power Option of MAX 10 to Enable Full FPGA Functionality Requires Just Three DC/DCs for a Cost-Effective and Simple Power Solution Total Solution Size < 300 mm² for Space-Constrained Applications 92% Efficiency at Half of Rated Load and 89% Efficiency at Full Rated Load for Low Temperature Rise and High Reliability Supports Instant-On Feature for Fastest Startup of MAX 10 125°C Rated Devices and Passives for High Temperature Applications with a Temperature Warning Flag at 120°C

Документация:
  • Схемотехника
  • BOM
Описание:
TIDA-01367 uses the TPS53679 multiphase controller and CSD95490Q5MC Smart Power Stages to implement a high-performance design suitable for powering networking application-specific integrated circuits (ASICs). The dual outputs of the controller target a 240-A, 0.8-V core rail with a six-phase design and a 20-A, 0.85-V auxiliary rail. The smart power stages and integrated PMBus™ allow for easy output voltage setting and telemetry of key design parameters. The design enables configuration, smart VID adjustment, and compensation adjustment of the power supply, while providing monitoring of input and output voltage, current, power, and temperature. TI's Fusion Digital Power™ Designer is used for programming, monitoring, validation, and characterization of the system.

Возможности:

Dual Rail 6+1 Design - High-Powered Core Rail and Single Phase Auxilliary Rail PMBus programming of Vout, and Voltage Margining for Arria Smart VID, 10mV per step PMBus monitoring of Input/Output Voltage, Current, Power, and Temperature Peal Efficiencies of 90 and 91% for Core and Aux Rails

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01405 design demonstrates an inverting power module (voltage inverter) to generate a –1.8V rail at up to 2A of current from a 3V to 15.2V input voltage. Such a negative voltage is required for many communications equipment systems as well as industrial equipment, such as test and measurement. Using the TPS82130 power module enables a very simple negative voltage inverter (inverting buck-boost) design to create a 1.8V negative output voltage at high 2A currents.
Возможности:

Simple Power Module Design Total Solution Size Less Than 50mm2 High Output Current of 2A (VIN ≥ 5V) Wide Input Voltage Range of 3V to 15.2V Low Noise (Less Than 10mV Output Ripple) 125°C Rated Solution

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design provides lightning surge protection solution for Power over Ethernet (PoE) Power Sourcing Equipment (PSE) systems based on TI's TPS23861 PSE controller. The need for implementing such protection will normally depend on the environment in which the PSE is intended to operate and the inherent isolation properties of the PSE. For industrial(NVR, DVR,etc) and Telecom(Ethernet switches, Gateways, etc) applications, lightning surge protection is an important design consideration in the system.
Возможности:

Ethernet Alliance certified for sending Type 2 (up to Class 4) power 4-port Auto Mode PoE PSE solution with TPS23861 Auto Mode/Semi-Auto Mode/Manual Mode provides flexibility to power standard or non standard PDs Able to pass 6kV common mode surge test and 4kV differential mode surge test

Документация:
  • Схемотехника
  • BOM
Описание:
A 4 phase buck regulator design fully complaint to power the core rail of Intel Arria 10 GX FPGAs, specifically the 10AX115U145IVG variant. Integrated PMBus allows for easy output voltage setting and telemetry of key design parameters. The design enables programming, configuration, Smart VID adjustment, and control of the power supply, while providing monitoring of input/output voltage, current, power, and temperature. It uses TI's Fusion Digital Power Designer for programming, monitoring, validation and characterization of the FPGA power design.
Возможности:

4-phase power supply 0.9V/150A Arria 10 GX (10AX115U145IVG) PMBus programming of Vout, and Voltage Margining for Arria Smart VID, 10mV per step PMBus monitoring of Input/Output Voltage, Current, Power, and Temperature 90% efficiency at 12VIN, 0.9V/100A

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This small and simple inverting power reference design features a high accuracy step-down converter in an inverting buck-boost topology. It generates a -12-V output at 400 mA of current from a 3-V to 4.5-V input voltage, enabling to cleanly power negative voltage rails in space-constrained applications such as optical networking systems for telecom infrastructure, active and distributed antenna systems or remote radio unit for wireless infrastructure, as well as for test and measurement applications in industrial.
Возможности:

High Negative Output Voltage of –12 V Total Solution Size Less Than 65mm2 High Output Current of 400mA Low Output Voltage Ripple (<0.5 %) Input Voltage Range of 3 V to 4.5 V 125°C Rated Solution

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TIDA-01444 reference design for server PSU, PC PSU, and other step-down converter applications implements a 180-W buck, dual-channel DC-DC converter with a regulatory 12-V DC input voltage designed to provide the terminal load voltage with greater than 97% efficiency and good thermal performance. The switching frequency synchronization between the dual channels is easily realized. The true differential remote sense of the dual outputs compensates the line voltage drop providing more accurate voltage for the terminal load. For improved high power density and a low profile, this integrated circuit reference design uses a planar inductor to replace the traditional discrete inductor. This TI Design has complete protection and temperature sense functions.
Возможности:

180W dual output buck converter Efficiency: 96% (typ) at 180W load; 97% (typ) at 83W load Switching frequency synchronization between dual-channel Differential remote sensing for both output channels Planner inductor as output inductor Compact form factor (47mm x 59mm) for compatible with server PSU application

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This small and simple, low-noise inverting power module design (voltage inverter) cleanly supports a –5-V output voltage at up to 1.5 A of current from a 3- to 11.5-V input. Featuring TI’s TPS82130 MicroSiP™ power module step-down converter in an inverting buck-boost topology, the design achieves a power density of 584 mW/mm3 and a solution size of less than 50 mm2, allowing it to power sensitive analog loads in space-constrained, high-temperature communications equipment, such as optical modules. This design also supports many common industrial equipment, including those that require a 5-V input and –5-V output voltage inverter at up to 1 A.
Возможности:

Simple Power Module Design Total Solution Size Less Than 50mm2 High Output Current of 1.5A (VIN ≥ 7.5V) Wide Input Voltage Range of 3V to 11.5V Low Noise (Less Than 10mV Output Ripple) 125°C Rated Solution

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TIDA-01480 reference design is a scalable power supply designed to provide power to the Xilinx Zynq UltraScale+ (ZU+) family of MPSoC devices and Artix- 7 FPGA devices. The design receives power from a standard DC power supply and provides power to all rails of the Xilinx chipset and DDR memory through a well-defined Samtec socket-terminal strip connection. The design is scalable to support the most basic ZU2CG device with dual-core ARM® Cortex™-A53 application processor and dual-core ARM® Cortex™-R5 real-time processor to the ZUxEG products that add graphics processing (GPU) up to the ZU5EV device which also includes a video Codec unit and up to 16 16.3-Gbps transceivers (MGTH). Due to its similarity with the ZU2CG power needs, the Artix-7 FPGA is also supported by this design.

Возможности:

17 hardware configurable power rRails Easy to change any output voltage in hardware Only 1 input voltage required Ideal power supply for the following Xilinx products: Zynq Ultrascale_ MPSoCs (ZU2CG, ZU3CG, ZU4CG, ZU5CG, ZU2EG, ZU3EG, ZU4EG, ZU5EG, ZU4EV, ZU5EV) and Artix-7 FPGAs Small 3.5' x 2.5' PCB for use as a prototyping tool

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design demonstrates the correct way to design a two-sided DC/DC layout in an effort to achieve higher power-supply density. The design guide highlights common mistakes and how to avoid them, along with test results showing that proper implemenation of the TPS54824 device in a two-sided layout does not hinder performance. If the 8-A output of the TPS54824 buck converter is too much, this design can also use the TPS54424 device, a 4-A, pin-to-pin compatible alternative.
Возможности:

Input Range: 4.5 V to 17 V, 1.8 VOUT at 8-A IOUT Peak Efficiency: 94.7% at 5 VIN, 2-A IOUT Load Regulation: < ±0.04% Switching Frequency: 700 kHz Total Solution Size: 280 mm2

Документация:
  • Схемотехника
  • BOM
Описание:
TIDA-01512 uses the TPS53681 multiphase controller and CSD95490Q5MC Smart Power Stages to implement a high-performance design suitable for powering NXP QorIQ Communications Processors. The dual outputs of the controller target the 60-ATDC, 1.0-V core rail with a four-phase design and a 30-ATDC, 1.2-V auxilliary rail. Utilizing smart power stages and integrated PMBus™ functionality allows for easy output voltage setting, telemetry of key design parameters, and compensation adjustment. During validation a >50% reduction in output capacitance was seen over NXP 's reference board.

Возможности:

Dual Rail 4+2 Design - Targeting LS2085A/88A VDD and GVDD Rails PMBus monitoring of VIN, VOUT, IOUT, PIN, and POUT Dual Rail Temperature Monitoring Peak Efficiencies of 92% and 94% for VDD and GVDD Rails >50% reduction in COUT over NXP Eval Board

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design demonstrates various power sequencing configurations using load switches. By using integrated load switches, the timing of each voltage rail can be adjusted independently. Each voltage rail can be controlled without extensive processor intervention or external digital components. This design is useful in applications such as multi-function printers (MFPs) and set-top box (STB), where specific timing sequences are required to turn on various subsystems and processor rails.
Возможности:

Three different Power Sequencing configurations: CT Configuration, QOD configuration, and independent GPIO configuration Adjustible timing thresholds using CT and QOD pins Pin-to-pin footprints allow for swapping between multiple load switches for different voltage, current, and Ron requirements Load switches offer smaller solution size and lower component count when compared to Discrete MOSFET solutions

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design is a new human machine interface with LED animation and realizes a vivid lighting pattern on the LED ring with one TLC5955 LED driver.
Возможности:

Vivid Lighting Pattern With LED Ring Minimum Device Quantities in Multi RBG LED Modules System

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design implements a multi-MHz power stage design based on the LMG1210 half-bridge GaN driver and GaN power High Electron Mobility Transistors (HEMTs). With highly efficient switches and flexible dead-time adjustment, this design can significantly improve power density while achieving good efficiency as well as wide control bandwidth. This power stage design can be widely applied to many space-constrained and fast response required applications such as 5G telecom power, servers, and industrial power supplies.
Возможности:

Compact GaN-Based Power Stage Design With Switching up to 50 MHz Independent PWM inputs for high side and low side, or single PWM input with adjustable dead time Minimum pulse width of 3 ns High slew rate immunity of 300 V/ns Driver UVLO and overtermpertaure protection

Документация:
  • Схемотехника
  • BOM
Описание:

Одноканальный источник тактовых импульсов нельзя использовать для тактирования нескольких тактовых входов в высокопроизводительных процессорных устройствах, например, таких как многоядерные ARM Cortex-A15 процессоры 66AK2Ex и AM5K2Ex, так как чрезмерная нагрузка, помехи от рассогласования и шумы негативно влияют на производительность. Однако этого можно избежать, используя несколько источников тактовых импульсов вместо одного. Этот дизайн демонстрирует генерирование тактовых сигналов для семейств 66AK2Ex и AM5K2Ex процессоров Keystone II с ядром ARM Cortex-A15 + DSP и многоядерных ARM процессоров путем использования дерева дифференциальных тактовых сигналов. Дизайн демонстрирует законченное решение для генерации всех необходимых тактовых сигналов для ядер и периферии SoC.

 

Возможности:

  • Дерево дифференциальных тактовых сигналов для многоядерных ARM Cortex-A15 систем на кристалле 66AK2Ex и AM5K2Ex;
  • Использование CDCM6208 для генерации всех необходимых тактовых сигналов, необходимых для ядер и периферии;
  • Графический интерфейс пользователя для управления регистрами;
  • Завершенный системный дизайн с принципиальной схемой, BOM, дизайн файлами и руководству по проектированию аппаратной части.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The K2E devices require power supplies to be sequenced in a proper order. This design demonstrates power sequencing for the 66AK2Ex and AM5K2Ex families of KeyStone II ARM+DSP and ARM-only multicore processors by use of the UCD9090. The UCD9090 is a 10-rail PMBus/I2C addressable power-supply sequencer and monitor. The UCD9090 provides both sequence and timing of the power supply enables. This design shows a power sequencing implementation specific to the K2E EVM platform.

Возможности:

Power supply sequencing reference implementation for the 66AK2Ex and AM5K2Ex SoCs. Uses UCD9090 for power supply sequencing and monitoring for nine voltage rails. Uses the Fusion Digital Power Designer Software to configure and program the UCD9090. Complete system reference with schematics, BOM, design files, and HW Design Guide, implemented on the K2E EVM platform for testing and evaluation.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
MIFARE DESFire EV1 is an ISO14443A RFID transponder and an NFC Type 4A Tag Platform that is used in many NFC and RFID security applications due to the ability it has to operate in the clear or operate as a secure transponder using AES Encryption. This design uses the TI AES library along with a MSP430G2553 LaunchPad+DLP-7970ABP BoosterPack to provide a simple demonstration of a cost effective reader system solution for AES authentication of MIFARE DESFire EV1 tags. Sample code described in this design can be downloaded from the design guide.

Возможности:

Features NFC Reader firmware designed for the AES authentication of MIFARE DESFire EV1 Tags Allows users to easily change the AES keys used for authentication Provides a cost effective solution by using the Value Line MSP430G2553 Firmware is portable to other microcontrollers. This reference design is tested and includes firmware, schematics, and User's Guide.

Документация:
  • Схемотехника
  • BOM
Описание:
Special Direct Mode on the TRF7970A and TRF7964A enables the flexibility to easily support a wide range of proprietary protocols, most commonly MIFARE Classic. In these applications, Special Direct Mode drastically reduces the resource demand on host MCUs while also providing more stable operation. This design demonstrates MIFARE Classic authentication on the widely available TRF7970AEVM.

Возможности:

Features TRF7970A reader firmware demonstrating authentication of MIFARE Classic Tags Allows users to easily change the MIFARE Classic keys used for authentication Developed on an easy to use and widely available reference platform, the TRF7970AEVM Firmware is portable to other microcontrollers. Source code discussed in this design can be downloaded from SLOA214.

Документация:
  • Схемотехника
  • BOM
Описание:
This TI Reference Design demonstrates a single op amp used as a slew rate limiter. In control systems for valves or motors, abrupt changes in voltages or currents can cause mechanical damages. By controlling the slew rate of the command voltages, into the drive circuits, the load voltages can ramp up and down at a safe rate.

Возможности:

Component Programmable Slew Rate 20v/us to 20V/s Slew Rate Dual or Single Supply Use Control the rise/fall of Op Amp Output

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы

Сравнение позиций

  • ()