forward

Сбор данных (DAQ)

Описание:
The electrical performance of data converters depends on the cleanliness of their supply voltages. Linear regulators (LDOs) are commonly used but have low efficiency and high power loss, which is unsuitable for portable applications. Using a switch mode power supply (SMPS) instead, such as the TPS62231 and TPS62237, is a cost-effective and efficient power supply solution. Such a solution does not degrade the performance of the 12-bit ADS540x family of analog to digital converters (ADCs) and does not waste excessive power. The test report shows the Signal to Noise Ratio (SNR) and Spurious-Free Dynamic Range (SFDR) comparisons between the two power supplies, which demonstrate the same performance.

Возможности:

Efficiency increase from 47% to 83% Input current reduced from 620 mA to 350 mA No linear regulators (LDOs) required to cleanly power ADC 12-bit performance maintained Smaller DC/DC solution size than LDOs Supports 5-V input

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
Reference Design for a Low Power Fully Differential Programmable Gain Amplifier using the TI OPA2683 Low Power Dual Current Feedback Amplifier. This design guide reviews some of the design challenges necessary to create such a circuit. The design guide reviews the results and provides some recommendations for using/designing a Low Power FDA PGA.

Возможности:

Low Power Fully Differential Amplifier Low Power Programmable Gain Amplifier Wide Bandwidth Relative to High Gain +/-5V supply voltage Gains of 2, 21, 50, and 70 V/V This reference design has been lab tested and is supported with design files and a design guide

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В данном базовом проекте показан четырёхканальный 14-битный цифровой преобразователь на 250 MSPS с широким диапазоном входного напряжения, в котором используется программируемый дифференциальный усилитель LMH6881 и четырёхканальный 14-битный АЦП ADS4449 на 250 MSPS. Благодаря данной связке становится доступен широкий диапазон входного напряжения от 100 мкВ до 1 В между пиками (от -75 дБм до 4 дБм) при сохранении минимума ОСШ на уровне 6 дБ. Показаны хорошие характеристики работы системы в зависимости от входной частоты для применений с питанием как от переменного, так и постоянного тока. Доступны различные варианты напряжений синфазных сигналов, напряжений питания и интерфейсов для удовлетворения потребностей различных применений. Также продемонстрированы примеры сглаживающих фильтров и результаты их применения, заключающиеся в улучшении рабочих характеристик системы.

Возможности:

  • Диапазон коэффициента усиления от 6 до 26 дБ делает доступным широкий диапазон входного напряжения от 100 мкВ до 1 В между пиками
  • Поддерживает как несбалансированные, так и дифференциальные источники входного сигнала
  • Динамический диапазон, свободный от паразитных составляющих, свыше 77 дБ в полной мощности сигнала; ОСШ свыше 71 дБ в полной мощности сигнала
  • Примеры интерфейсов для питания как от переменного, так и от постоянного тока
  • Проект с использованием сглаживающих фильтров и демонстрацией эффектов улучшения рабочих характеристик системы от их применения
  • Доступны различные варианты напряжений синфазных сигналов для достижения наилучших характеристик

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
JESD204B links are the latest trend in data-converter digital interfaces. These links take advantage of high-speed serial-digital technology to offer many compelling benefits including improved channel densities. This reference design addresses one of the challenges of adopting the new interface: understanding and designing the link latency. An example achieves deterministic latency and determines the link latency of a system containing the Texas Instruments LM97937 ADC and Xilinx Kintex 7 FPGA.

Возможности:

Guarantee deterministic latency across the JESD204B link Understand the tradeoff between link latency and tolerance to link delay variation Use a formulaic and procedure-based approach to design the link latency Implement a JESD204B link using Texas Instruments' ADC16DX370 or LM97937 ADC and a Xilinx Kintex 7 FPGA

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
This reference design provides a complete solution for a single supply industrial control Analog Input Module. The reference design is suitable for process control end equipment like Programmable Logic Controllers (PLC), Distributed Control system (DCS), Data Acquisition Systems (DAS) modules that must digitize standard industrial current inputs and bipolar or unipolar input voltage ranges up to ±10V. In an industrial environment the analog voltage and current ranges typically include ±2.5 V, ±5 V, ±10 V, 0 V to 5 V, 0 V to 10 V, 4 mA to 20 mA, and 0 mA to 20 mA. This reference design can measure all standard industrial voltage and current inputs. Eight channels are provided on the module and each channel can be configured as a current or voltage input with software configuration. The SAR based architecture of ADS8688 leverages better sampling rate. The ADS8688 also includes an on-chip PGA. The on-chip PGAs are used to provide gain and level shift the bipolar signals. The ISO7141 & ISO1541D provides digital signal isolation between host microcontroller and measurement side. The power isolation has been achieved using LM5017 based Flybuck transformer. The module has on-board EEPROM to store calibration data and module configuration data. This reference design also demonstrate the TI products like hot swap & in-rush current limit controller, isolated Flybuck controller, low noise LDO, and I2C to GPIO expander that can be used in the entire PLC signal processing chain. The module has been designed to be pluggable to the IO Controller (TIDA-00123) for quick testing & evaluation. The module reference design also includes external protection circuit and has been tested and verified to be compliant with IEC61000-4 standards – EFT, ESD and Surge requirements with IO Controller platform.

Возможности:

8 channel, 16 bit SAR ADC ADS8688 that supports from 300ksps to 30ksps per channel Programmable channels: Each channel can be configured as current or voltage input with software configuration Programmable Current Range (0-20mA) and Voltage range (+/-10V) Single 24V input power supply operation Designed for IEC-61000 compliance (IEC-61000-4-4: EFT up to ±2KV @ 5KHz on signal ports; IEC-61000-4-2: ESD up to 4KV contact & 8KV air discharge; IEC-61000-4-5: Surge up to ±1KV line-earth (CM) on signal ports)

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Operational amplifiers (op amps) have been used for decades in signal conditioning circuits and measurement systems. An op amp that has an output spanning from negative to positive supply rail are generally referred to as rail-to-rail output (RRO) op amps. These devices have been used increasingly in portable systems to drive analog to digital converters (ADCs) where reducing power consumption while not sacrificing converter dynamic range is a key concern. While the task calls for the lowest power RRO op amps, circuit designers are finding out that rail-to-rail doesn’t exactly mean rail-to-rail. In reality the output is limited to a couple hundred millivolts within the rail depending on the loading. This problem is known as headroom and is the result of the RRO architecture. This application report focuses on using a low power RRO fully differential op amp (THS4531A) and low noise negative bias generator (LM7705) to achieve true zero volts in a ground referenced single supply system.

Возможности:

Single supply +3V to +5V Extends Differential Amplifier Output to Include 0V Low Noise (Approx 100dB SNR) Low Power (2mW @ 5V) 36MHz of Bandwidth This reference design has been lab tested and is supported with design files and an application report

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Применение методов выравнивания – это эффективный способ компенсирования потерь в канале передачи по последовательному интерфейсу JESD204B в преобразователях данных. В данном базовом проекте использован ADC16DX370, сдвоенный 16-битный аналого-цифровой преобразователь (АЦП) на 370 MSPS, в котором используется метод выравнивания с ослаблением для подготовки последовательных данных для передачи со скоростью 7,4 Гбит/с. У пользователя существует возможность оптимизировать ослабление (DEM) и размах выходного напряжения (VOD) выходного драйвера, чтобы эти параметры канала находились в обратно пропорциональной зависимости. Эксперименты показывают чистый приём сигнала на расстоянии 20 дюймов с использованием материала FR-4.

Возможности:

  • Позволяет добиться высокоточной работы последовательного интерфейса JESD204B с учётом использования недорогих материалов печатной платы
  • Дает возможность прийти к пониманию ограничений, которые накладывают каналы с потерями, и освоить методы выравнивания для снятия этих ограничений
  • Использовать выверенный подход к оптимизации параметров выравнивания ADC16DX370
  • Базовый проект протестирован и включает в себя отладочный модуль, конфигурационное программное обеспечение и руководство пользователя

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

TIDA-00374 – референс-дизайн, использующий наномощный таймер Texas Instruments, ультрамалопотребляющую беспроводную микроконтроллерную платформу SimpleLink™ и технологию зондирования влажности для демонстрации сверхнизкого потребления при использовании определенной скважности в работе датчиков конечных узлов. Использование этих технологий ведет к экстремально долгой длительности жизни батарей: более 10 лет при использовании стандартной литиевой дисковой батареи CR2032. TI дизайн включает в себя технологии проектирования систем, детальные результаты тестов, а также другую необходимую информацию по проекту.

Возможности:

Возможности:

  • Использование наномощного системного таймера для периодического с определенной скважностью получения результатов измерений, что позволяет использовать стандартные литиевые батареи более 10 лет
  • Настраиваемый интервал пробуждения системы
  • Экстремально низкий остаточный ток (183 nA в течение 59.97 sec.)
  • Ультранизкий ток в открытом состоянии благодаря низкой активности процессора и малым токам радиопередачи (4.04 mA в течение 30 ms)
  • Точность измерений относительной влажности ±2%
  • Точность измерения температуры ±0.2°C

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В проекте системного уровня показано, как можно синхронизировать друг с другом два отладочных модуля (EVM) с помощью платформы VC707 от Xilinx. В документации данного проекта описываются необходимые аппаратные изменения и конфигурации устройств, включая схему тактирования. Для каждого EVM приводятся примеры файлов конфигурации. Описана прошивка FPGA, а также приведены соответствующие параметры конфигурации IP-блока от Xilinx. Продемонстрированы и проанализированы данные, снятые с актуального аппаратного обеспечения, согласно которым достигнута синхронизация в пределах 50 пс без использования особых кабелей или откалиброванных задержек распространения сигнала.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Демонстрация типовой радиолокационной подсистемы с фазированными решётками с синхронизацией АЦП с частотами выборки более 1 GSPS с интерфейсом JESD204B
  • Детально описывается применение тактового решения LMK04828
  • По результатам тестов достигнута синхронизация в пределах 50 пс без использования особых кабелей или откалиброванных задержек распространения сигнала
  • Описывается разработка прошивки Xilinx для получения клиентами полного понимания требований
  • Данная подсистема протестирована и включает в себя примеры файлов конфигурации

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

TIDA-00484 – референс дизайн на основе системного таймера со сверхнизким энергопотреблением, повышающего преобразователя, суб-1 ГГц беспроводного микроконтроллера SimpleLink со сверхнизким энергопотреблением и датчиком влажности. Дизайн демонстрирует способ высокоэффективных измерений, обеспечивающих чрезвычайно долгую работу от батарейки. Дизайн включает в себя материалы по проектированию системы, подробные результаты испытаний и дополнительную информацию для быстрого создания готового решения. 

Возможности:

  • Системный таймер со сверхнизким энергопотреблением, обеспечивающий работу устройства более десяти лет от батарейки CR2032;
  • Программируемый интервал пробуждения устройства;
  • Чрезвычайно низкий ток в закрытом состоянии ключа (270 нА в течении 59,97 сек.);
  • Ультранизкий ток в открытом состоянии ключа при низкой активности процессора и радиопередатчика (3,376 мА в течении 30 мс);
  • Точность измерения относительной влажности ±2%;
  • Точность измерения температуры ±0,2 °C.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TIDA-00493 TI design is a fixed gain amplifier stage for measuring low amplitude voltage and current inputs accurately over a wide dynamic range using SAR ADC for power measurement applications. Low-amplitude AC voltage from voltage dividers, current transformers or split core current sensors with a 333-mV output can be accurately measured.

Возможности:

Op-Amp Based Fixed Gain Amplifier Stage for Voltage and Current Inputs With Output Compatible to ADS8688 Input Range of ±2.56, ±5.12, and ±10.24 V. Configurations Provided: Voltage Input With Resistor Divider > 1-MΩ Impedance (No External PT Required) 333-mV AC Voltage Output Type Current Sensor Interface CT Secondary Input With Burden Resistor: Single-Ended & Differential Onboard Programmable Reference Provided for Single-Ended Measurement Applications.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

TIDA-00517 представляет собой полноценный проект управления обыкновенным вентилятором с использованием минимального количества компонентов. В состав данного проекта входит температурный выключатель TMP302, который детектирует перегрев в персональной электронике, промышленных ПК, распределителях питания и других приложениях, в которых для управления температурой используются вентиляторы. Данный простой проект можно модифицировать для вентиляторов с другими напряжениями, благодаря чему он подходит для широкого ряда применений.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Один температурный выключатель для активации вентилятора
  • Гибкий дизайн, который может работать со многими напряжениями вентиляторов
  • Малое количество используемых компонентов и низкая стоимость

Возможность заказа
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данный проект способен точно измерять ток в диапазоне до 30 А на шине синфазного напряжения в диапазоне до 36 В при температуре в диапазоне от -40°C до +85°C. Проект способен измерять ток в диапазоне от 0 А до 30 А относительно земли или в диапазоне от -30 А до 0 А при опорном напряжении 16 В. В проекте суммируются выходы двух INA250A2 и генерируется выходное напряжение относительно земли. INA250 представляет собой семейство токоизмерительных усилителей с выходом по напряжению, в которые интегрирован внутренний шунтирующий резистор для высокоточных измерений тока.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Компактная плата с хорошими тепловыми свойствами
  • Непрерывное измерение тока в диапазоне до 30 А с использованием параллельно включённых интегрированных шунтирующих токоизмерительных усилителей
  • Возможность конфигурирования под измерение только положительного, только отрицательного или двунаправленного тока
  • Данный проект измерительной схемы был протестирован и включает в себя документацию, тестовые данные и файлы печатной платы

Возможность заказа
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
Описание:
A wideband single-ended to differential conversion reference design in both DC- and AC- coupled applications is presented. The design evaluates the performance of the LMH5401 and LMH6401 cascade and offers insight into the design.

Возможности:

4.5GHz bandwidth with 30dB maximum total voltage gain Digitally-controlled gain range of 32dB in 1dB steps 50-Ω Input DC- or AC-coupled single-ended to differential conversion Output IP3 at RL = 200Ω: 40dBm at 500MHz 33dBm at 1GHz Output common-mode control capability: VMID ±0.5V Compact design ideal for portable application with PD = 645mW

Документация:
  • Схемотехника
  • BOM
Описание:
This board cascades two LMH5401 or LMH3401 amplifiers for more gain or more DC common mode shift.

Возможности:

DC coupled Two LMH5401 (0r 3401) amplifiers Independent supplies for each amplifier Up to 8 GHZ Bandwidth Gain to 20dB or higher Single or split supply

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Недорогой и гибкий инспектор напряжения, используемый в качестве опорного напряжения для проверки состояния батарей. Решение может быть также использовано для контроля напряжения шин питания в приложениях, требующих точного питания нескольких шин.

Источники опорного напряжения ультранизкой мощности от TI снижают общее энергопотребление системы при сохранении невысокой стоимости BOM.

Тестирование и отображение напряжения батареи служит примером того, насколько легко это может быть выполнено и реализовано в аналогичных приложениях.

Возможности:

  • Шунтирующий регулятор ATL431 обеспечивает регулирование напряжения с минимальным током потребления (60 мкА);
  • Повышающий преобразователь TLV61225 позволяет питать схему от батареи АА (вход от 0,8 В до 3,3 В);
  • Подстроечные резисторы позволяют настраивать несколько шин для контроля;
  • Низкая стоимость разработки супервизора напряжения;
  • Плата помещается на обратную сторону держателя для одной батареи АА;
  • Не требует прошивки и программного обеспечения.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
Описание:

В данном проекте показываются положительные эффекты, приводящие к уменьшению потребляемой мощности, от динамического включения/ выключения нагрузки с применением выключателя нагрузки. В руководстве проекта показывается, каким образом частота переключения, скважность и применение разрядного резистора влияют на уровень потребляемой мощности.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Уменьшение потребляемой мощности при динамическом включении/ выключении нагрузки
  • Влияние частоты, скважности и тока нагрузки на уровень потребляемой мощности
  • Использование выключателя нагрузки с/ без быстрого разряда на выходе для динамического переключения
  • Данный проект протестирован и содержит данные для каждого варианта использования

Возможность заказа
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В данном проекте изолированной 18-битной системы сбора данных с частотой 2 MSPS для достижения максимальных отношения сигнал/ шум (ОСШ) и частоты дискретизации показано, как возможно преодолеть сложности, ограничивающие производительность и типичные для изолированных систем сбора данных.

  • Максимизация частоты дискретизации благодаря минимизации задержки распространения сигнала цифровым изолятором
  • Максимизация производительности высокочастотных цепей переменных сигналов (ОСШ) благодаря эффективному уменьшению джиттера тактового сигнала АЦП вследствие влияния цифрового изолятора

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • 18-битная одноканальная изолированная система сбора данных (DAQ) с частотой 2 MSPS и дифференциальным входом
  • Используется цифровой интерфейс multiSPI™ ADS9110 для достижения частоты дискретизации 2 MSPS при сохранении низкой скорости передачи данных по SPI
  • Режим передачи данных синхронно с тактовым сигналом по SPIдля минимизации задержки распространения сигнала изолятором и увеличения частоты дискретизации
  • Методы уменьшения вносимого изолятором джиттера, которые приводят к увеличению ОСШ на 12 дБ (частота входного сигнала – 100 кГц, частота выборки 2 MSPS)
  • Данный протестированный проект включает в себя теоретический материал и вычисления, анализ подбора компонентов, трассировку печатной платы и результаты измерений

Возможность заказа
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
Описание:
This reference design allows for evaluation of special transmission line termination networks to compensate for high frequency cable losses. Using this technique helps to achieve better jitter performance for bidirectional point to point connections.

Возможности:

Works with any TI RS-485 tranceiver Better jitter performance Higher data rates across long cables Low cost due to use of passive components

Документация:
  • Схемотехника
  • BOM
Описание:
Modern high-speed data acquisition systems push for higher bandwidth while delivering state of the art performance. Next generations systems require instantaneous bandwidths beyond 1GHz to cover new emerging communications standards such as 802.11 ac and 5G for example. To achieve wider bandwidths a dual ADC is used as a complex (IQ) receiver in 0-IF type architecture. Performance considerations are avoiding IQ mismatch and imbalances and therefore make the I and Q paths symmetrical. This TI design describes a 2GHz wide band digitizer consisting of a dual RF ADC driver and a dual channel 14bit 3Gsps ADC with the necessary analog filter network. This design captures 2GHz of frequency spectrum at RF first with a wide bandwidth IQ demodulator and then amplifies, filters, and samples the two complex frequency bands at baseband, dc-1 GHz.

Возможности:

Optimal method for digitizing 2GHz or greater of signal bandwidth DC Coupled signal path utilizing LMH3404 amplifier Optimzed low jitter clocking solution utilizing LMX2592 and LMK04828

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В данном базовом проекте рассматривается использование и работа цифрового высокоскоростного усилителя с переменным коэффициентом усиления LMH6401 с целью управления высокоскоростным аналого-цифровым преобразователем (АЦП) ADS54J60. В данном проекте рассматриваются и измеряются различные опции для синфазных напряжений, напряжений питания и интерфейсов, в том числе передача сигнала с фильтрацией постоянной составляющей и без неё, благодаря чему данный проект удовлетворяет требованиям ряда применений.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Малошумящий усилитель с переменным коэффициентом усиления
  • Двухканальный высокоскоростной АЦП
  • Передача сигнала с фильтрацией постоянной составляющей и без неё
  • Полноценное решение тактирования
  • Протестированный базовый проект, который включает в себя отладочную плату, конфигурационное программное обеспечение и руководство пользователя

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This reference design discusses the use and performance of the Ultra-Wideband, Fixed-gain high-speed amplifier, the LMH3401 to drive the high-speed analog-to-digital converter (ADC), the ADS54J60 device. Different options for common-mode voltages, power supplies, and interfaces are discussed and measued, including AC-coupling and DC-coupling, to meet the requirements of a variety of applications.
Возможности:

Low noise, 16-dB Gain Amplifier Dual High Speed ADC AC and DC coupling Complete clocking solution Tested Reference design that includes an evaluation board, configuration software, and User's Guide

Документация:
  • Схемотехника
  • BOM
Описание:

Разработка представляет собой часть аналогового внешнего интерфейса осциллографа для входной нагрузки 50 Ом. Разработчики могут легко использовать эту платформу оценки для обработки входных сигналов постоянного напряжения до 2 ГГц в частотной и временной области применения.

Возможности:

  • Вход 50 Ом, аналоговый внешний интерфейс с входной пропускной способностью сигнала до 2 ГГц;
  • Система ENOB от 6 до 8 бит достигается с этими цепочками сигналов;
  • Поддерживается максимальный входной сигнал ± 3 В, с возможностью выбора настроек входа переменного или постоянного напряжения;
  • Функция коррекции смещения постоянного напряжения доступна в режиме ввода постоянного напряжения;
  • Коррекция смещения постоянного питания в режиме поддержки постоянного входного напряжения;
  • Три регулируемые амплитуды входного напряжения при условии интерфейсного П-аттенюатора: 1:1, 2:1 и 5:1;
  • Низкий уровень шума, высокопроизводительный дифференциальный усилитель (LMH5401) используется для единого дифференциального преобразования;
  • Высокопроизводительный усилитель с цифровым управлением и переменным коэффициентом усиления (LMH6401) программируется от 26 дБ до -6дБ с шагом 1 дБ для поддержания полного ввода в АЦП 12-бит ADC12J4000, работающий на 4GSPS для выборки входных сигналов;
  • Решение поддерживает напряжение +5 В от адаптера питания или +12 В через внутренний разъем FCM.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This reference design enables a cost-effective and low-power data acquisition system that provides an alternative to FPGA-based systems. It features a single-ended, high-impedance input that can be used in a wide number of applications, including portable instrumentation and digitizers. The reference design utilizes the ADS4122 analog-to-digital converter (ADC), along the with the OPA656 and THS4541 operational amplifiers (op amps) to develop a 12-bit, 20-MSPS digitizer for the BeagleBone Cape form factor. The expansion board devleoped in this reference design interfaces with the BeagleBone Black development platform, which is a low-cost, open-source, community-supported environment based on the ARM Cortex-A8 processor.

Возможности:

Single-ended-to-differential data acquisition reference design using the OPA656 and THS4541 op amps Low-power (330/channel) operation suitable for handheld devices Option to choose between 50 ohm / 1 Mohm input impedance Low system cost; replaces FPGA for data capture with Sitara™ processor (BeagleBone Black) 2V peak-to-peak input voltage range

Документация:
  • Схемотехника
  • BOM
Описание:
Many products are now becoming connected through the Internet of Things (IoT), including test equipment such as digital multimeters (DMM). Enabled by Texas Instruments’ SimpleLink™ ultra-low power wireless microcontroller (MCU) platform, the TIDA-01012 reference design demonstrates a connected, 4½ Digit, 100kHz true RMS, DMM with Bluetooth® low energy connectivity, NFC Bluetooth pairing, and an Automatic Wake-Up feature enabled by TI’s CapTIvate™ technology.
Возможности:

4 1/2 digit, 50K count resolution Wireless MCU enabling bluetooth low energy (BLE) for IoT wireless Automatic wake-up enabled by CapTIvate capacitive touch technology Low power design and power management systems BLE mobile app pairing enabled by NFC dynamic interface Firmware-based true RMS measurements

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
The need for lower power, lower noise analog front-ends (AFE) is becoming increasingly important in many applications today, such as data acquisition systems (DAQs), field instrumentation, Internet-of-Things (IoT), and automatic test equipment. In many cases, this need is highlighted by the advent of high resolution, high SNR, and low-power ADCs, similar to TI's 24-bit ADS127L01 Delta-Sigma ADC, supported by complimentary low-power, low-noise AFEs. These new solutions will allow system designers to integrate a higher number of channels in data acquisition, wireless metering, and field instrumentation systems. Improved ADC and AFE design solutions will also provide better support and improve numerous power sensitive IoT applications. The TIDA-01013 reference design demonstrates a complete low power, low noise AFE and ADC solution designed to enhance power sensitive applications.
Возможности:

Low power, low noise AFE design for 24-bit delta-sigma ADC DAC systems SNR: 104dB ENOB: 19.1 bits Power consumption: 41mW Up to +/-10V input signal

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The Internet of Things (IoT) revolution is efficiently connecting applications and instruments, enabling battery powered, wide scale very low power sensor deployment. New technologies, such as TI’s advanced sensor and low power connectivity devices, are enabling these instruments to be designed as battery powered wireless systems dramatically improving cost, deployment, reliability, performance and complexity. Enabled by Texas Instruments’ SimpleLink™ ultra-low power wireless micro-controller (MCU) platform, the TIDA-01014 reference design utilizes the TIDA-01012 wireless DMM reference design to demonstrate how the bq27426 can be used to enhance the battery management system’s fuel gauge performance and ultimately optimize consumption. The TIDA-01014 features a wirelessly connected, 4½ Digit, 100kHz true RMS, DMM with Bluetooth Low Energy® (BLE) connectivity, NFC Bluetooth pairing, and an Automatic Wake-Up feature enabled by TI’s CapTIvateTM technology.

Возможности:

Wireless MCU enabling Bluetooth low energy (BLE) for IoT wireless Low power design and power management systems Battery discharge monitoring Increased fuel gauge accuracy and resolution

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
The TIDA-01015 is a clocking solution reference design for high speed direct RF sampling GSPS ADCs. This design showcases the significance of the sampling clock to achieve high SNR for 2nd Nyquist zone input signal frequencies. ADC12J4000 is a 12-bit, 4-GSPS RF sampling ADC with 3-dB input bandwidth of 3.2 GHz capable of capturing signals up to 4 GHz. This design highlights a clocking solution for the ADC12J4000 using TRF3765, to achieve high SNR performance at high input frequencies used in applications such as digital storage oscilloscopes (DSO) and wireless testers.
Возможности:

12-bit, 4-GSPS RF sampling ADC clocking solution Up to 4-GHz input signal capture capability JESD204B compliant low-phase noise clocking solution for RF sampling ADC

Документация:
  • Схемотехника
  • BOM
Описание:
TIDA-01016 is a clocking solution for high dynamic range high speed ADC. RF input signals are directly captured using the RF sampling approach by high speed ADC. TheADC32RF45 is a dual- channel, 14-bit, 3-GSPS RF sampling ADC. The 3-dB input bandwidth is 3.2 GHz, and it captures signals up to 4 GHz. This design showcases the clocking solution using the LMX2582, to achieve the best SNR performance of ADC32RF45 at higher input frequencies used in microwave backhaul applications.
Возможности:

3 GHz low-phase noise clocking solution for RF sampling ADC with >51 dB SNR @ 3.65 GHz input 4GHz high frequency input signal capture capability Large signal bandwidth, high dynamic range RF sampling receiver solution

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01017 reference design demonstrates the performance of a clocking solution for a high speed multi-channel system, analyzed by measuring the channel to channel skew for the entire input frequency range of the RF sampling ADC. Channel to channel skew is critical for phased array radar and oscilloscope applications. The ADC12J4000 is a low power, 12-bit, 4-GSPS RF-sampling analog to digital converter (ADC) with a buffered analog input, integrated digital down Converter, features a JESD204B interface, and it captures signals up to 4GHz. This design showcases the clocking solution using the LMK04828, to achieve the synchronization between multiple ADC12J4000 signal chains using synchronized SYSREF.
Возможности:

Synchronization of multi-channel high speed ADCs RF sampling ADC clocking solution 4GHz high frequency input signal capture capability Low-phase noise clocking solution for RF sampling ACC

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01035 is a 20-bit, 1 MSPS isolated analog input data acquisition reference design demonstrating how to resolve and optimize performance challenges typical of digitally isolated data acquisition systems. Significantly improves high frequency AC signal chain performance (SNR and THD) by effectively mitigating ADC sample clock jitter across isolation boundary Maximizes sample rate by eliminating/minimizing propagation delay introduced by a digital isolator Provides option to evaluate performance with and without jitter mitigation technique with jumper Includes detailed timing analysis detailing the isolator’s additive jitter impact on data throughput
Возможности:

Isolated 20-bit, 1-MSPS, single channel differential Input Data Acquisition (DAQ) system Jitter mitigation technique realizes more than 18-dB system-level SNR improvement for high frequency input signals (100 kHz Fin, 1 MSPS) Reduced logic (on isolated ADC side) eliminates need for higher power and complex PLL solutions Achieves 1-MSPS sampling rate while preserving low SPI CLK rates with the ADS8900B ADC’s innovative multiSPI™ and ADC-master or Source-Synchronous mode digital interfaces Includes theory, calculations, component selection, PCB design and measurement results

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01036reference design demonstrates a high quality factor (Q factor) active differential bandpass filter. Such filters improve signal source SNR and may be used for data acquisition (DAQ) module testing. This filter may also be used to design a signal conditioning circuit in a DAQ system analog front end.
Возможности:

Differential input filter supports up to 100 KHz center frequency with high quality factor Designed fully differential amplifier (FDS) for low distortion and high SNR Multiple feedback topology (MFT) is used for high quality factor High performance device characterization (A/D and D/A) and validation Compact solution that replaces bulky high order passive filter

Документация:
  • Схемотехника
  • BOM
Описание:
TIDA-01037 is a 20-bit, 1 MSPS isolated analog input data acquisition reference design that utilizes two different isolator devices to maximize signal chain SNR and sample rate performance. For signals requiring low jitter, such as ADC sampling clocks, TI’s ISO73xx family of low jitter devices are used whereas TI’s high speed ISO78xx family of devices are used to maximize data sample rate. By combing these two isolator solutions, high frequency performance is significantly improved by minimizing sample clock jitter across the isolation boundary, and data throughput is improved by maximizing isolator signaling rate. Additional improvements are realized by utilizing TI’s advanced ADC multiSPITM and source-synchronous features. Finally, all key design theories are described and measured results presented.
Возможности:

Differential input, isolated, 20-bit, 1-MSPS, Data Acquisition (DAQ) reference design Optimized isolator solution for input signals up to 100 kHz Additional jitter mitigation circuitry not required Demonstrates low SPI clock rates with the TI’s innovative multiSPI™ and source-synchronous mode ADC digital interfaces Provides capaility to evaluate system SNR performance due to sample clock jitter Includes theory, calculation, component selection, PCB design and measurement results

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01050 reference design aims to improve the integration, power consumption, performance, and clocking issues typically associated with automatic test equipment. This design is applicable to any ATE system but most applicable to systems requiring a large number of input channels.
Возможности:

Negative rail input (NRI), rail-to-rail output (RRO) Wide output common-mode control range Low power consumption High THD, SNR and ENOB Dual supply on AFE maximizing system performance

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01051 reference design is used to demonstrate optimized channel density, integration, power consumption, clock distribution and signal chain performance of very high channel count data acquisition (DAQ) systems such as those used in automatic test equipment (ATE). Using serializers, such as TI’s DS90C383B, to combine many simultaneously sampling ADC outputs into several LVDS lines dramatically reduces the number of pins the host FPGA must process. As a result, a single FPGA can process a significantly increased number of DAQ channels and board routing complexity is greatly reduced.
Возможности:

Two 20 bit SAR ADC channels (expendable up to 28) Three level MUX tree (up to 64 channels per ADC) Highlights throughput improvements using serialized ADC output data Modular front-end reference design for high channel count systems that can be repeated Up to +/-12V input signal (+/-24Vpp differential)

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01052 reference design aims to highlight system performance increases seen using a negative voltage rail on the analog front end driver amplifiers rather than ground. This concept is relative to all analog front ends, however this design is aimed specifically at automatic test equipment.
Возможности:

Negative rail input (NRI), rail-to-rail output (RRO) Wide output common-mode control range Low power consumption High THD, SNR, and ENOB Dual supply on AFE maximizing system performance

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01053 is an ADC driver reference design to optimize the THD, noise and the full system SNR for the high dynamic range instrumentation. The high capacitive nature of the ADC input presents some unique challenges for driver design and part selection process to ensure stability, low noise, high current drive capability and low harmonic distortion performance at the same time. This reference design aims to highlight performance benefits to using either a fully differential amplifier or two single ended amplifiers when driving an ADC.
Возможности:

ADC driver design for best noise and THD performance Fully differential driver Dual op amp configuration Noise and THD measurements for the standalone driver

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01054 reference design helps eliminate the performance degrading effects of EMI on Data Acquisition (DAQ) systems greater than 16 bits with the help of the LM53635 buck converter. The buck converter enables the designer to place power solutions close to the signal path without the unwanted noise degradation of EMI while saving board space. This design allows for a system SNR performance of 100.13 dB using a 20-bit, 1-MSPS SAR ADC, which almost matches the 100.14 dB SNR performances when using external power sources.
Возможности:

Power design minimizing DC to DC EMI impact on system performance Two 20-bit SAR ADC channels Modular front-end reference design for high channel count systems that can be repeated Up to +/-4V input signal (8Vpp differential)

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01055 reference design for high performance DAQ Systems optimizes the ADC reference buffer to improve SNR performance and reduce power consumption with the TI OPA837 high-speed op amp. This device is used in a composite buffer configuration and provides a 22% power improvement over traditional op amps. Voltage reference sources with an integrated buffer often lack the drive strength required to achieve optimal performance in a high-channel count systems. This reference design is capable of driving several ADCs, and achieves a system ENOB of 15.77 bits using an 18-bit, 2-MSPS SAR ADC.
Возможности:

Two stage buffer design for reducing noise generated from voltage reference Implements new low power reference driver with the slew rate capability to drive a 2MSPS SAR ADC

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design for high performance data acquisition (DAQ) systems optimizes power stage in order to reduce power consumption and minimize the effect of EMI from switching regulator by using LMS3635-Q1 buck converter. This reference designs yields 7.2% efficiency improvement at most light load current compared to LM53635 buck converter, which achieves 125.25dB SFDR, 99dB SNR and 16.1ENOB.
Возможности:

Power design minimizing DC to DC EMI impact on system performance Two 20-bit SAR ADC channels Modular front-end reference design for high channel count systems that can be repeated Up to +/- 4V input signal (8Vpp differential)

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design is designed for high performance data acquisition(DAQ) systems to improve the dynamic range of 20 bit differential input ADCs. Many DAQ systems require the measurement capability at a wide FSR (Full Scale Range) in order to obtain sufficient signal dynamic range. Many earlier reference designs for SAR ADCs have used the THS4551 FDA (fully differential amplifier). However, the THS4551 is limited to a 5.4V maximum supply which is not sufficient for realizing the true 10Vpp differential output (10V FSR) required to maximize the dynamic range of SAR ADCs with a 5V reference. This reference design explores the benefits of a true 10Vpp differential output by implementing TI's new THS4561 FDA which has a maximum supply of 12.6V. You will see that this design was able to achieve superior performance to the previous design (TIDA-01054) while also lowering overall power consumption.
Возможности:

True 10VPP differential analog front end to 20-Bit ADC Modular front-end reference design for high channel count systems that can be repeated

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01366 (also known as PMP9799) demonstrates a complete power solution for Altera's MAX® 10 FPGA. This simple solution uses just three DC/DC converters to power the MAX 10 cost-effectively. This TI Design supports numerous industrial applications and any application that requires a small, high efficiency, high temperature power supply.
Возможности:

Supports Dual-Supply Power Option of MAX 10 to Enable Full FPGA Functionality Requires Just Three DC/DCs for a Cost-Effective and Simple Power Solution Total Solution Size < 300 mm² for Space-Constrained Applications 92% Efficiency at Half of Rated Load and 89% Efficiency at Full Rated Load for Low Temperature Rise and High Reliability Supports Instant-On Feature for Fastest Startup of MAX 10 125°C Rated Devices and Passives for High Temperature Applications with a Temperature Warning Flag at 120°C

Документация:
  • Схемотехника
  • BOM
Описание:
This small, efficient and flexible power supply for NXP™ IMX7 series application processors reference design demonstrates a complete power solution for iMX7 processors. This simple solution uses just five DC/DC converters and one sequencer IC to power the iMX7 very cost-effectively. This TI Design supports numerous industrial applications and any application that requires a small, high efficiency and flexible power supply solution.
Возможности:

3.3 V to 5.5 V Input Voltage Range DCS-Control™ Topology for Fast Transient Response High Efficiency and Low Quiescent Current Automatic Power Save Mode for Light Load Efficiency TLV6208x Family approach for Low-Cost Solutions

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design showcases an interface implementation for connecting multiple high voltage bipolar input, 8-channel, mux-input SAR ADCs (6) with the Sitara Arm processors for expanding the number of input channels using Programmable Real-time Unit (PRU-ICSS). ADCs are configured for simultaneous sampling of the same channels across all ADCs. The design highlights the capability of PRU-ICSS to handle 1536ksps (each sample = 16 bits) data rate by sampling 640 samples per line cycle. For 50Hz cycle, this corresponds to 32ksps per channel across 6 ADCs simultaneously (640 samples/cycle*50Hz*6 ADCs*8 Ch = 1536ksps). Also, the second PRU is used to post process the data to achieve coherent sampling.
Возможности:

Flexible interface using PRU-ICSS (Sitara Processor) for communicating with multiple SAR ADCs AC voltage and current measurement accuracy: AC Voltage: <±0.2% for 2.5V to 120V AC Current: <±0.2% for 2.5A to 70A Simultaneous sampling across six ADCs (16-bit, 500ksps/ADC) PRU-ICSS Interface: Programmable real-time unitiIndustrial communication subsystem (PRU-ICSS) offers flexible data capture for channel expansion Firmware-based approach allows for reuse across different Sitara processors Coherent sampling is achieved by computing line cycle in software and by adjusting CS signal

Документация:
  • Схемотехника
  • BOM
Описание:

SimpleLink™ Bluetooth®Smart CC2650 uTag (или microtag) – это ультракомпактное решение для семейства устройств SimpleLink CC26xx. Решение подходит для приложений Интернета Вещей (IoT), требует минимум места на плате и может использоваться в модулях Bluetooth® Smart, в медицинском оборудовании и беспроводных датчиках окружающей среды для домашней автоматизации.

 

Возможности:

  • Ультракомпактные размеры платы;
  • Встроенный акселерометр и температурный датчик;
  • Миниатюрный антенный чип;
  • Создан для разработки устройств Bluetooth Smart.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Емкостные сенсорные дисплеи, как правило, представляют более высокое качество и большие возможности для пользователей, чем традиционные дисплеи с резистивной сенсорной панелью. Этот референс дизайн показывает, как подключить емкостной сенсорный дисплей к процессору Sitara AM437x. Дисплей имеет встроенный контроллер сенсорной панели, который подключается к AM437x по интерфейсу I2C.

 

Возможности:

  • Цветной 7-дюймовый TFT LCD дисплей с емкостной сенсорной панелью;
  • WVGA 800x480 разрешение пикселей с 24-битным RGB интерфейсом;
  • LCD интерфейс, подключенный к встроенному DSS (Display Sub-System) Sitara AM437x процессора;
  • Емкостная сенсорная панель подключена к процессору Sitara AM437x по интерфейсу I2C;
  • 27 белых светодиодов для подсветки, управляются ШИМ контроллером TPS61081;
  • Необходимое питание для ЖК-дисплея обеспечивается линейным стабилизатором  TPS65105;
  • Полная опорная подсистема с принципиальной схемой, BOM, проектные файлы и руководство пользователя.

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:

Этот референс дизайн обеспечивает теоретические сведения, выбор компонентов и симуляцию для высокоточного измерения тока по топологии low-side в диапазоне 10 мкА…10 мА. Соответствующий линейный выход от 100 мВ до 4,9 В. В то время как традиционные операционные усилители могут быть использованы для подобного применения, инструментальный усилитель INA326 обеспечивает дифференциальное измерение тока по топологии low-side благодаря уникальной внутренней топологии, обеспечивающей линейные rail-to-rail операции по входу и выходу.

 

Возможности:

  • Измерение тока в диапазоне 10 мкА…10 мА;
  • Ошибка менее 0,1%;
  • Выход 100 мВ…4,9 В;
  • Однополярное питание;
  • Измерения low-side;
  • Уникальная схема коммутации усиления;
  • Инструментальный усилитель INA326.

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данный проверенный проект представляет собой микроамперный преобразователь «напряжение – ток» (V– I), который подаёт прецизионный низкоуровневый ток на нагрузку. Данный проект работает от одного напряжения питания 5 В и включает в себя прецизионный операционный усилитель с низким уровнем дрейфа, а также инструментальный усилитель. С помощью простых операций можно изменить диапазон и точность данного преобразователя «напряжение – ток».

Ознакомьтесь с другим прецизионными проектами TI.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Преобразует напряжение в ток: напряжение от 0 В до 5 В, ток от 0 мкА до 5 мкА
  • Ошибка: максимальная некалиброванная 0,3%, максимальная калиброванная 0,01%
  • Решение с одним напряжением питания
  • Используется инструментальный усилитель INA326 с входами и выходами с размахом, близким к напряжению питания
  • В данный проверенный проект входит:
    • теоретический материал;
    • анализ подбора компонентов;
    • симуляция TINA-TI;
    • результаты измерений, совпадающие с расчётами;
    • возможности модификаций.

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данный проверенный проект TI представляет собой высокопроизводительную систему сбора данных (DAQ), в которой используется 18-битный SAR-АЦП ADS8881 с пропускной способностью 1 MSPS. Проект оптимизирован под уменьшение времени установления 18-битного ступенчатого входного сигнала во всём его диапазоне, благодаря чему достигается высокая линейность системы. Подобная модель входного воздействия больше всего подходит для применений с мультиплексорами для передачи между каналами с разными входными напряжениями. В качестве входного драйвера АЦП используется OPA350 для высокой пропускной способности (для мало- и высокоамплитудных сигналов), управления выходным током и линейной связи входа и выхода с размахом, равным напряжению питания. Опорный буферный драйвер представляет собой составной буфер из THS4281 и OPA333 для достижения желаемой производительности при минимально возможном уровне энергопотребления. INL данной DAQ составляет ±2,5 LSB при общей потребляемой мощности менее 70 мВт.

Ознакомьтесь с другими прецизионными проектами от TI.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • 18 бит, скорость передачи данных 10 kSPS
  • Для применений с мультиплексорами и ступенчатыми входными сигналами в режиме постоянного тока
  • Оптимизирован под уменьшение времени установления сигнала при переходных процессах
  • Потребляемая мощность: 70 мВт при напряжении AVDD5 В
  • Используются ADS8881 (SAR-АЦП с разрешающей способностью 18 бит и скоростью передачи данных 1 MSPS), OPA2350 (входной сигнал), THS4281 + OPA333 + REF5045 (опорный сигнал)

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данный проверенный проект от TI представляет собой высокопроизводительную систему сбора данных (DAQ), в которой используется 18-битный SAR-АЦП ADS8881 с частотой выборок 1 MSPS. Данный проект оптимизирован с точки зрения минимально возможной потребляемой мощности при входном синусоидальном сигнале с частотой 10 кГц. При общей потребляемой мощности менее 35 мВт эффективное разрешение данного проекта составляет 16 бит. Во входном драйвере АЦП используется OPA2320 для обеспечения низкого уровня энергопотребления, низкого уровня шумов, а также линейной работы с входом и выходом с размахом, равным напряжению питания. Для достижения желаемого уровня производительности при минимально возможном уровне энергопотребления в качестве драйвера буфера источника опорного напряжения используется составной буфер, включающий в себя THS4281 и OPA333.

Ознакомьтесь с другими прецизионными проектами от TI.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Разрешение 18 бит, частота выборок 1 MSPS
  • Возможность работы в режиме постоянного сигнала, а также в режиме переменного сигнала с частотой 10 кГц
  • Оптимизированный с точек зрения низких уровней энергопотребления и шумов проект
  • Потребляемая мощность: 35 мВт при напряжении питания AVDD 5 В
  • Используются ADS8881 (SAR-АЦП с разрешением 18 бит и частотой выборок 1 MSPS), OPA2320 (вход), THS4281 + OPA333 + REF5045 (источник опорного напряжения)
  • Данный проверенный проект включает в себя:
    • теоретический материал;
    • анализ подбора компонентов;
    • симуляцию TINA-TI;
    • схему электрическую принципиальную и трассировку печатной платы;
    • результаты измерений, совпадающие с расчётами;
    • возможности модификаций.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В данном проекте TI демонстрируется пример использования ADS8881 с низким уровнем энергопотребления и низкой пропускной способностью. Одним из способов уменьшения уровня энергопотребления в приложениях с низкой пропускной способностью является подбор компонента с высокой пропускной способностью (1 MSPS) и передача данных через него на низкой скорости. Потребляемая мощность ADS8881 составляет 55 мкВт при скорости передачи данных 10 kSPS. Устройства управления опорным и входным сигналами также должны быть оптимизированы под малопотребляющее применение. В данном проекте рассматриваются варианты построения системы для снижения потребляемой мощности до 1 мВт.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • 18 бит, скорость передачи данных 10 kSPS
  • Частота переменного тока 1 кГц
  • Оптимизирован под сверхмалопотребляющие применения
  • Потребляемая мощность: 1 мВт при напряжении AVDD3,3 В
  • Используются ADS8881 (SAR-АЦП с разрешающей способностью 18 бит и скоростью передачи данных 1 MSPS), OPA2333 (входной сигнал), OPA313 + REF3325 (опорный сигнал)
  • В данный проверенный проект входит:
    • теоретический материал,
    • анализ подбора компонентов,
    • симуляция TINA-TI,
    • схема электрическая принципиальная и трассировка печатной платы,
    • практическое подтверждение теоретических расчётов с помощью измерений;
    • возможности модификации.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Этот проверенный дизайн от TI представляет собой высокопроизводительную систему сбора данных (DAQ), использующую 18-битный АЦП SARADS8881 с частотой дискретизации 1 МГц. Конструкция оптимизирована для обеспечения низкого уровня шума и искажений для диапазона входного синусоидного сигнала 10 кГц. Это приводит к максимально возможному значению эффективного числа битов (ENOB) при общей потребляемой мощности менее 50 мВт.

В качестве драйвера входного сигнала для АЦП используется полностью дифференциальный THS4521, что обеспечивает чрезвычайно низкий уровень искажений, шума во всей полосе сигнала. Драйвер буфера использует комбинированный буфер, образованный THS4281 и OPA333, что позволяет получить требуемую производительность при низкой потребляемой мощности.

 

Возможности:

  • 18 бит, частота дискретизации 1 МГц;
  • Постоянное напряжение, переменное напряжение 10 кГц;
  • Оптимизация: ENOB;
  • Мощность: 50 мВт @ AVDD= 5 В;
  • Используется ADS8881 (18 бит, 1 МГц SARЦАП), THS4521 (Вход), OPA333 + THS4281 + REF5045 (Reference);
  • Это решение содержит: теорию, подбор компонентов, симуляцию TINA-TI, схему и макет печатной платы, проверку и измерение производительности, варианты модификации.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Single supply rail-to-rail amplifiers are commonly used in analog systems. In some cases it is important to have an amplifier output that drives very close to GND (i.e. a few microvolts). However, no amplifier can inherently drive this close to GND. This TI Precision Design shows a simple design modification that allows most standard single supply rail-to-rail amplifiers to drive very close to GND.

Возможности:

Drives output to true GND Avoids output swing limitations near GND using pull-down Single-Supply Solution

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Этот проверенный дизайн TI является реализацией высокоточной, 16-разрядной 1MSPS системы сбора данных для таких приложений, как цифровое аудио, которые требуют внешнего интерфейса с очень низким уровнем искажений и шума. Схема использует высокопроизводительный метод последовательного приближения аналогового регистра в аналого-цифровом преобразователе (SAR ADC) и оптимизирована для обеспечения лучшей энергетической производительности, без чрезмерного энергопотребления.

Возможности:

  • Проверенный дизайн содержит теоретические основы, выбор элементной базы, TINA-TI моделирование, Altium схемотехнику и трассировку печатной платы, результаты измерений;
  • 16 бит SAR ADC с частотой дискретизации 1MSPS и полномасштабный входной диапазон (FSR) до 4.096 V;
  • Оптимизирован для AC производительности:
    • -110dB измеренный THD,
    • 91.6dB измеренный SNR,
    • менее чем ± 0.5LSB INL

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В данном проверенном проекте от TI реализована 16-битная 4-канальная система сбора данных с дифференциальными мультиплексированными входами и частотой выборок 400 KSPS для применения в промышленных системах с высоковольтными входами с напряжением ±20 В (межпиковая амплитуда 40 В). Данная схема реализована с использованием аналого-цифрового преобразователя (АЦП) с последовательным приближением (SAR), прецизионного аппаратного средства преобразования высоковольтного сигнала и 4-канального дифференциального мультиплексора (MUX). В данном проекте подробно описан процесс оптимизации прецизионной схемы высоковольтного аппаратного средства с использованием OPA192 и OPA140 для достижения отличных динамических характеристик вкупе с ADS8864.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • 4-канальная высоковольтная (±20 В) мультиплексированная система сбора данных
  • Частота выборок 400 KSPS (100 KSPS / канал)
  • Интегральная нелинейность (INL) ±1 наименее значащий бит (LSB)
  • Быстрое время установления сигнала на всех каналах во всём диапазоне измерений при разрешении 16 бит
  • Эффективное разрешение (ENOB) 14,2 бита

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данный прецизионный испытанный проект TI представляет собой аппаратно компенсированную систему сбора данных с 3-Wire терморезистора, которая точно измеряет температуру от 0 до 100 °C. Входное и опорное напряжения находятся в ратиометрической конфигурации для уменьшения ошибок от шума и дрейфа и улучшения общей точности системы. Аппаратная реализация упрощается благодаря использованию ADS1247, в который интегрированы необходимые источники тока, программируемый усилитель и дискретно управляемый мультиплексор. Источники тока работают независимо друг от друга для минимизации несоответствия между двумя источниками. Для дальнейшего увеличения точности системы рекомендуется LDO с регулируемым выходом и высоким коэффициентом подавления пульсаций напряжения питания TPS7A4901 как замена установленному USB-источнику.

 

Возможности:

  • Измеряет температуру от 0 до 100 °C с помощью 3-Wire терморезистор
  • Решение с одним напряжением питания
  • Ратиометрическая конфигурация
  • Используется ADS1247 – 24-битный дельта-сигма АЦП

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В данном проверенном проекте TI приводятся теоретические материалы, анализ подбора компонентов, симуляции TINA-TI, результаты проверок и измерений, схема электрическая принципиальная Altium, а также трассировка печатной платы 8-канальной системы сбора данных с фазовой компенсацией для систем автоматизации питания. В данном проекте используется 16-битный SAR-АЦП ADS8688 с частотой выборок 500 KSPS и интегрированной схемой аналогового внешнего интерфейсного аппаратного средства для упрощения разработки аппаратной части системы.

В данном проекте описываются понятия фазы и фазовой компенсации, сравниваются дополнительные задержки между входными каналами при неодновременных и одновременных выборках АЦП, а также приводится оптимальный алгоритм компенсации фазовой задержки при реализации с неодновременными выборками.

Результаты измерений показывают, как алгоритм фазовой компенсации, используемый в данном проекте, позволяет компенсировать дополнительную фазовую задержку в АЦП с мультиплексированием, что в свою очередь позволяет данному решению иметь одинаковый уровень производительности по сравнению с решением, в котором используется АЦП с одновременными выборками.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Данный проверенный проект включает в себя теоретические материалы, анализ подбора компонентов, симуляцию TINA-TI, результаты проверок и измерений, схему электрическую принципиальную Altium и трассировку печатной платы
  • ADS8688:16-битный 8-канальный SAR-АЦП с частотой выборок 500 KSPS, одним напряжением питания и мультиплексированными и биполярными входами
  • Несбалансированный синусоидальный вход с амплитудой ±10 В и типовым значением частоты 50 Гц
  • Сдвиг по фазе 0,002036 градуса после компенсации

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В данном испытанном базовом проекте подробно описываются процесс разработки, результаты симуляций и практические примеры функционирования блока сбора 12-битных дискретных данных на базе ADS7042, оптимизированные для сверхмалопотребляющих и малогабаритных применений следующих 3 групп:

  • Группа применений № 1: 12 бит и 500 kSPS для мониторинга тока, мониторинга состояния батарей, электромиографии (ЭМГ), измерения импеданса кожи и носимых фитнес-устройств.
  • Группа применений № 2: 12 бит и 1 MSPSдля жёстких дисков, управления двигателями, датчиков угла поворота двигателя, оптических датчиков угла поворота и оптических модулей.
  • Группа применений № 3: 12 бит и менее 1 kSPS для датчиков крена, гироскопов, датчиков давления, температуры, газов, химических датчиков, измерений уровня глюкозы в крови, измерений низких напряжений (1,8-3,3 В, JESD8-7A) и измерений постоянного тока.
Возможности:

  • Представляет три реализации, оптимизированные для скоростных/ силовых/ высокоточных применений
  • Включает в себя теоретический материал, анализ подбора компонентов, симуляцию, схему электрическую принципиальную, трассировку печатной платы и результаты измерений для всех трёх реализаций
  • Включает в себя подробный теоретический материал, вычисления и симуляции схемы драйвера АЦП
  • Протестированный сверхмалопотребляющий (1 мВт) SAR-сбор 12-битных данных
  • Использован ADS7042 – самый маленький в мире 12-битный SAR-АЦП
 

Возможность заказа
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В данном прецизионном протестированном проекте TI подробно описывается системный дизайн блока сбора несбалансированных 16-битных данных (DAQ) со скоростью 1 MSPS, оптимизированный для получения превосходных значений времени установки, уровня энергопотребления, а также статических и динамических характеристик для приложений с мультиплексированием. В проект входят 16-битный высокоточный аналого-цифровой преобразователь (АЦП) последовательного приближения (SAR); малошумящая, малопотребляющая и широкополосная схема управления входами АЦП; источник опорного напряжения для АЦП со сверхнизким дрейфом и соответствующая схема управления входами.

Данный проект хорошо впишется в применения, в которых необходим мультиканальный сбор данных с малой задержкой при мультисенсорных измерениях, таких как измерения параметров окружающей среды (температура, давление и т. п.), биопотенциала и мощности.

Данный базовый проект имеет характер аппаратного решения.

 

Возможности:

  • Включает в себя теоретический материал, анализ подбора компонентов, симуляцию, схему электрическую принципиальную, трассировку печатной платы и результаты измерений
  • Достигнуто значение времени установки 16-битного импульсного сигнала 900 нс (максимальное значение)
  • Потребляемая мощность: 21,5 мВт при напряжении AVDD 3,3 В
  • Измеренное значение эффективного разрешения 14,58 бита
  • Включает в себя ADS8860 (16-битный SAR АЦП со скоростью 1 Msps), OPA320 (драйвер входов), THS4281 + OPA333 + REF5040 (драйвер источника опорного напряжения)

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:

TIPD194 – это прецизионный динамический источник опорного напряжения, который способен выдавать напряжение питания в диапазоне ±10 В с 16-битным разрешением и чьими отличительными характеристиками являются точность и низкий уровень шумов.

Возможности:

  • Диапазон выходного напряжения ±10 В
  • Погрешность менее 0,02 % во всём диапазоне
  • Схема была испытана во всём температурном диапазоне

Возможность заказа
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM

Сравнение позиций

  • ()