Каталог решений

forward

Специальные функциональные модули

Описание:
The circuit, shown in Figure 1, is a wideband receiver front end based on the ADA4960-1 ultralow noise differential amplifier driver and the AD9434 12-bit, 500 MSPS analog-to-digital converter.


The third-order Butterworth antialiasing filter is optimized based on the performance and interface requirements of the amplifier and ADC. The total insertion loss due to the filter network, transformer, and other resistive components is only 1.2 dB.


The overall circuit has a bandwidth of 290 MHz with a pass-band flatness of 1 dB. The SNR and SFDR measured with a 140 MHz analog input are 64.1 dBFS and 70.4 dBc, respectively.



Figure 1. 12-Bit, 500 MSPS Wideband Receiver Front End (Simplified Schematic: All Connections and Decoupling Not Shown) Gains, Losses, and Signal Levels Measured Values at 10 MHz

Возможности:

  • 12-Bit, 500MSPS Wideband Receiver
  • Antialiasing Filter
  • Low Distortion Differential Driver
  • 64dB SNR @ 140MHz Input
  • 70dB SFDR @ 140MHz Input

Документация:
  • Схемотехника
  • Топология платы
Описание:
The PMP10736 reference design is a single isolated outputs Fly-Buck power module. The Fly-Buck design with the LM5160 regulator provides a simple and compact solution for isolated power supply.

Возможности:

+5V, 500mA isolated output, 5V to 15V input range Miniature power module design, SIP-7 footprint Output variation within 9%, 83% peak efficiency Isolation voltage 2500VAC/1sec, Basic insulation LM5160 wide input 65V, 1.5A sync buck / Fly-Buck regulator The reference board is tested, and the test report and design files are included

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:

Типовое решение TIDA-00018 позволяет быстро разрабатывать устройства для точного измерения температур с использованием 24-битного дельта-сигма АЦП и широко используемых датчиков температур, таких как термопары и RTD. Руководство разработчика описывает сигналы датчиков, термопар, методики измерения коэффициентов RTD, рекомендуемые программные потоки, датчики линеаризации, диагностику датчиков, защиту от переходных процессов, печатные платы и другие практические рекомендации для достижения высокой точности и надежности устройств для измерения температуры в промышленных приложениях.

Модуль интерфейса температурного датчика имеет полностью изолированную конструкцию, что очень важно для компактных измерительных датчиков. Основой этого решения является 24-битный дельта-сигма АЦП, что обеспечивает высокое разрешение, высокую степень интеграции, низкий уровень шума и низкую стоимость аналогового фронт-энд датчика (AFE) для приложений измерений постоянного напряжения. Данный АЦП подходит для взаимодействия с различными типами датчиков, тем самым экономя место на печатной плате, уменьшая усилия по проектированию, сокращая время выхода на рынок и снижая стоимость BOM.

Кроме того, внешняя схема защиты была успешно протестирована на соответствие нормативным стандартам IEC61000-4 EFT, ESD и защиты. Соответствие со стандартом iec61000-4 предполагает, что устройство не только продолжит работу, но анализирует работу в жестких/шумных промышленных условиях.

Возможности:

  • Два разных входных канала для подключения датчиков: термопар K-типа с CJC;
  • Совместим с 2-,3- и 4-хпроводных датчиков RTD;
  • Коэффициенты измерений для RTD;
  • Точность измерений более чем:
    • для термопар: ±1°C,
    • для RTD: ±0,4°C;
  • Обнаружение разрыва цепи или сигнала вне диапазона измерений;
  • Соответствует стандартамIEC-61000-4:
    • IEC-61000-4-4: EFTдо ±1 кВ @ 5 КГц для сигнальных разъемов,
    • IEC-61000-4-2: ESDдо 4 кВ (контакт) & 8 кВ (воздушный зазор),
    • IEC-61000-4-5: Защита до ±1 кВ (земля) на сигнальный разъем.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Reference Design for a Low Power Fully Differential Programmable Gain Amplifier using the TI OPA2683 Low Power Dual Current Feedback Amplifier. This design guide reviews some of the design challenges necessary to create such a circuit. The design guide reviews the results and provides some recommendations for using/designing a Low Power FDA PGA.

Возможности:

Low Power Fully Differential Amplifier Low Power Programmable Gain Amplifier Wide Bandwidth Relative to High Gain +/-5V supply voltage Gains of 2, 21, 50, and 70 V/V This reference design has been lab tested and is supported with design files and a design guide

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
This reference design provides a complete solution for a single supply industrial control Analog Input Module. The reference design is suitable for process control end equipment like Programmable Logic Controllers (PLC), Distributed Control system (DCS), Data Acquisition Systems (DAS) modules that must digitize standard industrial current inputs and bipolar or unipolar input voltage ranges up to ±10V. In an industrial environment the analog voltage and current ranges typically include ±2.5 V, ±5 V, ±10 V, 0 V to 5 V, 0 V to 10 V, 4 mA to 20 mA, and 0 mA to 20 mA. This reference design can measure all standard industrial voltage and current inputs. Eight channels are provided on the module and each channel can be configured as a current or voltage input with software configuration. The SAR based architecture of ADS8688 leverages better sampling rate. The ADS8688 also includes an on-chip PGA. The on-chip PGAs are used to provide gain and level shift the bipolar signals. The ISO7141 & ISO1541D provides digital signal isolation between host microcontroller and measurement side. The power isolation has been achieved using LM5017 based Flybuck transformer. The module has on-board EEPROM to store calibration data and module configuration data. This reference design also demonstrate the TI products like hot swap & in-rush current limit controller, isolated Flybuck controller, low noise LDO, and I2C to GPIO expander that can be used in the entire PLC signal processing chain. The module has been designed to be pluggable to the IO Controller (TIDA-00123) for quick testing & evaluation. The module reference design also includes external protection circuit and has been tested and verified to be compliant with IEC61000-4 standards – EFT, ESD and Surge requirements with IO Controller platform.

Возможности:

8 channel, 16 bit SAR ADC ADS8688 that supports from 300ksps to 30ksps per channel Programmable channels: Each channel can be configured as current or voltage input with software configuration Programmable Current Range (0-20mA) and Voltage range (+/-10V) Single 24V input power supply operation Designed for IEC-61000 compliance (IEC-61000-4-4: EFT up to ±2KV @ 5KHz on signal ports; IEC-61000-4-2: ESD up to 4KV contact & 8KV air discharge; IEC-61000-4-5: Surge up to ±1KV line-earth (CM) on signal ports)

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TIDA-00179 reference design is an EMC compliant universal digital interface to connect to absolute position encoders, like EnDat 2.2, BiSS®, SSI or HIPERFACE DSL®. The design supports a wide input voltage range from 15-60V (24V nom). A connector with 3.3V logic I/O signals allows for direct interface to the host processor like Sitara AM437x or Delfino F28379 to run the corresponding master protocol. Master implementations are available on Sitara AM437x (EnDat2.2, BiSS and HIPERFACE DSL) or Delfino DesignDRIVE (EnDat2.2 and BiSS). The TI design allows the host processor to select between a 4-wire encoder interface like EnDat 2.2 and BiSS or a 2-wire interface with power over RS485 like HIPERFACE DSL. To meet the selected encoder's supply range, the design offers a programmable output voltage with either 5.25V or 11V. This design’s power supply offers protection against over-voltage and short circuit according to the selected encoder’s voltage range to prevent damage during a cable short. TIDA-00179 has been tested up to 100m cable length with EnDat 2.2 and 2-wire HIPERFACE DSL encoders.

Возможности:

Universal Hardware to Interface to EnDat 2.2, BiSS, SSI and 4-Wire or 2-Wire HIPERFACE DSL Encoders. Supports All Corresponding Standard Data Rates up to at least 100m Cable Length. 3.3-V Supply Half-Duplex RS485 Transceiver SN65HVD78 with 12kV IEC-ESD and 4kV EFT Eliminates Cost for External ESD Components. Encoder P/S with Wide Input Range (15-60V) Offers Programmable Output Voltage 5.25V or 11V, Compliant to EnDat 2.2, BiSS or HIPERFACE DSL Encoders. OV, UV and Precise Over-Current Limit with Short-Circuit Protection Leveraging TI eFuse Technology with Current Monitor and Fault Indicator. Logic Interface (3.3V I/O) to Host Processors like host processor like Sitara AM437x or Delfino F28379 to run the EnDat 2.2, BiSS, SSI or HIPERFACE DSL Master. Master implementations are available on Sitara AM437x (EnDat2.2, BiSS and HIPERFACE DSL) or Delfino DesignDRIVE (EnDat2.2 and BiSS). Design Exceeds EMC Immunity for ESD, Fast Transient Burst, and Surge and Conducted RF with Levels according to IEC61800-3.

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-00202 referencedesign implements an EMC compliant industrial hybrid analog and digital interface to a HIPERFACE position encoder. A 3.3V supply RS485 transceiver with IEC-ESD and IEC-EFT protection is used for the bidirectional parameter channel. For the analog sin/cos signal channel, two options are provided to offer flexibility for connection to processors with and without embedded ADC or redundancy by using both options simultaneously. The first option features a fully differential dual 12-bit ADC with SPI output, the second option features a dual differential input with single-ended analog output (0-3.3V). The design features an industrial compliant 24V input with wide range from 16V to 36V. The power supply for the encoder can be configured from 7 to 12V (default 11V) and offers short-circuit protection. A 3.3V I/O connector with analog and logic signals provides an easy interface to a host processor with HIPERFACE master IP core. For quick evaluation an example firmware is available for a C2000™ Piccolo MCU to calculate the absolute angle position and display it through virtual COM port.

Возможности:

EMC Compliant Interface to HIPERFACE Position Encoders with Digital Bidirectional Parameter Channel up to 38400 Baud and Analog Sin/Cos Channel with at least 150kHz Bandwidth. 3.3V Supply Half-Duplex RS485 Transceiver with 12kV IEC-ESD and 4kV IEC-EFT. Dual Signal Path Option for Sine and Cosine Signals with either Dual 12-bit ADC with SPI Output or Dual Analog Output (0-3.3V) to Offer Flexibility for Connection to MCU with and without Embedded ADC. Host Processor Interface (3.3V I/O) for Easy Connection to MCU like C2000™ for the HIPERFACE Master. Example Firmware on C2000™ Piccolo MCU to Calculate and Display the Interpolated Absolute Angle from HIPERFACE Position Encoders. Designed to Meet EMC Immunity for ESD, Fast Transient Burst, and Surge with Levels according to IEC61800-3.

Возможность заказа
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Analog input and output modules are a standard component in Programmable Logic Controllera (PLC) or Distributed Control Systems (DCS). More channels per module and slimmer modules bring design challenges to the isolated power supply in those modules. Anyone facing those challenges will benefit from TIDA-00237, as the total design foot print is less than 2.54x2.54mm and less than 5mm height. It uses a fly-buck approach which means no optocoupler feedback with wide input voltage range of 12V-36V. The design provides +/-15V and 5V isolated, low noise outputs optimal for driving a data converter or analog front end.

Возможности:

Wide input voltage range: 12V to 36V (24VNOM) 3 isolated outputs: 15VISO at 30mA ultra low noise, -15 VISO at 30mA ultra low noise, 5VISO at 40mA ±2.5% output voltage accuracy Ultra low profile < 5mm IEC 61131-2 Compliant

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Разработка TI TIDA-00401 является ключевой для изолированных DC/DC решений. Представляет собой 10 Вт изолированный источник питания с широким входным напряжением без оптопары обратной связи и с небольшим количеством внешних компонентов обратноходовой топологии, превосходящей обратноходовые конструкции. Односторонняя печатная плата обеспечивает удобство анализа и оптимизации конструкции «на лету», содержит удобные разъемы, перемычки и контрольные точки, подходит для таких приложений, как аналоговые модули ввода/вывода PLC.

 

Возможности:

  • Изолированный DC/DC источник питания с входом от 15 до 36 В, до 10 Вт выходной мощности;
  • Низкий потребляемый ток, не более 20 мА;
  • Не замкнутая, без оптопары, конструкция синхронного выхода с фиксированной частотой коммутации;
  • Подходит для чувствительных к шумам приложений;
  • Плата с гибкой конфигурацией, простым анализом и модификацией;
  • Содержит руководство по разработке, детальное описание и данные тестирования производительности.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Реализация протокола управления BiSSC (двунаправленный последовательный синхронный интерфейс, режим C ) промышленной коммуникационной подсистемы (PRU-ICSS). Решение предоставляет полную документацию и исходные коды для программирования устройства в режиме реального времени (PRU).

Возможности:

  • Протокол управления BiSSC для промышленной коммуникационной подсистемы (ICSS);
  • Скорость интерфейса 1, 2, 5 и 10 МГц;
  • 8-кратная передискретизация входного сигнала;
  • Компенсация линии задержки с фильтрованной точкой выборки;
  • Фильтр пульсаций при передискретизации входного сигнала;
  • Переменный формат кадра с проверкой контрольных сумм (CRC);
  • Командный интерфейс (CDS/CDM);
  • Поддерживает передачу сигнала по кабелю длиной до 100 м;
  • Работает на AM335x и AM437xс ICSS.

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Устройство для Profinet IRT V2.3 с сертифицированной аппаратной и программной частью. Данное решение включает в себя физику промышленного Ethernet, стек Profinet и примеры приложений. Profinet – лидирующий стандарт Ethernet, используемый в промышленном сегменте и в конечном оборудовании, где требуется обмен данными и информацией для обслуживания и диагностики в реальном времени.

Возможности:

  • Соответствует классам A/B/C Profinet;
  • Время цикла 250 мкс;
  • Синхронизация времени за 1 шаг (PTCP);
  • MRP протокол;
  • Интеграция со стеком Molex Profinet;
  • Интеграция со стеком Interniche SNMP.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Промышленный Ethernet для промышленной автоматики объединяет более 30 промышленных стандартов. Некоторые из устоявшихся протоколов Ethernet реального времени, такие как EtherCAT, EtherNet/ IP, PROFINET, Sercos III и PowerLink, требуют специализированного оборудования с поддержкой MAC в FPGA или ASIC.

Программируемый в режиме реального времени блок, входящий в подсистему промышленных коммуникаций (PRU-ICSS), существует как аппаратный блок внутри семейства процессоров Sitara и заменяет FPGA или ASICS на однокристальное решение. Прошивка в PRU-ICSS позволяет выявить тип промышленного протокола Ethernet и загрузить соответствующее промышленное приложение реального времени в процессор Sitara.

Эта разработка TI описывает мультипротокол промышленного Ethernet и микропрограмму определения протокола для PRU-ICSS.

 

Возможности:

  • Высокая скорость/частота с высокой точностью для точного контроля PTO и синхронизации;
  • Реализован без применения внешнего ASIC или FPGA;
  • Реализован на PRU-ICSS с процессором Sitara;
  • Содержит исходные коды микропрограммы PRU-ICSS для возможности адаптации пользователями;
  • Простая разработка с TMDSICE3359 (ICE - промышленные системы связи) EVM.

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Implementation of HIPERFACE DSL Master protocol on Industrial Communication Sub-System (PRU-ICSS). The two wire interface allows for integration of position feedback wires into motor cable. Complete solution consists of AM437x PRU-ICSS firmware and TIDA-00177 transceiver reference design.

Возможности:

Hiperface DSL master protocol with register compatible interface to existing FPGA IP core Programmable approach using ICSS_L concurrently with DS filter and Industrial Ethernet (Single Chip Drive) Internal and external sync pulse sources Supports cable length of up to 100 meter Line delay compensation 8x oversampling with sample edge detection Line diagnostics – quality monitor

Документация:
  • Схемотехника
  • BOM
Описание:
TI provides the system solution for integrated multi-protocol Industrial Ethernet Communication on Sitara processors. Fast start up after device power up has been defined by various industrial Ethernet standards. This TI design describes system level approach to support fast startup with TI Sitara processors.

Возможности:

Fast startup analysis of key system components Example ARM secondary bootloader in with fast startup functionality NOR and SPI flash timing configuration example

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
TI provides the system solution for Industrial Communication on Sitara™ processors with Programmable Real-Time Unit and Industrial Communication Subsystem (PRU-ICSS). This TI Design describes the integrated multi-protocol digital position encoder master interface support. The supported digital position encoder master protocols are EnDat 2.2, Hiperface DSL ® and BiSS C. The integrated multi-protocol encoder master has the benefit to work without additional field programmable gate array (FPGA), application specific integrated circuit (ASIC) and programmable logic device (PLD) while support multiple of the encoder protocols - therefore it saves cost and reduces board space. This reference design utilizes the Single Chip Drive Evaluation Board (TMDSIDK437X ) and Universal Digital Interface to Absolute Position Encoders Reference Design (TIDA-00179).

Возможности:

Multi-protocol digital position encoder master interface Supports EnDat 2.2, Hiperface DSL and BiSS C digital position encoder interfaces For integrated single chip drives, servo drives and remote position encoder master devices Digital position encoder master interface is supported by the PRU-ICSS peripheral within the Sitara AM437x processor

Возможность заказа
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
TI provides the system solution for Industrial Communication on Sitara™ processors with Programmable Real-Time Unit and Industrial Communication Subsystem (PRU-ICSS). PRU-ICSS allows custom firmware applications in the field of real-time applications. The I2C peripheral on many application processors does not support SMbus commands like block read and block write transfers. This TI Design implements those SMbus commands with standard I2C commands into the PRU-ICSS peripheral.
Возможности:

Supports I2C and SMbus master interface with PRU-ICSS Dynamic block moe read and write transfer Contains PRU-ICSS source code for customization I2C register interface emulation

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
This TI design provides a reference solution (firmware and test platform) for two different industrial IO functions related to motion control: High Speed Counter (HSC) and Pulse Train Output (PTO). The design is based on a microcontroller platform that is suitable for use in industrial applications where high availability and/or functional safety are also important requirements.
Возможности:

High speed (up to 400KHz) 32-bit HSC counter with two counter input pins, four auxiliary input pins, two input capture registers, and two compare output pins PTO generates output pulse trains and trapezoidal profiles up to 100KHz with 9.1ns resolution Count/Dir, Clockwise/Counter Clockwise, and Quadrature Modes Reduces CPU load and interrupt latency requirements by operating autonomously on the N2HET Timing Coprocessor Reduces system cost by replacing FPGA or ASIC Includes N2HET firmware and test platform, as well as host CPU driver functions

Возможность заказа
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM