Высокоскоростная обработка данных

Подразделы

Описание:
Проект PMP20178 представляет собой синхронный понижающий преобразователь, работающий в режиме напряжения и предназначенный для генерирования выходного напряжения 5,2 В при выходном токе 11 А из входного напряжения с диапазоном от 15 В до 60 В. В данном решении используется синхронный понижающий контроллер LM5145 с частотой переключения 200 кГц. Среди функций данного решения можно выделить сигнал "питание в норме" ("Power Good"), возможность синхронизации с внешним тактовым сигналом и возможность изменения выходного напряжения.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Постоянная выходная мощность 57 Вт
  • Управление в режиме напряжения с компенсацией изменения входного напряжения
  • Измерение тока с помощью полевого транзистора
  • Сигнал "питание в норме" ("Power Good")
  • Возможность синхронизации с внешним тактовым сигналом

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
В данном проекте на базе TPS53679 представлена ИС, осуществляющая управление двумя многофазными выходами (до 6 фаз на основном выходе и до 2 фаз на канале 2 – всего до 7 фаз). Многофазный режим работы также обеспечивает подавление пульсаций на выходе, а также эффективное управление с более широкой полосой пропускания для заданной частоты переключения.Проект PMP20489 представляет собой решение с пятью и двумя фазами, а также использованием встроенных динамических нагрузок. Акцент в отчёте о результатах тестирований, прилагаемом к данному решению, сделан на его тепловых характеристиках, динамическом отклике и КПД.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Полноценные 5- и 2-фазные DC/DC-преобразователи с высоким выходным током и высокоскоростным управлением, предназначенные для применения в POL-системах
  • Компенсация в контуре обратной связи организуется посредством графического интерфейса пользователя
  • Звенья преобразователей мощности с высокими выходными токами и заземлёнными площадками, предназначенными для охлаждения
  • Насыщенный тестовый интерфейс, включающий в себя автономную высокоскоростную динамическую тестовую нагрузку и управляемую генератором сигналов динамическую тестовую нагрузку
  • Схема электрическая принципиальная, перечень элементов, трассировка печатной платы, а также отчёт о результате испытаний, в котором акцент сделан на КПД, нагреве и работе с динамическими нагрузками
  • /ul>

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
В данном проекте для генерирования выхода 0,85 В / 40 А в компактном (21 мм x 35 мм) форм-факторе при небольшом нагреве и отсутствии принудительного воздушного охлаждения используется TPS543C20 в наращиваемой конфигурации. Данная печатная плата включает в себя интегрированную высокоскоростную динамическую нагрузку, интерфейс для измерения пульсаций на выходе, а также тестовую точку для анализатора устойчивости, такого как 2130 от компании Venable. Механзим внутренней компенсации обеспечивает плотность и простоту данного решения.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Возможность увеличения выходного тока до 80 А путём наращивания проекта
  • Механизм внутренней компенсации
  • Компактная (21 мм x 35 мм) печатная плата
  • Нагрев менее 30°C при выходном токе 40 А и отсутствии принудительного воздушного охлаждения
  • Насыщенный тестовый интерфейс, включающий в себя интегрированную высокоскоростную динамическую нагрузку
  • Данное решение было протестировано при использовании принудительного воздушного охлаждения, выходном токе 75 А и нагреве 45°C

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Повышающий преобразователь для литий-ионных батарей с одной ячейкой TPS43000 с синхронным выпрямлением способен генерировать выходную мощность 7 Вт из низкого входного напряжения.

Данный базовый проект имеет характер аппаратного решения.

Возможности:


Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Повышающий преобразователь с входным напряжением от литий-ионной батареи с одной ячейкой генерирует выходное напряжение 5,3 В при токе 1,1 А (мощность 5,8 Вт). КПД данного проекта при полной нагрузке составляет 90%, а работает он при частоте переключения 1 МГц. В проекте PMP7426 используется повышающий преобразователь TPS55340 с высоким напряжением.

Данный базовый проект имеет характер аппаратного решения.

Возможности:


Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Референс дизайн, и связанный с ним код Verilog, может быть исользован в качестве отправной точки для взаимодействия ПЛИС Altera c высокоскоростными LVDS интерфейсами аналого-цифровых и цифро-аналоговых преобразователей.

 

Возможности:

  • Этот дизайн представляет собой исключительно прошивку и детельно обсуждается в целях понимания;
  • Пример кода Verilog является простой отправной точкой для высокоскоростных решений на основе ПЛИС;
  • Дизайн легко распространяется на другие высокоскоростные преобразователи данных TI;
  • АЦП и ЦАП разделены между собой на тот случай, если требуется только одно решение;
  • Временные ограничения интерфейса подробно обсуждаются для АЦП и ЦАП;
  • Прошивка протестирована с помощью доступных оценочных плат TI.

Возможность заказа
  • Заказать BOM
Документация:
  • Даташит
  • Схемотехника
  • Програмное обеспечение
  • BOM
  • Тестирование
Описание:

В применениях, в которых присутствуют битовые ошибки и, как следствие, ошибки в отсчётах (также называемые «искрящимися» кодами, ошибками в словах или ошибками в коде), важно иметь возможность измерять ошибки, вызванные данными битовыми ошибками. В инструкции по применению данной прошивки ППВМ предлагается способ точного измерения данных ошибок в течение неопределённого времени и приводится пример того, как подобное измерение может быть выполнено с использованием простой платформы на базе ППВМ. Код доступен по запросу для двух примеров, описанных в инструкции по применению.

Данный базовый проект имеет характер программного решения.

Возможности:

  • Позволяет понять, какие виды ошибок могут возникать и что они под собой подразумевают
  • Описание нового подхода к измерению ошибок в течение неопределённого времени для измерения истинного значения ошибки АЦП
  • Позволяет клиентам производить измерения битовых ошибок на их собственном стенде при других условиях
  • Прошивка доступна для бюджетной платформы на базе ППВМ от TI наряду с простым графическим интерфейсом пользователя для отслеживания ошибок в течение времени

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данный базовый проект представляет собой руководство для системных разработчиков по схемотехнике и трассировке печатных плат с АЦП с частотами выборок свыше 1 GSPS. Используйте данный базовый проект вместе с технической документацией – последняя всегда является истиной в последней инстанции. Кроме того, базовая печатная плата ADC1xDxxxx(RF)RB делает данный базовый проект максимально полезным. Все исходные файлы проекта для данной базовой платы наряду с условными обозначениями АЦП для CAD/ CAE доступны для скачивания на веб-странице продукта или на странице проектов от TI. В данном документе под АЦП или АЦП с частотой выборок свыше 1 GSPS подразумеваются ADC12D1800RF, ADC12D1600RF, ADC12D1000RF, ADC12D800RF, ADC12D500RF, ADC12D1800, ADC12D1600, ADC12D1000, ADC10D1500, ADC10D1000, ADC12D1600QML и ADC10D1000QML.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • В данном документе рассматриваются вопросы аналогового входа, входа тактового сигнала и дизайна системы питания
  • Рассматриваются вопросы трассировки с точки зрения синхронизации различных устройств
  • Акцент на основных моментах, связанных со схемотехникой и трассировкой печатных плат с АЦП с частотами выборок свыше 1 GSPS
  • Приводятся примеры в виде файлов трассировки проекта

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

TSW308x представляет собой пример проекта решения двухканального широкополосного приёмника-преобразователя «цифровой код – РЧ», который способен генерировать сигналы со смежным РЧ-спектром с полосой частот до 600 МГц. В данном системе представлен базовый пример того, как можно использовать DAC34x8x, интеллектуальный модулятор TRF3705 и LMK0480x для решения данной задачи. Данный базовый отладочный модуль в связке с картой захвата (такой как, например, TSW1400EVM) может быть использован для генерирования случайных сигналов узкополосных и широкополосных РЧ-сигналов. В данном проекте приводятся примеры конфигураций для генерирования тестовых сигналов, удовлетворяющих требованиям стандарта WCDMA.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Полноценное решение широкополосного передатчика с преобразованием «цифровой код – РЧ»
  • Генерирование сигналов со смежным РЧ-спектром с полосой частот до 600 МГц
  • Генерирование РЧ-сигналов с частотами от 3000 МГц до 4 ГГц
  • Интегрированные РЧ-усилитель и аттенюатор
  • Платформа для простой отладки с программным обеспечением TSW1400 и HSDC Pro

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Схемы аналоговых интерфейсов, представленные в данном базовом проекте, обычно используются для сопряжения цифро-аналоговых преобразователей (ЦАП) на базе источников тока и квадратурных модуляторов. Несмотря на то, что в данном базовом проекте в качестве примера высокоскоростного ЦАП от TI используется DAC348x, данные схемы с небольшими изменениями могут применяться и для других преобразователей на базе источников тока. DAC348x и аналоговый интерфейс TRF3705 по умолчанию устанавливаются на отладочные модули TSW308xEVM. И DAC348x, и TRF3705 спроектированы с одинаковыми постоянными напряжениями смещения и параметрами размаха переменного тока для обеспечения однородного интерфейса. Также описываются прочие топологии схем для соответствия другим постоянным напряжениям смещения и параметрам размаха переменного тока. Выбрав правильные напряжение смещения и параметры размаха переменного тока, разработчики использовать данные схемы в соответствии с требованиями их применений с целью обеспечения оптимальной работы системы.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Проводится анализ интерфейса на TSW308x для демонстрации непосредственного подключения между DAC3484 и TRF3705
  • Демонстрируются и объясняются общие принципы сопряжения между ЦАП на базе источников тока и I/Q-модуляторами
  • Spice-модели TINA для различных сетей интерфейсов с постоянным и переменным током, а также интерфейсов с фильтрами с целью удовлетворения нужд заказчиков

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Данный блок коррекции дисбаланса I/Q-составляющих, реализованный на базе программируемой пользователем вентильной матрицы (ППВМ) в составе TSW6011EVM, позволяет пользователям адаптировать архитектуру приёмника с прямым преобразованием с понижением частоты в беспроводную систему. В основе данного блока коррекции дисбаланса I/Q-составляющих лежит алгоритм слепого разделения с одной линией задержки, который корректирует частотно-независимый дисбаланс I/Q-составляющих в приёмной системе с нулевой ПЧ. Помимо блока коррекции дисбаланса I/Q-составляющих данная ППВМ включает в себя цифровой усилительный блок, цифровой блок измерения мощности, 2 блока интерполяции, блок коррекции смещения I/Q-составляющих и квадратурный смесительный блок.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Сигнальная цепь приёмника с прямым преобразованием с понижением частоты и автоматической коррекцией дисбаланса I/Q-составляющих
  • Включает в себя I/Q-демодулятор TRF371125 для прямого преобразования в исходящий сигнал
  • ADS5282 для приёма полученного I/Q-сигнала с целью последующей его I/Q-обработки
  • Пример автоматической коррекции дисбаланса I/Q-составляющих методом слепого разделения реализован на ППВМ семейства Cyclone III от Altera

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

JESD204B является новейшим веянием в цифровых интерфейсах для преобразователей данных. Данный интерфейс обладает преимуществами высокоскоростной последовательной цифровой технологии, что позволяет добиваться выгоды в виде, например, увеличенной пропускной способности канала. В данном базовом проекте акцент делается на одной из сложностей адаптации данного нового интерфейса: понимание и определение времени задержки связи. В данном примере определяется время задержки связи в системе, содержащей АЦП LM97937 от Texas Instruments и ППВМ семейства Kintex 7 от Xilinx.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Гарантированное определение времени задержки связи по интерфейсу JESD204B
  • Помогает понять компромисс между временем задержки связи и возможностью изменения времени задержки передачи последовательных данных
  • Возможность использования стандартного и процедурного подходов к определению времени задержки связи
  • Реализация интерфейса JESD204B с использованием АЦП ADC16DX370 или LM97937 от Texas Instruments и ППВМ семейства Kintex 7 от Xilinx

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Применение методов выравнивания – это эффективный способ компенсирования потерь в канале передачи по последовательному интерфейсу JESD204B в преобразователях данных. В данном базовом проекте использован ADC16DX370, сдвоенный 16-битный аналого-цифровой преобразователь (АЦП) на 370 MSPS, в котором используется метод выравнивания с ослаблением для подготовки последовательных данных для передачи со скоростью 7,4 Гбит/с. У пользователя существует возможность оптимизировать ослабление (DEM) и размах выходного напряжения (VOD) выходного драйвера, чтобы эти параметры канала находились в обратно пропорциональной зависимости. Эксперименты показывают чистый приём сигнала на расстоянии 20 дюймов с использованием материала FR-4.

Возможности:

  • Позволяет добиться высокоточной работы последовательного интерфейса JESD204B с учётом использования недорогих материалов печатной платы
  • Дает возможность прийти к пониманию ограничений, которые накладывают каналы с потерями, и освоить методы выравнивания для снятия этих ограничений
  • Использовать выверенный подход к оптимизации параметров выравнивания ADC16DX370
  • Базовый проект протестирован и включает в себя отладочный модуль, конфигурационное программное обеспечение и руководство пользователя

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Микроконтроллерам семейства C2000 Delfino требуется строгое соответствие обеих шин напряжения питания друг другу. Данная топология мониторинга предназначена для отслеживания двух указанных шин напряжения и инициирования перезагрузки в том случае, когда любая из шин не будет находиться в своём диапазоне. Два контроллера отслеживают возникновение пониженного или повышенного напряжения на каждой шине. Также данная топология менее склонна к ложным перезагрузкам благодаря наличию функций с пользовательскими настройками в семействе продуктов TPS3702.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Высокая точность выставления порогов
  • Возможность установки порогов с помощью вывода SET
  • Внутренний гистерезис: 0,55%, 1,0%

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Базовый проект TSW38J84 EVM представляет собой платформу для демонстрации решения двухканального передатчика с интегрированным резонатором. В данном базовом проекте используется устройство 2.5 GSPS DAC38J84 с высококлассными модуляторами: TRF3722 (с интегрированными PLL/ VCO) и TRF3705. TRF3722 и TRF3705 можно объединить для создания двухканального решения, в котором TRF3722 будет выступать в роли локального резонатора (LO) для обоих модуляторов. Интерфейс связи между DAC38J84 и модуляторами, а также методы измерения характеристик совместной работы ЦАП и модуляторов могут варьироваться. Приведённые результаты измерений включают в себя измерения полосы пропускания, выходной точки пересечения третьего порядка, искажения гармоник и подавления частот за пределами полосы пропускания.

Возможности:

  • Полноценное решение двухканальной передачи «биты-РЧ» и использованием интерфейса JESD204B
  • Платформа для тестирования 2.5 GSPS DAC38J84 с двумя высококлассными модуляторами
  • Выходная частота TRF3722 и TRF3705 достигает 4 ГГц
  • Решение с поддержкой полосы пропускания до 1 ГГц
  • Решение двухканальной передачи для современных систем связи, военного назначения и контрольно-измерительных приборов

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Широкополосные радиочастотные приемники позволяют значительно расширить возможности радиоаппаратуры. Широкая полоса пропускания позволяет гибко настраивать каналы без внесения изменений в аппаратную часть, а так же принимать несколько каналов на разных частотах одновременно.

Данное типовое решение – широкополосный радиочастотный приемник с АЦП с частотой дискретизации 4 Гвыб./с, дифференциальным усилителем с частотой пропускания от 0 до 8 ГГц. Данный дифференциальный усилитель позволяет работать с низкочастотным сигналом, вплоть до постоянного тока, что невозможно при использовании согласующего трансформатора.

 

Возможности:

  • Типовое решение с полосой пропускания 2 ГГц
  • Поддерживает работу с постоянным током
  • Поддерживает несимметричный и дифференциальный вход
  • Решение включает в себя полноценную систему тактирования и питания

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В распространённом методе определения местоположения излучателей используется информация об амплитуде и сдвиге фаз сигнала, полученного от массива распределённых в пространстве датчиков. Для подобных систем важно получить детерминированное соотношение между фазами сигналов от отдельных датчиков для минимизации ошибок в измеренных ими данных. В данном проекте рассматривается вопрос о том, как возможно синхронизировать несколько аналого-цифровых преобразователей (АЦП) с интерфейсом JESD204B таким образом, чтобы данные в виде выборок, получаемые от АЦП, были выровнены по фазе.

Возможности:

  • Синхронизированные АЦП с частотой дискретизации 2*109 выборок/сек, работающие на частоте 3,072 ГГц
  • Система имеет возможность работать с более чем 2 АЦП
  • Расхождение по фазе менее 1 периода тактового сигнала АЦП
  • Простой в использовании программный интерфейс для управления и сбора данных
  • Отличные показатели АЦП по паразитным составляющим и шуму на частоте 3,072 ГГц
  • Данный проект был протестирован и включает в себя программное обеспечение, демонстрационное аппаратное обеспечение и руководство по проекту

Документация:
  • Даташит
  • Схемотехника
  • Програмное обеспечение
  • BOM
  • Топология платы
Описание:

В TIDA-00574 реализовано малогабаритное и малошумящее решение источника питания с высокой плотностью тока. В нём присутствует поддержка внутреннего секвенсирования, а также для него характерна высокая точность выходного напряжения.

 

Возможности:

  • Малогабаритное решение
  • Высокий КПД на нагрузке
  • Внутреннее секвенсирование питания
  • Мультиканальная конфигурация
  • Малошумящий LDO с высоким коэффициентом подавления пульсаций напряжения питания (PSSR)

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В базовом проекте представлена широкополосная система преобразования несбалансированных сигналов в дифференциальные, предназначенная для систем как без фильтрации постоянной составляющей, так и с ней. Данный проект позволяет отладить работу каскады из LMH5401 и LMH6401, а также в нём объясняется принцип работы данной системы.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Полоса пропускания 4,5 ГГц и максимальный коэффициент усиления по напряжению 30 дБ
  • Диапазон коэффициента усиления 32 дБ с цифровым управлением и шагом 1 дБ
  • Система преобразования несбалансированных сигналов в дифференциальные с входным сопротивлением 50 Ом для систем как без фильтрации постоянной составляющей, так и с ней
  • Выходная точка пересечения третьего порядка (OIP3) при сопротивлении нагрузки 50 Ом:
    • 40 дБм при частоте 500 МГц;
    • 33 дБм при частоте 1 ГГц
  • Возможность управления выходным синфазным напряжением: VMID ±0,5 В
  • Компактный проект, который идеально подходит для переносных устройств благодаря низкой рассеиваемой мощности 645 мВт

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Системы на базе технологии детектирования и определения дальности с помощью света (лидар; Light Detection and Ranging, LIDAR) используют время, за которое свет достигает объекта и возвращается от него, для вычисления расстояния до данной цели. В проекте TIDA-00663 демонстрируется пример реализации вычислительной части устройства измерения времени в системе с лидаром на базе преобразователя "время - цифровой код" (Time to Digital Converter, TDC), а также связанной с ней оптической части. Данный проект измерения времени пролёта импульса света в системе на базе лидара может быть использован во всех системах, в которых измерение расстояния до цели с помощью установления физического контакта не представляется возможным. Типовыми примерами применения данного решения являются определение присутствия объекта на конвейерной ленте в логистических центрах, обеспечение безопасного расстояния до движущихся роботизированных рук и многие другие.

Базовый проект имеет характер аппаратно-программного решения.
Возможности:

  • Измерение времени пролёта импульса света в системе на базе лидара
  • Разрешение расстояния на системном уровне менее 1 см
  • Разрешение преобразователя "время - цифровой код" (Time to Digital Converter, TDC) 1,65 см при среднеквадратичном значении белого шума 1,05 см
  • Максимальное значение мощности передатчика: 70 Вт в течение 40 нс

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Референс дизайн, реализовывающий законченный 120 МГц широполосный оптический фронт-энд, заключающий в себе высокоскоростной трансимпедансный усилитель, дифференциальный усилитель и высокоскоростной 14-битный АЦП 160 MSPS с интерфейсом JESD204B. Дизайн включает в себя все необходимое программное и аппаратное обеспечение для оценки производительности системы по отклику на высокоскоростные оптические импульсы, генерируемые лазерным драйвером и диодом для решений, включающих оптическую временную рефлектометрию.

 

Возможности:

  • Оптический фронт-энд с демонстрацией производительности системы;
  • Высокоскоростная сигнальная часть с полосой пропускания более 120 МГц;
  • Высокоскоростной трансимпедансный усилитель для преобразования тока в напряжение, а также дифференциальный усилитель, управляющий высокоскоростным 14-битным АЦП;
  • Драйвер сверхбыстрого лазерного светодиода и лазерный светодиод для генерирования сигнала Tx;
  • Фронт-энд на основе лавинного фотодиода с высоковольтным источником питания на борту;
  • Гибкость и простота замены компонентов в оптической части, усилителе и АЦП.

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В базовом проекте рассматривается новая 2-проводная миниатюрная ИС температурного датчика с цифровым выходом и интерфейсом подсчёта импульсов, которая позволяет повысить надёжность и значительно упростить дизайн архитектуры гальванической развязки для передачи питания и однонаправленных данных посредством одного низкопрофильного трансформатора и дистанционной работы, с целью предоставления системным разработчикам новой экономически эффективной и простой альтернативы системы надёжного и высокопрецизионного измерения температуры. Кроме того, благодаря меньшему количеству источников ошибок упрощается расчёт ошибок системы. При выборе датчика, необходимого для выполнения заданных задач, основными факторами являются стоимость, точность измерения, габариты и простота сопряжения с прочими элементами схемы, и система данного базового проекта идеально удовлетворяет всем данным требованиям. Благодаря максимальному значению измеренной ошибки 0,25°C в температурном диапазоне от -50°C до 150°C, рейтингу функциональной изоляции 400 В (среднеквадратичное значение) и предварительному соответствию требованиям тестирования согласно стандарту IEC61000-4-4 данный базовый проект позволяет значительно уменьшить время разработки высокоточных систем измерения температуры.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Организация гальванической развязки передачи питания и данных посредством одного низкопрофильного трансформатора без необходимости в использовании оптопары или цифрового изолятора на шине данных
  • Одновременная передача питания и данных по 2-проводному интерфейсу с гальванической развязкой для дистанционного измерения температуры
  • Отсутствие необходимости в калибровке системы в отличие от термисторов
  • Замена термометрам сопротивления, а также термисторам с отрицательным (NTC) или положительным (PTC) температурным коэффициентом сопротивления
  • Отсутствие необходимости в использовании высокопрецизионных активных или пассивных компонентов
  • Рейтинг функциональной изоляции 400 В (среднеквадратичное значение) и рейтинг диэлектрической изоляции 2500 В по переменному напряжению в течение 60 секунд
  • Предварительное соответствие требованию по быстротекущим электрическим переходным процессам согласно стандарту IEC61000-4-4 (уровень 4) с амплитудами ±2 кВ – уровень устройств класса A
  • Точность измерения в различных температурных диапазонах:
    • измеренная ошибка с использованием таблицы поиска: менее 0,25ºC (в температурном диапазоне от -35ºC до 150ºC);
    • измеренная ошибка с использованием передаточной функции 1-ого порядка: менее 0,25ºC (в температурном диапазоне от 15ºC до 100ºC);
    • гарантированные максимальные значения ошибок из технической документации на LMT01 с использованием таблицы поиска: менее 0,5ºC (в температурном диапазоне от -20ºC до 90ºC), 0,62ºC (в температурном диапазоне от 90ºC до 150ºC), менее 0,7ºC (в температурном диапазоне от -50ºC до -20ºC)

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Базовый проект TIDA-00783.1 представляет собой модуль питания с тремя выходами и широким диапазоном входного напряжения. Он генерирует выходные напряжения 3,3 В, 1,8 В и 1,2 В при общей мощности 6 Вт. Трассировка данной печатной платы оптимизирована по габаритам, благодаря чему данный модуль подходит для применения в ограниченных по габаритам системах.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Модуль питания LMZ36002 с широким диапазоном входного напряжения (от 4,5 В до 60 В), интегрированным дросселем и выходным током 2 А
  • Наномодуль LMZ20502 с интегрированным дросселем
  • Широкий диапазон входного напряжения (от 4,5 В до 40 В)
  • Проект модуля питания с минимальным количеством внешних компонентов
  • Компактное решение площадью 400 мм2
  • Данная печатная плата была протестирована, и к ней прилагаются файлы проекта и отчёт о результатах тестирований

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
В данном проекте демонстрируется реализация входного тракта ADC3422 с преобразованием несбалансированного сигнала в дифференциальный с фильтрацией или без фильтрации постоянной составляющей. В нём также приводятся пояснения процесса разработки входного тракта с высоким импедансом и без фильтрации постоянной составляющей. Данный проект может быть использован в таких применениях, как малопотребляющие системы сбора данных, портативные контрольно-измерительные приборы и системы диагностики IGBT-модулей.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Система преобразования несбалансированных сигналов в дифференциальные на базе OPA656 и THS4541
  • На каналах A и B происходит передача сигналов с фильтрацией постоянной составляющей и без неё на базе THS4541
  • ОСШ на уровне 70 дБ благодаря использованию THS4541 и ADC3422
  • Подходит для применения в устройствах, питаемых от батарей, благодаря работе в режиме низкого энергопотребления (57 мВт / канал)

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Данный проект позволяет точно измерять интенсивность окружающего света, что может использоваться для детектирования вспышек дуги с временем отклика 1 мс для защиты или минимизации повреждений распределительных устройств электросетей. Данный проект также позволяет точно отслеживать температуру (с использованием ключа, аналоговой или цифровой схемы или удалённо), влажность, концентрацию пыли и давление для мониторинга состояния сборных шин, трансформаторов и конденсаторных батарей в реальном времени с целью определения неисправностей, повреждений изоляции или отказов из-за устаревания на раннем этапе, что в свою очередь увеличивает срок службы оборудования. В данном проекте представлен уникальный диагностический подход, при котором в течение 1 мс удаётся детектировать низкий ток нагрузки на датчике освещённости, что в свою очередь повышает надёжность системы. Датчики могут сопрягаться с микроконтроллером по интерфейсу I2C или по малопотребляющему беспроводному интерфейсу для выполнения функций передатчиков метеоданных с целью осуществления беспрерывного мониторинга в реальном времени, что позволяет упростить дизайн системы.

Базовый проект имеет характер аппаратно-программного решения.
Возможности:

  • Позволяет измерять интенсивность света, температуру, влажность, концентрацию пыли, интенсивность вибраций и давление; поддерживает несколько типов датчиков температуры и освещённости
  • Позволяет измерять интенсивность света от вспышек дуги с помощью датчика освещённости с аналоговым выходом для обеспечения быстрого отклика (время отклика менее 1 мс)
  • Для измерения параметров выхода с датчика освещённости используется 10-битный SAR-АЦП с интерфейсом I2C и выходным аварийным сигналом
  • В данном проекте используется аппаратный компаратор, обеспечивающий быстрый отклик на возникновение неисправности при изменении интенсивности окружающего света. Пороговое значение срабатывания компаратора может быть задано с использованием 10-битного АЦП или цифрового потенциометра
  • Позволяет измерять температуру дистанционно с использованием последовательного интерфейса UART, выходного аварийного сигнала и возможности работы с последовательным или мультиплексированным подключением датчиков
  • Поддерживает функции точной диагностики датчиков освещённости и температуры с длительностью диагностики около 1 мс, что позволяет осуществлять данный процесс в реальном времени

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
В данном проекте демонстрируется подход к построению радарной системы с приёмником с непосредственной РЧ-дискретизацией, который работает в S-диапазоне и в котором используется 14-битный аналого-цифровой преобразователь (АЦП) ADC32RF45 с частотой выборок 3 GSPS. РЧ-дискретизация позволяет упростить систему благодаря устранению операции понижения частоты, а благодаря использованию высокой частоты дискретизации данный проект характеризуется повышенной полосой пропускания сигналов. Данный подход демонстрируется путём создания приёмника на базе спецификаций для радаров систем управления воздушным движением ASR-11.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Базовый проект радарной системы в S-диапазоне с использованием архитектуры на основе РЧ-дискретизации
  • Пример анализа схемы с использованием АЦП с РЧ-дискретизацией
  • Измерения для подтверждения расчётов
  • Специфические измерения параметров радарной системы со схемой детектирования
  • Поддержка мгновенной полосы пропускания сигналов свыше 1 ГГц

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В данном базовом проекте рассматривается использование и работа цифрового высокоскоростного усилителя с переменным коэффициентом усиления LMH6401 с целью управления высокоскоростным аналого-цифровым преобразователем (АЦП) ADS54J60. В данном проекте рассматриваются и измеряются различные опции для синфазных напряжений, напряжений питания и интерфейсов, в том числе передача сигнала с фильтрацией постоянной составляющей и без неё, благодаря чему данный проект удовлетворяет требованиям ряда применений.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Малошумящий усилитель с переменным коэффициентом усиления
  • Двухканальный высокоскоростной АЦП
  • Передача сигнала с фильтрацией постоянной составляющей и без неё
  • Полноценное решение тактирования
  • Протестированный базовый проект, который включает в себя отладочную плату, конфигурационное программное обеспечение и руководство пользователя

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В базовом проекте рассматривается использование и работа сверхширокополосного высокоскоростного усилителя LMH3401 с постоянным коэффициентом усиления с целью управления высокоскоростным аналого-цифровым преобразователем (АЦП) ADS54J60. В данном проекте рассматриваются и измеряются различные варианты синфазных напряжений, напряжений питания и интерфейсов, в том числе передача сигнала с фильтрацией постоянной составляющей и без неё, благодаря чему данный проект удовлетворяет требованиям ряда применений.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Малошумящий усилитель с коэффициентом усиления 16 дБ
  • Двухканальный высокоскоростной АЦП
  • Передача сигнала с фильтрацией постоянной составляющей и без неё
  • Полноценное решение тактирования
  • Протестированный базовый проект, который включает в себя отладочную плату, конфигурационное программное обеспечение и руководство пользователя

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Проект TIDA-00834 позволяет точно измерять входные напряжение и ток с помощью 16-битного SAR-АЦП с одновременными выборками, диапазоном измерения ±10 В и биполярными входами, что является критически важным для точной и быстрой идентификации неисправностей и отказов в системах питания, связанных с качеством питания. Это позволяет уменьшить общее время простоя системы питания. Данное аналоговое аппаратное средство (Analog Front End, AFE) осуществляет преобразования сигналов на базе прецизионного инструментального или прецизионного усилителя для измерения тока до 125 А, а также преобразования сигналов на базе операционного усилителя для измерения напряжения до 300 В. Усилитель входных сигналов по напряжению и току используется для масштабирования выходных сигналов с датчика до диапазона АЦП. Когерентная выборка аналоговых входных сигналов реализована на базе компаратора и ППВМ. Питание для аппаратного средства сбора данных генерируется из входного напряжения +5 В.

Базовый проект имеет характер аппаратно-программного решения.
Возможности:

  • Проект на базе 16-битного 8-канального SAR-АЦП с биполярными входами и одновременными выборками, что позволяет упростить дизайн системы
  • Встроенный делитель напряжения с усилителем с увеличенным рейтингом изоляции и прецизионным усилителем с постоянным коэффициентом усиления для измерения напряжения дло 300 В
  • Встроенные DC/DC-преобразователь и LDO-регуляторы напряжения для генерирования напряжений ±12 В, ±15 В, ±5 В, +5 В, +3,3 В и изолированного напряжения +5 В из единственного входного напряжения +5 В для упрощения адаптации данного проекта к уже существующим
  • Точность измерений в пределах ±0,25% при динамическом диапазоне свыше 1000:1
  • Возможность изменять частоту выборок и количество циклов для захвата данных с использованием человеко-машинного интерфейса (Human-Machine Interface, HMI), что позволяет увеличить производительность системы

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Проект TIDA-00886 состоит из высокопроизводительного широкополосного малопотребляющего синтезатора РЧ LMX2571 семейства PLLatinum™, питающегося от батареи с одной ячейкой посредством понижающе-повышающего DC/DC-преобразователя TPS63050. В проекте TIDA-00886 показывается, что данный понижающе-повышающий DC/DC-преобразователь оказывает малый или совсем незначительный эффект на фазовый шум LMX2571. LMX2571 широко применяется в приёмопередающей радиоаппаратуре, а также в портативном тестовом и измерительном оборудовании. Несмотря на то, что данное устройство имеет малый ток потребления – 39 мА в режиме синтезатора (внутренний ГУН) и 9 мА в режиме ФАПЧ (внешний ГУН) – оно характеризуется высоким КПД, что является критичным фактором в системах, питаемых от батарей.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Постоянное выходное напряжение 3,3 В с понижающе-повышающего преобразователя для питания LMX2571 от батареи
  • Диапазон входного напряжения от 2,5 В до 5,5 В
  • Любая частота в диапазоне от 10 МГц до 1344 МГц
  • КПД свыше 90% в повышающем режиме и свыше 95% в понижающем режиме

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Референс-дизайн TIDA-00892 - это компактное решение, способное обеспечить изоляцию цепей питания DC и сигнальных цепей интерфейса RS-485. Дизайн содержит усиленный цифровой изолятор с интегрированным питанием в комбинации с коммуникационным трансивером RS-485.

Возможности:

• Небольшое комбинированное решение (одинаковое с чипом ISOW7841 посадочное место);
• Решение с одним источником питания (не требуется отдельное питание со стороны интерфейса);
• Уменьшенная стоимость BOM;
• Расширяемое для других полнодуплексных трансиверов RS-485 решение;
• Усиленный цифровой изолятор.

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
В проекте TIDA-00893 приводится компактное решение, способное генерировать постоянное изолированное питание с поддержкой изолированной коммуникации по интерфейсу CAN. Данный проект состоит из цифрового изолятора с увеличенным рейтингом изоляции и интегрированным источником питания, а также из приёмопередатчика CAN и спроектирован таким образом, чтобы соответствовать требованиям таких стандартов, как CISPR22 (требования к устройствам класса B), путём снижения уровня помех без использования дополнительных компонентов.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Решение с одним интегрированным источником питания (для интерфейса не требуется отдельный источник питания)
  • Сниженная общая стоимость использованных в данном проекте компонентов
  • Воможность использования с другими приёмопередатчиками CAN
  • Продвинутая трассировка печатной платы позволяет снизить уровень излучаемых помех

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
В данном базовом проекте представлена экономически эффективная малопотребляющая система сбора данных, которая представляет собой альтернативу системам на базе ППВМ. В ней имеется несбалансированный высокоимпедансный вход, который может быть использован в широком ряде применений, включая портативные измерительные приборы и оцифровывающие устройства.
В данном базовом проекте для создания 12-битного оцифровывающего устройства с частотой выборок 20 MSPS в форм-факторе платы расширения BeagleBone используется аналого-цифровой преобразователь (АЦП) ADS4122 наряду с операционными усилителями (ОУ) OPA656 и THS4541. Плата расширения, представленная в данном базовом проекте, позволяет обмениваться данными с платформой для разработки BeagleBone Black, которая представляет собой бюджетную, общедоступную среду, поддерживаемую сообществом, на базе процессора с ядром ARM Cortex-A8.

Базовый проект имеет характер аппаратно-программного решения.
Возможности:

  • Базовый проект системы сбора данных с несбалансированным входом и дифференциальным выходом с использованием операционных усилителей OPA656 и THS4541
  • Благодаря своему низкому уровню энергопотребления (330 мВт / канал) данное решение подходит для применения в портативных устройствах
  • Возможность выбора значения входного импеданса (50 Ом / 1 МОм)
  • Бюджетная система сбора данных на базе процессора семейства Sitara™ (BeagleBone Black), представялющая собой альтернативу системам на базе ППВМ
  • Межамплитудный диапазон входного напряжения 2 В

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
С целью дополнительного увеличения диапазона, скорости передачи данных и надёжности современных систем мобильной связи системные разработчики продолжают уделять всё больше внимания системах передатчиков с несколькими антеннами, чтобы добиться одновременно пространственного разнесения и пространственного мультиплексирования. Подобные реализации характеризуются лучшей компенсацией потерь в тракте и эффекта многолучевого распространения сигналов в конкретной среде. Данные реализации также способствуют увеличению диапазона, скорости передачи данных и надёжности. Многоантенные системы с фазированными антенными решётками также позволяют лучше фокусировать энергию передатчика, и при увеличении диапазона передачи сигналов потенциально возможно уменьшить габариты антенны системы. Всё в большее количество систем мобильной связи и радарных систем интегрируют многоантенные передатчики.
В подобных реализациях многоантенной передатчиков каждому передатчику требуются цифро-аналоговые преобразователи (ЦАП) для преобразования цифровых бит в РЧ. Несколько передатчиков и соответствующая им антенна также должны быть синхронизованы по времени. В данном проекте может использоваться DAC3xJ8x с интерфейсом JESD204B подкласса 1, который имеет возможность синхронизации с несколькими устройствами DAC3xJ8x. DAC3xJ8x представляет собой высокоскоростной 16-битный ЦАП с частотой выборок до 2,8 GSPS. Возможности DAC3xJ8x позволяют упростить синхронизацию устройств и проектирование многоантенной системы передатчика.

Базовый проект имеет характер аппаратно-программного решения.
Возможности:

  • Высокоскоростная передача данных
  • Цифро-аналоговое преобразование с высокой частотой выборок
  • Поддержка интерфейса JESD204B подкласса 1
  • Возможность синхронизации нескольких устройств
  • Синхронизированное распределение тактовых сигналов

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
Проект TIDA-01016 представляет собой решение генератора тактовых сигналов, предназначенное для применения с высокоскоростными АЦП с широким динамическим диапазоном. Входные РЧ-сигналы захватываются напрямую благодаря использованию высокоскоростных АЦП с РЧ-выборками. ADC32RF45 представляет собой двухканальный 14-битный АЦП с частотой РЧ-выборок 3 GSPS. Полоса пропускания данного проекта на уровне 3дБ составляет 3,2 ГГц, и он позволяет захватывать сигналы с частотой до 4 ГГц. В данном проекте демонстрируется решение генератора тактовых сигналов, в котором для максимизации ОСШ ADC32RF45 при увеличенных частотах входного сигнала, актуальных для транспортных сетей микроволновой связи, используется LMX2582.

Базовый проект имеет характер аппаратно-программного решения.
Возможности:

  • Решение тактовых сигналов частотой 3 ГГц с низким фазовым шумом и ОСШ, превышающим 51 дБ при частоте входного сигнала 3,65 ГГц, для применения с АЦП с РЧ-выборками
  • Возможность захвата входного сигнала с высокой частотой (до 4 ГГц)
  • Решение приёмного устройства с широкой полосой пропускания, широким динамическим диапазоном и РЧ-выборками

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
Для высокоскоростных многоканальных систем требуется использование прецизионных генераторов тактовых сигналов, обеспечивающих временно́е расхождение между каналами на должном уровне с целью оптимизации отношения "сигнал-шум" (ОСШ), динамического диапазона, свободного от паразитных составляющих (Spurious-Free Dynamic Range, SFDR), и эффективного разрешения (Effective Number Of Bits, ENOB) системы. Данный проект способен поддерживать два высокоскоростных канала на отдельных печатных платах благодаря использованию широкополосного генератора с ФАПЧ LMX2594 от компании TI с интегрированными ГУН, предназначенного для генерирования тактового сигнала с диапазоном частоты от 10 МГц до 15 ГГц и опорного сигнала SYSREF для интерфейсов JESD204B. Уровень фазового шума при отстройке частоты 10 кГц и частоте тактового сигнала 15 ГГц составляет -104 дБн/Гц. Благодаря использованию отладочных модулей высокоскоростных преобразователей ADC12DJ3200 от компании TI временно́е расхождение между тактовыми сигналами печатных плат составляет менее 10 пс, а ОСШ при частоте входного сигнала 5,25 ГГц составляет 49,6 дБ. К данному проекту прилагаются все ключевые теоретические материалы, в которых описывается процесс подбора компонентов и объясняется механизм его оптимизации. Кроме того, к данному проекту также прилагаются схема электрическая принципиальная, трассировка печатной платы, алгоритмы тестирований аппаратного обеспечения и их результаты.

Базовый проект имеет характер аппаратно-программного решения.
Возможности:

  • Возможность генерирования тактовых сигналов с частотой до 15 ГГц
  • Решение многоканального генератора тактовых сигналов, совместимого с интерфейсом JESD204B
  • Генератор тактовых сигналов с низким уровнем фазового шума для АЦП / ЦАП с РЧ-выборками
  • Возможность конфигурирования синхронизации фаз для обеспечения малого временно́го расхождения в многоканальных системах
  • Поддерживает высокоскоростные преобразователи и карты захвата от компании TI (ADC12DJ3200EVM, TSW14J56 / TSW14J57)

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Использование данного проекта высокоскоростной многоканальной системы захвата данных обеспечивает оптимальные значения характеристик системы. Системным разработчикам приходится учитывать такие критически важные параметры системы, как джиттер тактовых сигналов и временно́е расхождение в высокоскоростных многоканальных генераторах тактовых сигналов, которые влияют на такие параметры всей системы, как отношение "сигнал-шум" (ОСШ), динамический диапазон, свободный от паразитных составляющих (Spurious-Free Dynamic Range, SFDR), временно́е расхождение между каналами и детерминированная задержка. В данном проекте демонстрируются многоканальное аналоговое аппаратное средство и решение генератора тактовых сигналов, в котором для обеспечения оптимальных значений характеристик системы используются высокоскоростные преобразователи данных с интерфейсом JESD204B, высокоскоростные усилители, высококлассные генераторы тактовых сигналов и малошумящие преобразователи питания.

Базовый проект имеет характер аппаратно-программного решения.
Возможности:

  • Многоканальное высокоскоростное аналоговое аппаратное средство с частотой выборок 3,2 GSPS и частотой тактовых сигналов 1,5 ГГц для применения с высококлассным приёмником
  • Временно́е расхождение между тактовыми сигналами на разных каналах составляет менее 5 пс
  • Решение многоканального генератора тактовых сигналов, совместимого с интерфейсом JESD204B
  • Масштабируемая платформа для устройств семейства ADC12DJxx00 с повыводной совместимостью
  • Поддерживает высокоскоростные преобразователи и карты захвата от компании TI (TSW14J56 / TSW14J57)

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Проект TIDA-01054 позволяет избавиться от эффектов ЭМП, ухудшающих производительность систем сбора данных (Data Acquisition, DAQ) с разрядностью, превышающей 16 бит, благодаря использованию в нём понижающего преобразователя LM53635. Данный понижающий преобразователь позволяет разработчикам располагать преобразователи питания вблизи от сигнального тракта без внесения нежелательных ЭМП в систему при экономии площади печатной платы. Данный проект обеспечивает отношение "сигнал-шум" (ОСШ) системы на уровне 100,13 дБ при использовании 20-битного SAR-АЦП с частотой выборок 1 MSPS, что практически соответствует уровню ОСШ (100,14 дБ) при использовании внешних источников питания.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Система питания, позволяющая минимизировать эффект влияния ЭМП DC/DC-преобразователя на производительность системы
  • Два канала 20-битных SAR-АЦП
  • Проект модульного аппаратного средства, предназначенный для применения с системами с большим количеством каналов, с возможностью воспроизведения
  • Поддержка входных сигналов с амплитудой до +/-4 В (с межпиковой амплитудой до +/-8 В при использовании дифференциальных сигналов)

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Проект TIDA-01055, предназначенный для применения с высококлассными системами сбора данных (Data Acquisition, DAQ), позволяет оптимизировать буфер источника опорного напряжения АЦП для увеличения отношения "сигнал-шум" (ОСШ) и снижения уровня энергопотребления системы благодаря использованию высокоскоростного операционного усилителя (ОУ) OPA837 от компании TI. Данное устройство используется в составе буфера с композитной конфигурацией и обеспечивает снижение уровня энергопотребления на 22% по сравнению с традиционными ОУ. Источники опорного напряжения с интегрированными буферами обычно не обладают достаточными ресурсами для управления, требуемыми для обеспечения оптимального уровня производительности системы с большим количеством каналов. Данный проект способен управлять несколькими АЦП, обеспечивая при этом эффективную разрядность (Effective Number of Bits, ENOB) на уровне 15,77 бита при использовании 18-битного SAR-АЦП с частотой выборок 2 MSPS.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Проект двухзвенного буфера, предназначенный для снижения уровня шума, генерируемого источником опорного напряжения
  • В данном проекте представлен новый малопотребляющий драйвер источника опорного напряжения с достаточной для управления SAR-АЦП с частотой выборок 2 MSPS крутизной изменения напряжения

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Данный базовый проект высокопроизводительной системы сбора данных (DAQ) позволяет оптимизировать работу звена питания посредством снижения уровня его энергопотребления и минимизации эффекта возникновения ЭМП от импульсного регулятора напряжения благодаря использованию понижающего преобразователя LMS3635-Q1. КПД данного решения при малых нагрузках превышает КПД понижающего преобразователя LM53635 на 7,2%, а также оно характеризуется свободным от паразитных составляющих динамическим диапазоном (SFDR) 125,25 дБ, ОСШ 99 дБ и эффективной разрядностью при переменном входном напряжении (ENOB) 16,1 бит.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Проект системы питания, минимизирующий влияние ЭМП от DC/DC-преобразователя на производительность системы
  • Два канала 20-битных SAR-АЦП
  • Модульный аппаратный проект для систем с большим количеством повторяемых каналов
  • Входное напряжение с диапазоном до +/-4 В (межпиковый размах дифференциального напряжения 8 В)

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Данный проект предназначен для увеличения динамического диапазона 20-битных АЦП с дифференциальным входом в составе высококлассных систем сбора данных (Data Acquisition, DAQ). Многие системы DAQ требуют наличия воможности выполнения измерений в полном широком диапазоне с целью обеспечения достаточного динамического диапазона синала. Во многих более ранних базовых проектах с SAR-АЦП использовался полностью дифференциальный усилитель THS4551. Однако максимальное значение напряжения питания THS4551 ограничено на уровне 5,4 В, что не является достаточным для реализации дифференциального выхода с истинной межпиковой амплитудой сигнала 10 В (полного диапазона 10 В), требуемой для максимизации динамического диапазона SAR-АЦП с опорным напряжением 5 В. Данный проект демонстрирует преимущества дифференциального выхода с истинной межпиковой амплитудой сигнала 10 В благодаря использованию нового полностью дифференциального усилителя THS4561 от компании TI, максимальное значение напряжения питания которого составляет 12,6 В. Вы сможете убедиться в том, что данный проект характеризуется высочайшим уровнем производительности по сравнению с предыдущим проектом (TIDA-01054), при этом обеспечивая более низкий общий уровень энергопотребления.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Аналоговое аппаратное средство с истинной межпиковой амплитудой сигнала 10 В, предназначенное для использования с 20-битными АЦП
  • Проект модульного аппаратного средства, предназначенный для применения с системами с большим количеством каналов, с возможностью воспроизведения

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
В проекте TIDA-01084 демонстрируется использование ЦАП с РЧ-выборками для генерирования непрерывных многочастотных сигналов, выровненных по фазам. Благодаря использованию четырёх независимых 48-битных генераторов с цифровым управлением 14-битный ЦАП DAC38RF83 с частотой выборок 9 GSPS способен генерировать четыре непрерывных сигнала с гармониками в любом месте первой зоны Найквиста или до 6 ГГц во второй зоне Найквиста.
В данном проекте описываются принцип его действия и графический интерфейс пользователя, а также приводятся советы по программированию генераторов с цифровым управлением для генерирования нужных гармоник без необходимости в использовании внешнего генератора шаблонов. В данном проекте демонстрируется простой в использовании метод, который позволяет значительно упростить и сократить перечень элементов генератора непрерывных сигналов.

Базовый проект имеет характер аппаратно-программного решения.
Возможности:

  • Генерирует несколько гармоник непрерывного сигнала в первой зоне Найквиста и до 6 ГГц во второй зоне Найквиста
  • Цифровое однополосное преобразование с повышением частоты
  • Синхронизация фаз нескольких гармоник

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Оптические методы измерения времени пролёта импульса света используются во многих применениях, таких как лазерные сканеры безопасности, дальномеры, дроны и системы наведения, для измерения расстояния. В данном проекте описываются преимущества использования решения на базе высокоскоростных преобразователей данных, которые включает в себя функцию идентификации цели, характеризуется сниженными требованиями к частоте выборок и имеет в своём составе упрощённую сигнальную цепь. Также в данном проекте имеются оптические компоненты, аппаратная схема с драйвером и приёмником, аналого-цифровые преобразователи (АЦП), цифро-аналоговые преобразователи (ЦАП) и схема обработки сигналов.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Диапазон измерений 9 метров или более
  • Среднее отклонение результатов измерений расстояния менее ±6 мм, стандартная девиация менее 3 см
  • Импульсный лазерный диод мощностью 5,75 Вт, работающий в ближней инфракрасной области (длина волны 905 нм), и драйвер со средним значением выходной мощности менее 1 мВт
  • Оптические компоненты коллимации лазерного излучения и фокусирования фотоприёмника
  • Включает в себя 14-битные АЦП с частотой выборок 125 MSPS и 16-битный ЦАП с частотой выборок 500 MSPS, а также высокоскоростные усилители и генераторы тактовых сигналов
  • Метод измерения времени пролёта импульса света с использованием вычисления расстояния на базе дискретного преобразования Фурье/li>
  • Некоторые устройства доступны в версиях, имеющих лицензии для применения в автомобильной технике

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
В данном проекте приводится схема эффективного источника питания, предназначенный для питания цифро-аналогового преобразователя (ЦАП) DAC38RF8x с РЧ-выборками, при этом не жертвуя производительностью, а также позволяя уменьшить площадь печатной платы и сократить перечень элементов. В данном проекте для питания DAC38RF8x с хорошими характеристиками аналоговой части (с точки зрения всплесков напряжения и фазового шума) и минимальным снижением КПД используются как импульсные DC/DC-преобразователи, так и LDO-регулятор напряжения. Метод проектирования, описанный здесь, применим к источникам питания, предназначенным для питания других преобразователей данных с РЧ-выборками.

Базовый проект имеет характер аппаратно-программного решения.
Возможности:

  • Представляет собой эффективное решение питания ЦАП с РЧ-выборками
  • Обеспечивает оптимальные уровни всплесков напряжения и фазового шума
  • Позволяет уменьшить площадь печатной платы
  • Позволяет снизить общую стоимость использованных компонентов

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
В проекте TIDA-01230 приводится компактное решение, способное генерировать изолированное постоянное питание и одновременно с этим обеспечивать передачу данных по изолированному интерфейсу RS-232. Данный проект состоит из цифрового изолятора с увеличенным рейтингом изоляции и интегрированным преобразователем питания, работающего в паре с приёмопередатчиком с интерфейсом RS-232.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Малогабаритное решение, состоящее из комбинации устройств (его площадь немного больше, чем у устройства ISOW7842)
  • Решение с одним источником питания (для работы интерфейса не требуется использование отдельного источника питания)
  • Пониженная общая стоимость использованных в данном проекте компонентов
  • Возможна работа с другими приёмопередатчиками с интерфейсом RS-232

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
В данном проекте демонстрируется синтез сигналов, соответствующий многофункциональной фазовой антенной решётке (ФАР), работающей в S-диапазоне, на базе архитектуры с РЧ-выборками с использованием 16-битного цифро-аналогового преобразователя (ЦАП) DAC38RF80 с частотой выборок 9 GSPS. Данная архитектура передатчика с РЧ-выборками позволяет упростить сигнальную цепь, что позволяет расположить преобразователь данных ближе к антенне, что в свою очередь позволяет увеличить гибкость и улучшить характеристики данного проекта.

Базовый проект имеет характер аппаратно-программного решения.
Возможности:

  • Передатчик, работающий в S-диапазоне
  • Широкополосныые гибкость и планирование частот
  • Демонстрация с использованием многоканального генератора ЛЧМ-сигналов
  • Данный протестированный проект включает в себя отладочный модуль, конфигурационное программное обеспечение и руководство пользователя

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
В проекте TIDA-01247 от компании TI демонстрируется упрощённая и эффективная сеть питания, предназначенная для работы с ADC32RFxx. Все три зоны питания аналого-цифрового преобразователя (АЦП) подключены к одному импульсному регулятору напряжения, чтобы обеспечить работу данной сети источников питания без использования линейного регулятора с низкой разницей между входным и выходным напряжениями (Low Dropout, LDO). Подобная конфигурация позволяет увеличить КПД и уменьшить общее количество используемых в данном решении компонентов без ухудшения характеристик АЦП.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • КПД источников питания увеличен более чем на 10%
  • Потребляемая мощность снижена приблизительно на 900 мВт
  • Уменьшенные габариты решения на базе DC/DC-преобразователя и уменьшенное общее количество использованных в нём компонентов по сравнению с решением на базе LDO-регулятора напряжения
  • Обеспечивает поддержание уровня характеристик АЦП
  • Поддерживает одно входное напряжение 5 В

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Проект TIDA-01281 представляет собой решение бюджетного и высокоэффективного модуля обмена данными посредством изолированных интерфейсов RS-485, I2C и CAN, предназначенное для использования в промышленных системах, таких как источники бесперебойного питания (ИБП) и аккумуляторные батареи, в которых требуется организация изолированной передачи данных и питания с помощью приёмопередатчиков интерфейсов RS-485 / I2C / CAN. Данный проект имеет встроенный микроконтроллер семейства C2000 Piccolo, предназначенный для работы с протоколами передачи данных каждого из указанных интерфейсов. На печатной плате данного проекта установлен встроенный высокоэффективный источник питания с низким количеством использованных в нём компонентов и управлением на первичной стороне, преднезначенный для генерирования вторичного питания для приёмопередатчиков интерфейсов передачи данных и избавленный от необходимости в использовании схем обратной связи на базе оптопар.
Проект TIDA-01281 был протестирован на передачу данных при различных условиях, а также в присутствии быстротекущих электрических переходных процессов и электростатического разряда, чтобы подчеркнуть производительность устройств от компании TI с точки зрения передачи данных в суровых условиях эксплуатации.

Базовый проект имеет характер аппаратно-программного решения.
Возможности:

  • Простой, эффективный и гибкий изолированный модуль обмена данными посредством интерфейсов RS-485, CAN и I2C
  • Высокие рейтинги изоляции для надёжной работы в суровых условиях эксплуатации (соответствует требованиям функциональной изоляции и невосприимчивости к переходным процессам: максимальное значение напряжения – 4000 В; среднеквадратичное значение напряжения – 2500 В; максимальное рабочее значение напряжения – 560 В)
  • Высокая (50 кВ/мкс) степень невосприимчивости к синфазным переходным процессам (Common Mode Transient Immunity, CMTI) обеспечивает высокую степень защиты в присутствии шумов
  • Соответствует требованиям стандартов IEC-61000-4-2 (рейтинг защиты от электростатического разряда при контакте, а также при непрямом разряде на горизонтальной и вертикальной панелях связи на уровне ±8кВ) и IEC-61000-4-4 (рейтинг защиты от быстротекущих электрических переходных процессов на уровне ±2 кВ для интерфейса RS-485 и на уровне ±1 кВ для интерфейса CAN)
  • Автономная управляющая карта с аналоговым и цифровым интефрейсами устройства семейства C2000, предназначенная для тестирования и утверждения звеньев питания, используемых в ИБП, выпрямителях в составе телекоммуникационных систем, серверных источниках питания и системах управления зарядом батареи

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
В проекте TIDA-01346 для генерирования шумов меньшего уровня используется комбинация из двух синтезаторов LMX2594 вместо одного. Благодаря объединению выходов двух синтезаторов, работающих в одной фазе, теоретически возможно снижение фазового шума на 3 дБ благодаря тому, что выходная мощность в данном случае увеличивается на 6 дБ, а мощность шума – всего лишь на 3 дБ. LMX2594 является идеальным синтезатором для данного применения, так как он обладает функцией синхронизации, обеспечивающей детерминированность и повторяемость его фазы, а также возможность программирования её значения, что может быть использовано для исправления любых фазовых ошибок, вызываемых несоответствием маршрутов передачи сигнала или любыми другими факторами.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Диапазон частоты выходного сигнала от 3 ГГц до 12,5 ГГц
  • Среднеквадратичное значение джиттера 40 фс при частоте 9 ГГц (также обеспечивается в диапазоне частот от 100 Гц до 100 МГц)

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Данный проект высокоскоростного линейного трансимпедансного усилителя представляет собой высокоскоростной линейный двухзвенный трансимпедансный усилитель (Transimpedance Amplifier, TIA), в котором используется полностью дифференциальный усилитель LMH5401. В состав данного проекта входит фотодиод с интегрированным пигтейлом. Данный фотодиод упрощает тестирования, так как он представляет собой практически идеальный источник тока.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Полоса пропускания более 500 МГц
  • Преобразование тока в напряжение
  • В состав данного проекта входит фотодиод
  • Данный усилитель включает в себя два звена для увеличения коэффициента усиления

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
В проекте хаба-разветвителя для двунаправленного интерфейса RS-485 (TIDA-01365) описывается и тестируется хаб-разветвитель для интерфейса RS-485, который позволяет объединять сигналы RS-485 типов 1:N и N:1 в шину с любой топологией, а также извлекать их оттуда. Данный проект также обладает функцией автоматического управления направлением передачи данных с целью снижения требуемого количества используемых выводов микроконтроллера, а также в нём используется DC/DC-преобразователь, использующий шину постоянного напряжения 24 В, широко распространённую в промышленных системах.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Обеспечивает возможность двунаправленной передачи данных в сетях со сложными топологиями
  • Один узел ведущего устройства / четыре узла ведомых устройств
  • Автоматическое управление направлением передачи данных (не требуется МК)
  • Поддерживает кабели с длинами свыше 1000 метров

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
В проекте TIDA-01410 для генерирования двух когерентных и регулируемых по фазе выходов используются два синтезатора LMX2594. Когерентные выходные сигналы могут использоваться в преобразователях данных с чередованием частот, а также в антенных системах с управляемым положением диаграммы направленности. Данный проект характеризуется одинаковой трассировкой для обоих синтезаторов для упрощения измерения сдвига фаз их сигналов.

Базовый проект имеет характер аппаратно-программного решения.
Возможности:

  • Два когерентных выходных сигнала с регулируемыми фазами
  • Диапазон частоты выходных сигналов от 10 МГц до 15 ГГц
  • Высокая выходная мощность

Документация:
  • Даташит
  • Схемотехника
  • Програмное обеспечение
  • BOM
  • Топология платы
Описание:
В проекте TIDA-01442 для демонстрации приёмника с непосредственной РЧ-дискретизацией, предназначенного для применения в радарной системе, работающей в ВЧ-, ОВЧ-, УВЧ-, L-, S-, C- и части X-диапазонов частот, используется отладочный модуль (EVM) ADC12DJ3200. Широкая полоса пропускания аналоговых входных сигналов и высокая частота выборок (6,4 GSPS) аналого-цифрового преобразователя (АЦП) обеспечивают возможность работы в нескольких диапазонах с использованием одного или двух АЦП. Непосредственная РЧ-дискретизация АЦП позволяет уменьшить общее количество использованных в данном проекте компонентов благодаря избавлению от нескольких звеньев понижения частоты, тем самым обеспечивая упрощение архитектуры системы.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Поддержка высокочастотных входных сигналов АЦП обеспечивает возможность РЧ-дискретизации сигналов с частотами от L- до X-диапазонов
  • Максимальная частота выборок 6,4 GSPS при работе в одноканальном режиме (с чередованием фаз) и 3,2 GSPS при работе в двухканальном режиме
  • Наличие четырёх независимых генераторов с цифровым управлением (NCO) на одном цифровом понижающем преобразователе (DDC) обеспечивает ускорение перестройки рабочей частоты между диапазонами
  • Решение системы генерирования тактовых сигналов оптимизировано под обеспечение низкого уровня джиттера и возможности работы в соответствии с требованиями интерфейса JESD204B

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Данный проект представляет собой источник питания, специально оптимизированный под генерирования питания для восьми интегральных схем (ИС) 16-канальных аналоговых аппаратных средств (Analog Front End, AFE) приёмников в составе систем ультразвуковой визуализации. Данный проект позволяет снизить количество используемых компонентов и максимизировать эффективность системы благодаря использованию однокристальных связок из DC/DC-преобразователя и регулятора напряжения с низкой разницей между входным и выходным напряжениями (Low Drop-Out, LDO) с целью установки входного напряжения LDO-регулятора напряжения на уровне, чуть превышающем разницу между входным и выходным напряжениями, и одновременно с этим получения выгоды от высокого коэффициента подавления пульсаций напряжения питания (Power Supply Rejection Ratio, PSRR) LDO-регулятора напряжения. Кроме того, использование сверхмалошумящих LDO-регуляторов напряжения обеспечивает максимизацию разрешения аналого-цифрового преобразования, что в свою очередь обеспечивает повышение качества изображения. Данный проект характеризуется возможностью синхронизации частоты переключения с частотой тактового сигнала ведущего устройства или системы с целью предоставления помощи системным разработчикам в применении простых технологий фильтрации для подавления шумов источника питания в виде выравнивающего тока при переключении или в использовании тактового сигнала с расширенным спектром для снижения уровня ЭМП. Более того, в данном проекте используется устройство с технологией электронного предохранителя (eFuse), обеспечивающее простую и надёжную защиту от повышенного тока.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Подходит для применения с аппаратными средствами в составе ультразвуковых систем с входным напряжением 12 В
  • Ограничение входного тока на уровне 4,2 А благодаря использованию устройства с технологией eFuse
  • Способен питать восемь аналоговых аппаратных средств (AFE) с возможностью работы со 128 каналами (количество каналов масштабируемо) и поддержкой генерирования выходной мощности до 36 Вт
  • Использование ИС связок из DC/DC-преобразователя и регулятора напряжения с низкой разницей между входным и выходным напряжениями (LDO) обеспечивает максимизацию эффективности LDO-регулятора напряжения путём установки входного напряжения LDO-регулятора напряжения на уровне, чуть превышающем разницу между входным и выходным напряжениями
  • Использование сверхмалошумящих (среднеквадратичное значение амплитуды шума – 4,4 мкВ) LDO-регуляторов напряжения с высоким коэффициентом подавления пульсаций напряжения питания (PSRR) обеспечивает максимизацию разрешения аналого-цифрового преобразования
  • Использование общего синхронизированного источника питания для всех AFE на одной печатной плате приёмопередающего устройства позволяет уменьшить площадь последней, а также снизить уровень шумов и обеспечить подавление ЭМП

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
В данном базовом проекте представлено проверенное решение устройства секвенсирования напряжений питания с конкурентоспособной стоимостью для применения с процессорами или высокопроизводительными управляющими платформами. Данный проект поддерживает работу с 5 различными шинами напряжений, и он оптимизирован по площади расположения своих компонентов (габариты площади 12 мм x 12 мм). С помощью данного проекта также возможно регулировать величину времени задержки и переназначать величины определённых напряжений с целью соответствия различным входным конденсаторам, а также требованиям различных процессоров.

Базовый проект имеет характер аппаратно-программного решения.
Возможности:

  • Проверенное решение устройства секвенсирования напряжений питания процессора
  • Корректное секвенсирование напряжений питания при включении / выключении устройства даже в случае неконтролируемого отключения питания при различных нагрузочных сценариях
  • КПД системы распределения питания остаётся высоким как при больших, так и при малых нагрузках
  • Источник питания с малогабаритной (менее 12 мм x 12 мм) площадкой для расположения его компонентов

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This verified design can accurately measure current on a bus that carries hundreds of volts. This design is targeted for solar and server applications due to their wide high-voltage input range requirements. This design uses the INA260 current shunt monitor with integrated shunt resistor for current measurements, two P82B96 bidirectional buffers to facilitate I2C communication, and the ISOW7842 to allow isolated current measurements. The INA260 is limited by a common-mode voltage of 36 V; using the ISOW7842 allows the designer to float the INA260 side of the design to facilitate higher bus voltages.
Возможности:

Current Measurement on High-Voltage Bus (±1 kV) Power Isolated I2C Compatibility Reinforced Digital I2C Isolation to Microcontroller 1% System Accuracy

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The HDC2010 is an integrated humidity and temperature sensor reference design that provides high accuracy measurements with very low power consumption, in an ultra-compact WLCSP (Wafer Level Chip Scale Package). The HDC2010METER is an HDC2010 demonstration board which provides a convenient digital display of the HDC2010's measurements.
Возможности:

Digital display of temperature and humidity Compact - Less than 2" x 1.5" Battery powered by common CR2032 coin cells

Документация:
  • Даташит
  • Схемотехника
  • Програмное обеспечение
  • BOM
  • Топология платы
Описание:
This reference design is a scalable power supply designed to provide power to the Xilinx Artix-7, Spartan-7, and Zynq-7000 families of FPGA-based devices. The design receives power from a standard DC power supply and provides power to all rails of the Xilinx chipset and DDR memory through a well-defined Samtec socket-terminal strip connection. The design is scalable to support the most basic Spartan-7 FPGA device, a more complex Artix-7 FPGA with multi-Gigabit transceivers (MGTs), and up to the Zynq-7000 with a dual-core Arm Cortex-A9 processor. Due to its scalable design and the similarity of the Xilinx families of devices, this reference design is based on the TIDA-01480 power references design for the Xilinx Zynq UltraScale+ MPSoCs.

Возможности:

13 hardware configurable power rails Easy to change any output voltage in hardware Only 1 input voltage required Ideal power supply for the following Xilinx products: Artix-7 and Spartan-7 FPGAs, Zynq-7000 and Zynq-7000S SoCs Small 3.5' x 2.5' PCB for use as a prototyping tool

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This TI Design demonstrates how to resolve and optimize signal integrity challenges typically found when sending SPI signals over longer distance on the same PCB or off PCB to another board in a noisy environment by transmitting SPI signals over LVDS interface. The concept offers high noise immunity, reduced EMI emission, and wider common-mode input tolerance.
Возможности:

Noise immunity and range extension for SPI Bus using LVDS interface At least 3 meter communication range using SPI over LVDS vs. 0.5 meter range using standard SPI Techniques to reduce propagation delay and improve SPI communication speed or range by routing SCLK back to SPI master 10x lower power consumption compared to other differential signaling (RS-422/RS-485) solutions –4-V to +5-V common-mode input voltage range offers high ground bounce immunity

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This reference design details a CCLink IE Field Basic implementation operating on the Sitara™ AM335x processor, with both Processor SDK RTOS and Processor SDK Linux. For RTOS, the design uses the Network Development Kit (NDK component within Processor SDK) transport layer and is supported with examples for both the standard Ethernet switch (CPSW) and PRU-ICSS. For Linux, it uses the Linux networking stack which can be based on either the standard Ethernet switch (CPSW) or PRU-ICSS. The implementation can be used in both configurations, i.e. Master station or Slave station.
Возможности:

CC-Link IE field basic master and slave implementation for 100Mbps on a standard ethernet port and PRU-ICSS Supported by Processor-SDK-RTOS and Linux Server function of SLMP (Seamless Message Protocol) supported by slave station Maximum 64 slave stations supported by master station Fully customizable with source code available Support on other Sitara ARM processors also available

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Направленная на Ethernet/IP коммуникации, данная платформа разработки позволяет разработчикам реализовать стандарты связи Ethernet/ IP в широком спектре оборудования для промышленной автоматизации. Это дает возможность разрабатывать платы для приложений промышленной автоматизации, автоматизации предприятий и промышленной связи с минимальным количеством внешними компонентов и наибольшей энергоэффективностью в этом классе устройств.

Возможности:

  • Основан на процессоре AM335x ARM Cortex-A8;
  • 30% BOM сохраняется при замене внешних ASIC/ FPGA;
  • Бесплатная поддержка и промышленное ПО от TI;
  • Поддержка других промышленных протоколов связи на этом же оборудовании (например, EtherCAT, PROFIBUS, PROFINET и другие);
  • Готовая к производству платформа разработки, включающая схемы, BOM, руководство пользователя, примечания, ПО, демоверсии и другое.

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Одноканальный источник тактовых импульсов нельзя использовать для тактирования нескольких тактовых входов в высокопроизводительных процессорных устройствах, например, таких как многоядерные ARM Cortex-A15 процессоры 66AK2Ex и AM5K2Ex, так как чрезмерная нагрузка, помехи от рассогласования и шумы негативно влияют на производительность. Однако этого можно избежать, используя несколько источников тактовых импульсов вместо одного. Этот дизайн демонстрирует генерирование тактовых сигналов для семейств 66AK2Ex и AM5K2Ex процессоров Keystone II с ядром ARM Cortex-A15 + DSP и многоядерных ARM процессоров путем использования дерева дифференциальных тактовых сигналов. Дизайн демонстрирует законченное решение для генерации всех необходимых тактовых сигналов для ядер и периферии SoC.

 

Возможности:

  • Дерево дифференциальных тактовых сигналов для многоядерных ARM Cortex-A15 систем на кристалле 66AK2Ex и AM5K2Ex;
  • Использование CDCM6208 для генерации всех необходимых тактовых сигналов, необходимых для ядер и периферии;
  • Графический интерфейс пользователя для управления регистрами;
  • Завершенный системный дизайн с принципиальной схемой, BOM, дизайн файлами и руководству по проектированию аппаратной части.

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Устройства K2E требуют секвенсирования источников питания в определённом порядке. В данном проекте продемонстрирован метод секвенсирования питания для многоядерных процессоров семейств 66AK2Ex и AM5K2Ex с архитектурой KeyStone II  на базе ARM + ЦСП и только ARM с использованием UCD9090. UCD9090 представляет собой 10-шинное устройство секвенсирования и отслеживания питания с адресацией с интерфейсами PMBus / I2C. UCD9090 обеспечивает как секвенсирование, так и распределение по времени включения источников питания. В данном проекте демонстрируется конкретный пример реализации секвенсирования питания для платформы отладочного модуля K2E.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Базовая реализация секвенсирования источников питания для систем на кристалле (SoC) 66AK2Ex и AM5K2Ex
  • В данном проекте используется UCD9090 для секвенсирования и отслеживания источников девяти шин напряжения питания
  • В данном проекте используется программное обеспечение Fusion Digital Power Designer для настройки и программирования UCD9090
  • Полноценный базовый проект системы со схемой электрической принципиальной, перечнем элементов, файлами проекта и руководством по аппаратной части проекта, реализованный на платформе отладочного модуля K2E для тестирования и отладки

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данное типовое решение - первый широкодоступный процессор со встроенным интерфейсом JESD204B и цифровым Front End’ом для разработчиков, использующих FPGA или ASIC для подключения к высокоскоростным преобразователям данных, с целью сокращения времени выхода на рынок, увеличения производительности, а так же значительного уменьшения стоимости, потребляемой мощности и размера конечного продукта. Подключение ADC12J4000 и DAC38J84 позволяет реализовать эффективные решения в приложениях тестирования, измерения и защиты.

 

Возможности:

  • Простая интеграция сигнального процессора и преобразователя данных через интерфейс JESD204B
  • Многоканальное решение с частотой дискретизации до 368Msps и полосой пропускания 150 МГц
  • Цифровой Front End для фильтрации и повышения или понижения частоты дискретизации
  • FFT/ iFFT преобразования с применением ускорителя FFTC
  • Решение оптимизировано для применения в приложениях тестирования, измерения и защиты
  • Широкополосное решение с интерфейсом JESD, включающее в себя DSP, платы АЦП и ЦАП, демонстрационное программное обеспечение, графический интерфейс пользователя для конфигурации и руководство по быстрому старту
  • Надежная платформа для демонстрации и разработки, включающая в себя три отладочные платы, схему, перечень компонентов, руководство пользователя, тесты производительности, программное обеспечение и примеры

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Системы на кристалле серии K2E требуют управления напряжением ядра CVDD с применением технологии автоматического масштабирования напряжения (AVS) SmartReflex. В данном проекте представлен способ генерирования необходимого напряжения без необходимости в программном обеспечении. В настоящее время данная схема реализована на базе XEVMK2EX.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Управление напряжением ядра с применением технологии AVS SmartReflex, что требуется в микросхемах семейства K2E
  • Удовлетворяет требованию к точности напряжения CVDD на уровне 5%
  • Работает с использованием интерфейса VCNTL
  • Для интерфейса VCNTL не требуются преобразователи напряжения
  • Для работы не требуется программное обеспечение

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Системы на кристалле серии K2E требуют управления напряжением ядра CVDD с применением технологии автоматического масштабирования напряжения (Adaptive Voltage Scaling, AVS) SmartReflex. В данном проекте представлен способ генерирования необходимого напряжения с использованием программного обеспечения и интерфейса PMBus в TPS544C25. Данная схема может быть реализована на базе XEVMK2EX.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Управление напряжением ядра с применением технологии AVS SmartReflex, что требуется в микросхемах семейства K2E
  • Удовлетворяет требованию к точности напряжения CVDD на уровне 5%
  • Для управления используется интерфейс PMBUS в TPS544C25
  • Для передачи команд об изменении выходного напряжения используется программное обеспечение
  • Полноценная базовая система, реализованная на отладочной платформе K2E для тестирования и отладки, со схемой электрической принципиальной, перечнем элементов, файлами проекта и руководством по аппаратной части проекта

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Будучи предназначенным для разработчиков современных радарных систем, в настоящее время использующих ППВМ или специализированные микросхемы для подключения к высокоскоростным преобразователям данных и нуждающихся в сокращении времени вывода продукции на рынок при условии увеличения производительности и существенного уменьшения стоимости, уровня энергопотребления и габаритов, данный базовый проект включает в себя первый широкодоступный процессор с интегрированным интерфейсом JESD204B и цифровым аппаратным средством (DFE) для обработки. Связка ADC14X250 и DAC38J84 образует эффективное решение для применения в авиационной и оборонной технике, такой как радарные электронные средства ведения боевых действий, вычислительные платформы и транспондеры.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Простая интеграция сигнального процессора для работы с преобразователями данных по JESD204B
  • Дискретизация сигнала на одном канале с частотой 100 МГц при использовании ADC14X250
  • Обработка DFE для фильтрования, децимации или увеличения разрешения сигнала; аппаратный сопроцессор для ускорения вычисления быстрого преобразования Фурье (БПФ) позволяет избавить основной процессор от выполнения ресурсоёмкого 2D-БПФ, что в свою очередь позволяет добиться малого времени задержки и высокой точности
  • Решение системы обработки сигналов с широкополосной дискретизацией посредством JESD, которое включает в себя цифровой сигнальный процессор (ЦСП), печатные платы с АЦП и ЦАП, демонстрационное программное обеспечение, графические интерфейсы пользователя для конфигурирования и руководство для начала работы
  • Надёжная платформа для демонстрации и разработки, которая включает в себя три отладочных модуля, плату генерирования детерминированной задержки, схему электрическую принципиальную, перечень элементов, руководство пользователя, тесты на производительность, программное обеспечение и демонстрационные проекты

Документация:
  • Даташит
  • Схемотехника
  • Програмное обеспечение
  • BOM
  • Топология платы
Описание:

Проект базируется на многоядерной процессорной системе на кристалле (System-on-Chip, SoC) 66AK2Gx и интегральной микросхеме управления питанием (Power Management Integrated Circuit, PMIC) TPS65911, которая объединяет в одном устройстве источники питания и схему секвенсирования напряжений питания для процессора 66AK2Gx. Данный проект решения системы питания также включает в себя понижающие преобразователи первого звена для поддержки входного напряжения 12 В, а также стабилизатор напряжения терминирования DDR для памяти DDR3L. Данный базовый проект был протестирован, и к нему прилагаются аппаратная базовая платформа (отладочный модуль), программное обеспечение (набор разработки программного обеспечения для процессора) и тестовые данные.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Понижающие преобразователи первого звена TPS54620 и TPS54429
  • PMIC TPS65911 с поддержкой секвенсирования напряжения питания и источников питания в соответствии с требованиями K2G
  • Интегрированные часы реального времени (Real Time Clock, RTC) в составе TPS65911 для критичных ко времени приложений
  • Стабилизатор напряжения терминирования памяти DDR3L LP2996A

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В проекте системы машинного 3D-зрения TIDEP0076 описывается встроенный 3D-сканер на базе принципа структурированного света. Для захвата отражённых световых потоков от прожектора на базе DLP4500 используются цифровая камера и процессорная система на кристалле (System on Chip, SoC) AM57xx семейства Sitara™. Последующие обработка полученных световых потоков, вычисление 3D-облака точек объекта и его 3D-визуализация выполняются в процессорной SoC AM57xx. Данный проект представляет собой встроенное решение, преимуществами которого по сравнению с реализацией на базе головного ПК являются низкий уровень энергопотребления, простота, а также низкие стоимость и габариты.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Демонстрация системы машинного 3D-зрения с алгоритмами структурированного света на базе технологии DLP®
  • Полностью встроенная система машинного 3D-зрения на базе SoC AM57xx семейства Sitara и DLP Lightcrater™ 4500. Отсутствие необходимости в ПК
  • Генерирование 3D-облака точек объекта
  • Демонстрируются генерирование и рендеринг 3D-облаков точек с использованием ядер интегрированного процессора и графического процессора в составе SoC AM572x
  • Данный базовый проект был собран на базе существующих отладочных модулей и включает в себя всё необходимое программное обеспечение, файлы и документацию

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
For wideband receiver system developers currently using FPGA or ASIC to connect High Speed data converters to a baseband processor, who need faster time to market with increased performance and significant reduction in cost, power, and size. This reference design includes the first widely available processor integrating a JESD204B interface and Digital Front End Processing (DFE). Connecting ADC32RF80 to DAC38J84 provides an efficient solution for avionics and defense, test and measurements and industrial applications.
Возможности:

Easy integration of signal processor to data converters over JESD204B Usable bandwidth of two 75MHz channels or a single 100MHz channel when connected to ADC32RF80 DFE processing for filtering, down-sampling or up-sampling: FFTC hardware accelerator to offload comput-intensive 2D FFT operation, achieving low latency and high accuracy Wideband sampling with JESD attached signal processing solution including Digital Signal Processor (DSP), ADC and DAC boards, demo software, configuration GUIs and getting started guide A robust demonstration and development platform including three EVMs, a deterministic latency card, schematic, BOM, user guide, benchmarks, software and demos

Документация:
  • Даташит
  • Схемотехника
  • Програмное обеспечение
  • BOM
  • Топология платы
Описание:

Данное проверенное решение демонстрирует очень простой и точный способ измерения температуры термопарой. В нем описываются необходимые сглаживающие фильтры и резисторы смещения для проведения диагностики датчика. В данном примере также описывается новый способ компенсации холодного спая с помощью встроенного в ADS1118 датчика температуры. Для линеаризации данных в решении продемонстрирован очень простой алгоритм, который может быть реализован в большинстве микроконтроллеров.

 

Возможности:

  • Измерение температуры термопарой К-типа;
  • Точность <1°C;
  • Повторяемость 0.2°C;
  • Компенсация холодного спая;
  • Включает программные алгоритмы;
  • Используется 16-битный АЦП АADS1118 с PGA.

Решение проверено и включает в себя:

  • теорию,
  • подбор компонентов,
  • моделирование TINA-TI,
  • схему и трассировку печатной платы,
  • возможность модификации.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы

Сравнение позиций

  • ()