forward

Радиоприемники

Описание:
This power module generates all voltages to supply a class-D audio amplifier. The main output voltage is 36V and delivers 200W continuously and 540W peak. The first stage is a power-factor corrected Boost. A Flyback converter supplies 12V on primary side as well as 12V @ 300mA and 3.3V @ 200mA on secondary side. A hardware switch + remote input let the converter enter in stand-by mode: in this status the 36V output is disabled and 12V, 3.3V are "always on". This way the stand-by power is reduced down to 150mW @ 115Vac and 270mW @ 230Vac. A second digital input switches the main output voltage from 36V to 18V, allowing low current consumption mode in case of the audio amplifier needs less power.
Возможности:

Low cost PFC + 2-Switch Forward topology provides 200W average, 540Wpeak power Constant switching frequency: particularly suitable for audio applications Simple thermal inteface: two small heat-sinks placed on one side of the board Good plug-to-plug efficiency: 84% @ 115Vac, 86% @ 230Vac Compact construction: 126mm x 145mm, height 35mm

Документация:
  • Схемотехника
  • BOM
Описание:

В проекте PMP10601 генерируются все шины напряжений, необходимые для питания ППВМ серии Zynq® 7000 (XC7Z015) от Xilinx®. В данном проекте используются несколько последовательно подключённых модулей LMZ3, LDO-регуляторов напряжения и терминирующий регулятор DDR для обеспечения всех необходимых шин для питания ППВМ. В данном проекте также используется один LM3880 для секвенсирования напряжений питания при включении и выключении устройства. В данном проекте используется входное напряжение 12 В.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Генерирует все шины, необходимые для питания ППВМ серии Zynq® 7000 (XC7Z015) от Xilinx®
  • Данный проект оптимизирован для поддержки входного напряжения 12 В
  • Интегрированное секвенсирование напряжений питания при включении и выключении устройства
  • Поддержка памяти типа DDR3
  • Модульный дизайн для простоты использования

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Проект PMP10630 представляет собой полноценное решение системы питания с высокой плотностью мощности для ППВМ XCKU040 семейства Kintex® UltraScale™ от Xilinx®. В данном проекте для генерирования всех необходимых шин напряжений питания при малых габаритах решения 36 мм x 43 мм (1,4 дюйма x 1,7 дюйма) используется оптимальная связка из модулей семейства SIMPLE SWITCHER® и LDO-регуляторов напряжения. Данный проект включает в себя последовательный модуль LMZ31704 семейства LMZ3 для генерирования шины напряжения питания ядра и три последовательных наномодуля LMZ21700/1. В данном проекте организовано секвенсирование напряжений питания с использованием секвенсора LM3880, а также имеется опциональный источник питания для памяти DDR3 с использованием регулятора напряжения терминирования DDR LP2998. Данный базовый проект работает от постоянного входного напряжения 12 В, а общая выходная мощность составляет 6 Вт.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Полноценное решение системы питания для ППВМ XCKU040 семейства Kintex® UltraScale™ от Xilinx®
  • Простота дизайна и высокая плотность мощности благодаря использованию модулей питания семейства SIMPLE SWITCHER®
  • Простое и гибкое секвенсирование напряжений питания с использованием LM3880
  • Компактное решение с габаритами 1,4 дюйма x 1,7 дюйма (36 мм x 43 мм)
  • Генерирование напряжения терминирования DDR с использованием LP2998
  • Печатная плата данного базового проекта была протестирована, и к ней прилагаются отчёт о результатах тестирований и фалы проекта

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The PMP11225 reference design implements two small-footprint integrated FET synchronous buck converters. Optimized for small size, each converter operates at 1.3MHz and occupies an area of only 7mm x 10mm.
Возможности:

Very small PCB area of only 7mm x 10mm Good efficiency (90% with 1A load at 10.8Vin) Low output ripple voltage (<20mVpp)

Документация:
  • Схемотехника
  • BOM
Описание:
The PMP4497 is a GaN-based reference design solution for the Vcore such as FPGA, ASIC applications. With high integration and low switching loss, the GaN module LMG5200 enables a high efficiency single stage from 48V to 1.0V solution to replace the traditional 2-stage solution. This design shows the GaN performance and the system advantages, compared with the 2-stages solution. A low cost ER18 planar PCB transformer is embedded on the board. The design was achieved in a compact form factor (45mm*26mm*11mm). The size could be further reduced by optimizing frequency and components.
Возможности:

LMG5200 GaN FET module Single stage Half-Bridge Current-Doubler topology Extra high Efficiency up to 89.9% with full load @48Vin DCAP+ Controlling with the TPS53632G Compact size: 45mm*26mm*11mm

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Проект PMP8372 оптимизирован под малые габариты, и для генерирования как положительного, так и отрицательного выходных напряжений от источника напряжения 12 В / 24 В в нём используются понижающий модуль питания TPS84250 на верхней стороне печатной платы и силовой модуль с отрицательным выходным напряжением TPS84259 на нижней стороне печатной платы. Путём изменения номиналов резисторов выходные напряжения можно регулировать в диапазоне от +/-3 В до +/-15 В. Выходной ток на каждом из выходных каналов данного проекта может достигать значения 1 А. Для реализации малошумящего решения с высоким коэффициентом подавления пульсаций напряжения питания (PSRR) в данном проекте используются LDO-регулятор напряжения TPS7A4700 с положительным входным напряжением и LDO-регулятор напряжения TPS7A3301 с отрицательным входным напряжением, поэтому данное решение идеально подойдёт для питания усилителей с биполярными входами, преобразователей данных или других чувствительных к шумам аналоговых схем.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Широкий диапазон входного напряжения от 7 В до 40 В
  • Два выходных напряжения можно регулировать в диапазоне от +/-3 В до +/-15 В, и на каждом из выходных каналов выходной ток может достигать значения 1 А
  • LDO-регуляторы с высоким коэффициентом подавления пульсаций напряжения питания (PSRR): PSRR 80 дБ на положительном выходном канале при частоте 100 Гц и PSRR 72 дБ на отрицательном выходном канале при частоте 100 кГц
  • Уровень шума на положительном выходном канале: 7 мкВ (среднеквадратичное значение) при частотах 10 Гц и 100 кГц; уровень шума на отрицательном выходном канале: 30 мкВ (среднеквадратичное значение) при частотах 10 Гц и 100 кГц
  • Сверхмалошумящее решение для питания усилителей с биполярными входами, преобразователей данных или других чувствительных к шумам аналоговых схем

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В проекте PMP9194 использован синхронный понижающий SWIFT-преобразователь TPS54020 с интегрированными FET для создания решения на 10 В/1 А на печатной плате с габаритами менее 22 x12 мм. В данном базовом проекте использован маленький индуктор индуктивностью 1,1 мкГн, 2 керамических конденсатора на выходе ёмкостью 100 мкФ каждый, а также небольшие внешние компоненты в корпусе 0402 для экономии занимаемой площади. Устройство переключается с частотой 300 кГц и достигает КПД 87 % (пиковое значение) при преобразовании входа 12 В в выход 1 В. TPS54020 идеально подходит для питания ЦСП и ПЛИС, рассчитанных на низкие напряжения и высокие токи, а также может быть синхронизирован с другим TPS54020 со сдвигом фазы до 180 градусов для уменьшения пульсации входа.

 

Возможности:

  • Суммарная площадь источника питания 264 мм2;
  • Всего лишь 2 керамических конденсатора на выходе ёмкостью 100 мкФ каждый;
  • КПД 87 % (пиковое значение) при преобразовании входа 12 В в выход 1 В;
  • Максимальное значение нагрева компонента всего лишь 35 °C;
  • Всего лишь 15 компонентов в составе источника питания;
  • Менее 2 % нестабильности по нагрузке.

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В базовом проекте PMP9365 генерируются все шины, необходимые для питания ППВМ семейства Stratix V от Altera. В данном проекте используются несколько последовательно соединённых модулей LMZ3, LDO и терминирующий регулятор DDR для обеспечения всех необходимых шин для питания ППВМ. В данном проекте также используются два LM3880 для гибкого секвенсирования питания при включении и выключении. В данном проекте используется входное напряжение 12 В.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Генерирует все шины, необходимые для питания ППВМ семейства Stratix® V от Altera®
  • Данный проект оптимизирован для поддержки входного напряжения 12 В
  • Интегрированное секвенсирование питания при включении и выключении
  • Поддержка памяти типа DDR3
  • Модульный дизайн для простоты использования

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
The electrical performance of data converters depends on the cleanliness of their supply voltages. Linear regulators (LDOs) are commonly used but have low efficiency and high power loss, which is unsuitable for portable applications. Using a switch mode power supply (SMPS) instead, such as the TPS62231 and TPS62237, is a cost-effective and efficient power supply solution. Such a solution does not degrade the performance of the 12-bit ADS540x family of analog to digital converters (ADCs) and does not waste excessive power. The test report shows the Signal to Noise Ratio (SNR) and Spurious-Free Dynamic Range (SFDR) comparisons between the two power supplies, which demonstrate the same performance.

Возможности:

Efficiency increase from 47% to 83% Input current reduced from 620 mA to 350 mA No linear regulators (LDOs) required to cleanly power ADC 12-bit performance maintained Smaller DC/DC solution size than LDOs Supports 5-V input

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В данном базовом проекте приведена схема бюджетного источника напряжений смещения для ЖК-дисплея с использованием ИС повышающего преобразователя TPS61085. В данном решении генерируются все четыре напряжения, необходимые для ЖК-дисплея с тонкоплёночными транзисторами (TFT). Повышающий преобразователь TPS61085 генерирует напряжение AVDD. Две внешние схемы накачки заряда генерируют напряжения смещения VGH (положительное) и VGL (отрицательное) для TFT. Внешний операционный усилитель LM7321MF выступает в роли сильноточного буфера и генерирует напряжение VCOM для матрицы TFT.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Дискретное решение источника напряжений смещения для ЖК-дисплея
  • Бюджетное и малогабаритное решение
  • Буфер высокого тока также включён в данный проект
  • Данная схема протестирована на плате базового проекта

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Эта конструкция предназначена для питания небольших систем, подключенных к аудиоразъему смартфона. Решение содержит зарядную накачку и повышающий преобразователь. Зарядная накачка используется как фильтр входного переменного тока в напряжение постоянного тока, а повышающий преобразователь TPS610981 с ультранизким потреблением тока используется для генерирования стабильных 3,3 В.

 

Возможности:

  • Низкое входное напряжение;
  • Высокая эффективность повышающего преобразователя;
  • Небольшие размеры.

Возможность заказа
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Дифференциальным усилителям наушников требуются положительное и отрицательное напряжения питания. В данном базовом проекте оба напряжения генерируются из одного входного напряжения благодаря интегрированному преобразователю с раздельными выходными шинами. Для его работы в составе источника питания с высоким КПД, который сохраняет уровень искажений всей системы на крайне низком уровне, требуются всего лишь один дроссель и минимальное количество внешних компонентов. Конечные пользователи получают высокое качество аудио при увеличенной длительности работы их мобильных устройств в режиме проигрывания.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Максимальное значение КПД 90%
  • Миниатюрное решение с габаритами 5,9 мм x 6,9 мм
  • Низкий уровень искажений: коэффициент нелинейных искажений + шум (THD + N) менее 0,00075%
  • Программируемые выходы
  • Малое общее количество использованных компонентов – требуется использование всего лишь 7 внешних компонентов
  • Данный проект схемы был протестирован. Всё необходимое программное обеспечение, отчёт о результатах тестирований и файлы проекта прилагаются к нему

Документация:
  • Схемотехника
  • BOM
Описание:

Данный базовый проект, в котором используются bq24300 и bq24304, представляет собой интегрированный проект, который позволяет защитить литий-ионные батареи от повреждения зарядной цепи. Интегральная схема постоянно отслеживает входное напряжение, входной ток и напряжение батареи. Проект работает подобно линейному регулятору: при входных напряжениях, не превышающих порог повышенного входного напряжение, выходное напряжение держится на уровне 5,5 В (bq24300), 5,0 В (bq24305) или 4.5 В (bq24304). В том случае, если входное напряжение превышает допустимый порог в течение нескольких микросекунд или дольше, интегральная схема отключает питание зарядной цепи с помощью внутреннего переключателя. В случае повышенного входного тока схема ограничивает ток на безопасном уровне непродолжительное время, прежде чем выключить питание цепи. Кроме того, интегральная схема также отслеживает собственную температуру и выключается, если она становится слишком высокой. Данный базовый проект также обеспечивает опциональную защиты от включения с входным напряжением обратной полярности с помощью внешнего P-канального полевого транзистора.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Количество ячеек батареи: 16
  • Максимальное входное напряжение: 26 В
  • Максимальный зарядный ток: 200 мА
  • Связь: автономная работа

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

bq24195 и bq24195L – это полностью интегрированные микросхемы заряда с зарядным током 4,5 А/ током в режиме передачи заряда 2,1 А (bq24195) и зарядным током 2,5 А/ током в режиме передачи заряда 1 А (bq24195L) для применений во внешних переносных аккумуляторах (пауэрбанках). В TIDA-00036 демонстрируется решение для быстрой зарядки и синхронной работы в режиме передачи заряда от батареи «на ходу» (OTG) на базе одной микросхемы (bq24195 и bq24195L) с высоким КПД и низкой стоимостью компонентов.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Режим быстрой зарядки: зарядный ток до 4,5 А (bq24195)/ 2,5 А (bq24195L) для поддержки батарей с высокой ёмкостью
  • Режим передачи заряда от батареи: большая продолжительность работы батареи с КПД 90% в режиме OTG
  • Динамическое управление входным напряжением для поддержки сторонних адаптеров
  • Подходит для малогабаритных пауэрбанков с током 2,1 А или 1 А благодаря интегрированным полевым транзисторам и общему понижающему/ повышающему индуктору
  • Детектирование линий D+/D- USB, соответствует требованиям USB BC1.2

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Референс дизайн, и связанный с ним код Verilog, может быть исользован в качестве отправной точки для взаимодействия ПЛИС Altera c высокоскоростными LVDS интерфейсами аналого-цифровых и цифро-аналоговых преобразователей.

 

Возможности:

  • Этот дизайн представляет собой исключительно прошивку и детельно обсуждается в целях понимания;
  • Пример кода Verilog является простой отправной точкой для высокоскоростных решений на основе ПЛИС;
  • Дизайн легко распространяется на другие высокоскоростные преобразователи данных TI;
  • АЦП и ЦАП разделены между собой на тот случай, если требуется только одно решение;
  • Временные ограничения интерфейса подробно обсуждаются для АЦП и ЦАП;
  • Прошивка протестирована с помощью доступных оценочных плат TI.

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Данный базовый проект представляет собой руководство для системных разработчиков по схемотехнике и трассировке печатных плат с АЦП с частотами выборок свыше 1 GSPS. Используйте данный базовый проект вместе с технической документацией – последняя всегда является истиной в последней инстанции. Кроме того, базовая печатная плата ADC1xDxxxx(RF)RB делает данный базовый проект максимально полезным. Все исходные файлы проекта для данной базовой платы наряду с условными обозначениями АЦП для CAD/ CAE доступны для скачивания на веб-странице продукта или на странице проектов от TI. В данном документе под АЦП или АЦП с частотой выборок свыше 1 GSPS подразумеваются ADC12D1800RF, ADC12D1600RF, ADC12D1000RF, ADC12D800RF, ADC12D500RF, ADC12D1800, ADC12D1600, ADC12D1000, ADC10D1500, ADC10D1000, ADC12D1600QML и ADC10D1000QML.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • В данном документе рассматриваются вопросы аналогового входа, входа тактового сигнала и дизайна системы питания
  • Рассматриваются вопросы трассировки с точки зрения синхронизации различных устройств
  • Акцент на основных моментах, связанных со схемотехникой и трассировкой печатных плат с АЦП с частотами выборок свыше 1 GSPS
  • Приводятся примеры в виде файлов трассировки проекта

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

TSW308x представляет собой пример проекта решения двухканального широкополосного приёмника-преобразователя «цифровой код – РЧ», который способен генерировать сигналы со смежным РЧ-спектром с полосой частот до 600 МГц. В данном системе представлен базовый пример того, как можно использовать DAC34x8x, интеллектуальный модулятор TRF3705 и LMK0480x для решения данной задачи. Данный базовый отладочный модуль в связке с картой захвата (такой как, например, TSW1400EVM) может быть использован для генерирования случайных сигналов узкополосных и широкополосных РЧ-сигналов. В данном проекте приводятся примеры конфигураций для генерирования тестовых сигналов, удовлетворяющих требованиям стандарта WCDMA.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Полноценное решение широкополосного передатчика с преобразованием «цифровой код – РЧ»
  • Генерирование сигналов со смежным РЧ-спектром с полосой частот до 600 МГц
  • Генерирование РЧ-сигналов с частотами от 3000 МГц до 4 ГГц
  • Интегрированные РЧ-усилитель и аттенюатор
  • Платформа для простой отладки с программным обеспечением TSW1400 и HSDC Pro

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

TSW1265EVM представляет собой пример проекта решения двухканального широкополосного приёмника-преобразователя «РЧ – цифровой код», который способен оцифровывать сигналы со спектром до 125 МГц. В данном системе представлено базовый пример того, как можно использовать ADS4249, LMH6521, LMK0480x и двухканальный смеситель для решения данной задачи. Данный базовый отладочный модуль в связке с картой захвата (такой как, например, TSW1400) может быть использован для захвата и анализа узкополосных и широкополосных сигналов. В данном проекте приводятся инструкции по изменению низких и промежуточных частот в соответствии с требованиями различных применений. TIDA-00073 был реализован с использованием аппаратного обеспечения TSW1265EVM.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Полноценное решение широкополосного приёмника с преобразованием «РЧ – цифровой код»
  • Возможность дискретизации с частотой до 125 МГц
  • Поддержка РЧ-сигналов с частотами от 1700 МГц до 2200 МГц (в зависимости от смесителя – возможность заменить смеситель на другой из того же семейства)
  • Интегрированный DVGA для управления коэффициентом усиления
  • Платформа для простой отладки с программным обеспечением TSW1400 и HSDC Pro для анализа

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Схемы аналоговых интерфейсов, представленные в данном базовом проекте, обычно используются для сопряжения цифро-аналоговых преобразователей (ЦАП) на базе источников тока и квадратурных модуляторов. Несмотря на то, что в данном базовом проекте в качестве примера высокоскоростного ЦАП от TI используется DAC348x, данные схемы с небольшими изменениями могут применяться и для других преобразователей на базе источников тока. DAC348x и аналоговый интерфейс TRF3705 по умолчанию устанавливаются на отладочные модули TSW308xEVM. И DAC348x, и TRF3705 спроектированы с одинаковыми постоянными напряжениями смещения и параметрами размаха переменного тока для обеспечения однородного интерфейса. Также описываются прочие топологии схем для соответствия другим постоянным напряжениям смещения и параметрам размаха переменного тока. Выбрав правильные напряжение смещения и параметры размаха переменного тока, разработчики использовать данные схемы в соответствии с требованиями их применений с целью обеспечения оптимальной работы системы.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Проводится анализ интерфейса на TSW308x для демонстрации непосредственного подключения между DAC3484 и TRF3705
  • Демонстрируются и объясняются общие принципы сопряжения между ЦАП на базе источников тока и I/Q-модуляторами
  • Spice-модели TINA для различных сетей интерфейсов с постоянным и переменным током, а также интерфейсов с фильтрами с целью удовлетворения нужд заказчиков

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В данном базовом проекте демонстрируется способность высокоскоростного усилителя LMH6554 выполнять преобразование несбалансированного сигнала в дифференциальный для управления высокоскоростными аналого-цифровыми преобразователями (АЦП) при сохранении превосходных характеристик по шумам и искажениям. Демонстрируются зависимости характеристик от частоты входного сигнала для приложений как с фильтрацией постоянной составляющей, так и без неё при сопряжении с четырёхканальным 14-битным АЦП ADS4449 с частотой выборок 250 MSPS. Для соответствия требованиям широкого ряда приложений приводятся различные варианты синфазных напряжений, источников питания и интерфейсов. Также приводятся примеры сглаживающих фильтров наряду с указанием улучшений характеристик системы, которые они вносят.

Базовый проект имеет характер аппаратного решения.

Возможности:

  • Высокоскоростное преобразование несбалансированного сигнала в дифференциальный при сохранении превосходных характеристик
  • Характеристики системы при управлении ADS4449 со стороны LMH6554:
    • первая зона Найквиста: динамический диапазон, свободный от паразитных составляющих (SFDR) – свыше 82 дБ в полной мощности сигнала (dBFs); отношение «сигнал-шум» (ОСШ) – свыше 71 dBFs;
    • вторая зона Найквиста: SFDR – свыше 80 dBFs; ОСШ – свыше 68 dBFs
  • Примеры интерфейсов с фильтрацией постоянной составляющей и без неё
  • Примеры сглаживающих фильтров наряду с указанием улучшений характеристик системы
  • Указываются особенности дизайна источника питания усилителя для достижения наилучших характеристик системы

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В данном базовом проекте демонстрируется способность высокоскоростного THS4509 производить преобразование несбалансированного сигнала в дифференциальный для управления высокоскоростными аналого-цифровыми преобразователями (АЦП) при сохранении превосходных характеристик по шумам и искажениям. Демонстрируются зависимости характеристик от частоты входного сигнала для приложений как с фильтрацией постоянной составляющей, так и без неё при сопряжении с четырёхканальным 14-битным АЦП ADS4449 с частотой выборок 250 MSPS. Для соответствия требованиям широкого ряда приложений приводятся различные варианты синфазных напряжений, источников питания и интерфейсов. Также приводятся примеры сглаживающих фильтров наряду с указанием улучшений характеристик системы, которые они вносят.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Высокоскоростное преобразование несбалансированного сигнала в дифференциальный при сохранении превосходных характеристик
  • Характеристики системы при управлении ADS4449 со стороны THS4509:
    • первая зона Найквиста: динамический диапазон, свободный от паразитных составляющих (SFDR) – свыше 77 дБ в полной мощности сигнала (dBFs); отношение «сигнал-шум» (ОСШ) – свыше 71 dBFs;
    • вторая зона Найквиста: SFDR – свыше 69 dBFs; ОСШ – свыше 67 dBFs
  • Примеры интерфейсов с фильтрацией постоянной составляющей и без неё
  • Примеры сглаживающих фильтров наряду с указанием улучшений характеристик системы
  • Указываются особенности дизайна источника питания усилителя для достижения наилучших характеристик системы

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

JESD204B является новейшим веянием в цифровых интерфейсах для преобразователей данных. Данный интерфейс обладает преимуществами высокоскоростной последовательной цифровой технологии, что позволяет добиваться выгоды в виде, например, увеличенной пропускной способности канала. В данном базовом проекте акцент делается на одной из сложностей адаптации данного нового интерфейса: понимание и определение времени задержки связи. В данном примере определяется время задержки связи в системе, содержащей АЦП LM97937 от Texas Instruments и ППВМ семейства Kintex 7 от Xilinx.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Гарантированное определение времени задержки связи по интерфейсу JESD204B
  • Помогает понять компромисс между временем задержки связи и возможностью изменения времени задержки передачи последовательных данных
  • Возможность использования стандартного и процедурного подходов к определению времени задержки связи
  • Реализация интерфейса JESD204B с использованием АЦП ADC16DX370 или LM97937 от Texas Instruments и ППВМ семейства Kintex 7 от Xilinx

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
The Texas Instruments bq27411-G1 reference design is an easy to configure fuel gauging solution for single series cell Li-Ion battery packs. The device requires minimal configuration and uses One Time Programmable (OTP) Non-Volatile Memory (NVM) to avoid an initialization download by the system processor. The bq27411-G1 uses the patented Impedance Track™ algorithm for fuel gauging, and provides information such as remaining battery capacity (mAh), state-of-charge (%), and battery voltage (mV).

Возможности:

Impedance Track technology Easy to configure Low BOM count Low power consumption This circuit design is tested and includes orderable EVM, User's Guide, and evaluation software.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

TIDA-00280 представляет собой отладочный модуль для полностью интегрированного зарядного устройства одной батарейной ячейки с NVDC-топологией bq24296/bq24297 с зарядным током 3 А и синхронным повышающим режимом работы с током 1,5 А. Данная плата может использоваться для отладки работы системы детектирования USB, гибкости изменения зарядного профиля и работы в OTG-режиме. Две указанные зарядные МС широко используются в персональной переносной электронике, включая смартфоны, планшеты и Wi-Fi-роутеры.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Быстрая зарядка с зарядным током до 3 А для поддержки батарейных сборок с большой ёмкостью
  • Стабилизация входного напряжения (VDPM) для поддержки сторонних адаптеров
  • Детектирование шин D+ / D- USB согласно требованиям USB BC1.2, нестандартное детектирование адаптера
  • OTG-режим с током 1,5 А и регулируемым выходным напряжением
  • Повыводная (pin-to-pin) совместимость с bq2419x

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

RS485 (изолированный, неизолированный) является популярным интерфейсом в сфере грид-инфраструктур и одной из главной опций в разрабатываемом в настоящее время оборудовании. TIDA-00308 позволяет быстро производить отладку и проводить процесс разработки с помощью устройств RS485 от TI в 3 различных случаях применения с помощью изолированного источника питания, который включён в этот проект. Кроме того, в руководстве пользователя приведены результаты испытаний данного проекта по стандартам IEC61000-4-2 (электростатический разряд) и IEC61000-4-5 (скачок напряжения).

 

Возможности:

  • В одном проекте приведены три сценария применений RS485
  • Доступны два изолированных питания, 5 В и 3,3 В
  • Статус передачи и приёма по RS485 отображается на светодиоде
  • Данный дизайн совместим со многими изолированными устройствами от TI для различных применений
  • Соответствует требованиям IEC-61000:
    • IEC-61000-4-2: электростатический разряд до 4 кВ (контакт)
    • IEC-61000-4-5: всплески напряжения до ±1 кВ
  • Нацелен на применения в качестве:
    • интерфейса с применением изолятора
    • неизолированного приёмопередатчика RS485
    • изолированного приёмопередатчика RS485

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Это решение демонстрирует модификации платы, требуемые для приложений с поддержкой высокой пропускной способности и высокой частоты, использующий текущий источник ЦАП DAC38J84 с модулятором TRF3704. TRF3704 – это модулятор 6 ГГц, поддерживающий широкие диапазоны модуляций. DAC38J84 – это конвертер 2,5 Гвыборок/с, поддерживающий базовый диапазон 600 MГц. Комбинация облегчает работу на частотах и с пропускной способностью, которые ранее были недостижимы для высокопроизводительных систем связи.

Возможности:

  • Поддержка полосы пропускания 600 МГц, соответствующей полосы пропускания радиочастотного диапазона 1,2 ГГц;
  • Работа до 6 ГГц с хорошим коэффициентом усиления и линейностью характеристики;
  • Обеспечивает правильное преобразование сетевого интерфейса ЦАП для модулятора;
  • Обеспечивает резервирование для LPF между ЦАП и модулятором;
  • Вносит изменения для обеспечения плоской частотной характеристики ББ для приложений с высокой пропускной способностью;
  • TSW38J84 - это типовое решение с графическим интерфейсом, которое можно купить; любые изменения могут быть простестированы на этой отладочной плате.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Применение методов выравнивания – это эффективный способ компенсирования потерь в канале передачи по последовательному интерфейсу JESD204B в преобразователях данных. В данном базовом проекте использован ADC16DX370, сдвоенный 16-битный аналого-цифровой преобразователь (АЦП) на 370 MSPS, в котором используется метод выравнивания с ослаблением для подготовки последовательных данных для передачи со скоростью 7,4 Гбит/с. У пользователя существует возможность оптимизировать ослабление (DEM) и размах выходного напряжения (VOD) выходного драйвера, чтобы эти параметры канала находились в обратно пропорциональной зависимости. Эксперименты показывают чистый приём сигнала на расстоянии 20 дюймов с использованием материала FR-4.

Возможности:

  • Позволяет добиться высокоточной работы последовательного интерфейса JESD204B с учётом использования недорогих материалов печатной платы
  • Дает возможность прийти к пониманию ограничений, которые накладывают каналы с потерями, и освоить методы выравнивания для снятия этих ограничений
  • Использовать выверенный подход к оптимизации параметров выравнивания ADC16DX370
  • Базовый проект протестирован и включает в себя отладочный модуль, конфигурационное программное обеспечение и руководство пользователя

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данный проект представляет собой бюджетное высокопроизводительное решение генератора тактового сигнала для преобразователей данных с частотой выборок свыше 1 GSPS. В данном базовом проекте рассматривается использование малошумящего синтезатора частоты TRF3765, генерирующего тактовый сигнал для аналого-цифрового преобразователя с частотой выборок 4 GSPS (ADC12J4000). Эксперименты показывают соответствие заявленным в технической документации значениям ОСШ (SNR) и динамического диапазона, свободного от паразитных составляющих (SFDR).

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Диапазон частоты от 300 МГц до 4,8 ГГц
  • Малошумящий ГУН: фазовый шум около 133 дБн/Гц
  • Низкий уровень джиттера: 0,35 пс
  • Данный базовый проект был протестирован и включает в себя отладочную печатную плату, конфигурационное программное обеспечение и руководство пользователя

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Растущий спрос на беспроводные сети для обеспечения быстрой передачи данных пользователям увеличивает производительность приемопередающего оборудования для обеспечения достаточной пропускной способности и поддержки крупнейших стандартизированных несущих частот (с агрегацией частот в некоторых случаях), а также достаточную чувствительность приемника и динамический диапазон для работы в присутствии сильных блокирующих сигналов в рабочем окружении.

Это решение от TI описывает подсистему RF-приемника с 16-битным сэмплером, пропускная способность которого превышает 100 МГц, включающую понижающий микшер, цифровой усилитель с переменным коэффициентом усиления (DVGA), высокоскоростной конвейерный аналого-цифровой преобразователь (ADC), гетеродин (LO), RF-синтезатор и тактовый генератор устранения джиттера.

 

Возможности:

  • Реализует подсистему RF супергетеродинного приемника с входным диапазоном частот 700-2700 МГц, шириной полосы пропускания 100 МГц и 16-битным АЦП;
  • Ускоряет время разработки беспроводной связи, программного обеспечения для радио, военных или тестово-измерительных приложений с проверкой IF сигналов цепи;
  • Оценить этот дизайн легко с поддержкой сбора данных и инструментов анализа;
  • Эта конструкция протестирована и включает оценочный модуль (EVM), приложение для настройки и руководство пользователя.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

TIDA-00374 – референс-дизайн, использующий наномощный таймер Texas Instruments, ультрамалопотребляющую беспроводную микроконтроллерную платформу SimpleLink™ и технологию зондирования влажности для демонстрации сверхнизкого потребления при использовании определенной скважности в работе датчиков конечных узлов. Использование этих технологий ведет к экстремально долгой длительности жизни батарей: более 10 лет при использовании стандартной литиевой дисковой батареи CR2032. TI дизайн включает в себя технологии проектирования систем, детальные результаты тестов, а также другую необходимую информацию по проекту.

Возможности:

Возможности:

  • Использование наномощного системного таймера для периодического с определенной скважностью получения результатов измерений, что позволяет использовать стандартные литиевые батареи более 10 лет
  • Настраиваемый интервал пробуждения системы
  • Экстремально низкий остаточный ток (183 nA в течение 59.97 sec.)
  • Ультранизкий ток в открытом состоянии благодаря низкой активности процессора и малым токам радиопередачи (4.04 mA в течение 30 ms)
  • Точность измерений относительной влажности ±2%
  • Точность измерения температуры ±0.2°C

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Базовый проект TSW38J84 EVM представляет собой платформу для демонстрации решения двухканального передатчика с интегрированным резонатором. В данном базовом проекте используется устройство 2.5 GSPS DAC38J84 с высококлассными модуляторами: TRF3722 (с интегрированными PLL/ VCO) и TRF3705. TRF3722 и TRF3705 можно объединить для создания двухканального решения, в котором TRF3722 будет выступать в роли локального резонатора (LO) для обоих модуляторов. Интерфейс связи между DAC38J84 и модуляторами, а также методы измерения характеристик совместной работы ЦАП и модуляторов могут варьироваться. Приведённые результаты измерений включают в себя измерения полосы пропускания, выходной точки пересечения третьего порядка, искажения гармоник и подавления частот за пределами полосы пропускания.

Возможности:

  • Полноценное решение двухканальной передачи «биты-РЧ» и использованием интерфейса JESD204B
  • Платформа для тестирования 2.5 GSPS DAC38J84 с двумя высококлассными модуляторами
  • Выходная частота TRF3722 и TRF3705 достигает 4 ГГц
  • Решение с поддержкой полосы пропускания до 1 ГГц
  • Решение двухканальной передачи для современных систем связи, военного назначения и контрольно-измерительных приборов

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Широкополосные радиочастотные приемники позволяют значительно расширить возможности радиоаппаратуры. Широкая полоса пропускания позволяет гибко настраивать каналы без внесения изменений в аппаратную часть, а так же принимать несколько каналов на разных частотах одновременно.

Данное типовое решение – широкополосный радиочастотный приемник с АЦП с частотой дискретизации 4 Гвыб./с, дифференциальным усилителем с частотой пропускания от 0 до 8 ГГц. Данный дифференциальный усилитель позволяет работать с низкочастотным сигналом, вплоть до постоянного тока, что невозможно при использовании согласующего трансформатора.

 

Возможности:

  • Типовое решение с полосой пропускания 2 ГГц
  • Поддерживает работу с постоянным током
  • Поддерживает несимметричный и дифференциальный вход
  • Решение включает в себя полноценную систему тактирования и питания

Документация:
  • Схемотехника
  • BOM
Описание:

В проекте системного уровня показано, как можно синхронизировать друг с другом два отладочных модуля (EVM) с помощью платформы VC707 от Xilinx. В документации данного проекта описываются необходимые аппаратные изменения и конфигурации устройств, включая схему тактирования. Для каждого EVM приводятся примеры файлов конфигурации. Описана прошивка FPGA, а также приведены соответствующие параметры конфигурации IP-блока от Xilinx. Продемонстрированы и проанализированы данные, снятые с актуального аппаратного обеспечения, согласно которым достигнута синхронизация в пределах 50 пс без использования особых кабелей или откалиброванных задержек распространения сигнала.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Демонстрация типовой радиолокационной подсистемы с фазированными решётками с синхронизацией АЦП с частотами выборки более 1 GSPS с интерфейсом JESD204B
  • Детально описывается применение тактового решения LMK04828
  • По результатам тестов достигнута синхронизация в пределах 50 пс без использования особых кабелей или откалиброванных задержек распространения сигнала
  • Описывается разработка прошивки Xilinx для получения клиентами полного понимания требований
  • Данная подсистема протестирована и включает в себя примеры файлов конфигурации

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В базовом проекте ADC12D1600RFRB представлена платформа для демонстрации применения высокоскоростного оцифровывающего устройства, которое имеет функции генерирования тактового сигнала, управления питанием и обработки сигнала. В данном базовом проекте используются устройство ADC12D1600RF с частотой выборок 1,6 GSPS, интегрированная ППВМ семейства Virtex 4 от Xilinx и высокопроизводительный синтезатор тактовых сигналов LMX2531 для соответствия системным требованиям высокоскоростного оцифровывающего устройства с эффективным разрешением 9 бит.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • 2 канала аналого-цифрового преобразования с частотой выборок 1 GSPS
  • Эффективное разрешение свыше 9 бит в широком диапазоне частоты входного сигнала
  • Прототип бюджетного двухканального высокоскоростного оцифровывающего устройства для тестовых и измерительных систем

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В базовом проекте TIDA-00534 приводятся руководство и тестовые данные бюджетного малогабаритного решения управления питанием для организации основных шин напряжения питания 3,3 В беспроводного МК CC3200 или любой другой чувствительной к шумам системы от источника напряжения 5 В.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Решение управления питанием для чувствительных к шумам систем с функциями беспроводной связи
  • Генерирует чистое напряжение питания 3,3В из шины напряжения питания 5 В (например, батарей, USB-разъёмов, передачи питания по коаксиальному кабелю)
  • Низкий ток утечки в режиме ожидания нагрузки (типовое значение – 50 мкА)
  • Коэффициент подавления пульсаций входного сигнала 50 дБ при частоте шума 100 кГц и максимальном токе нагрузки
  • Отличный отклик на скачкообразное изменение нагрузки. Изменение выходного напряжения менее 5% при изменении тока нагрузки с 1 мА до 250 мА
  • Малая площадь печатной платы (менее 31,7 мм2)

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
Описание:

BQ25892 - это высокоинтегрированый контроллер для управления зарядкой одного Li-Ion или Li-polymer элемента и для управления питанием широкого спектра портативных устройств с USB или высоковольтным адаптером питания. Низкое сопротивление питающих цепей позволяет добиться оптимальной работы устройства, ускоряет процесс зарядки и продлевает время работы от аккумулятора в процессе разрядки. Интерфейс I2C позволяет настроить параметры зарядки аккумулятора и системные параметры, что делает данное решение реально гибким.

 

Возможности:

  • Поддерживает высоковольтный адаптер питания для получения тока зарядки до 5 А;
  • Высокоинтегрированное решение с высокой эффективностью работы;
  • Оптимизация входного тока (Input Current Optimizer, ICO) для эффективного использования адаптера питания;
  • АЦП для мониторинга системы и батареи;
  • Встроенный полевой транзистор с низким сопротивлением открытого канала для продления времени работы аккумулятора.

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Базовый проект модуля с двумя изолированными универсальными аналоговыми входными каналами для программируемых логических контроллеров (PLC) TIDA-00550 характеризуется точностью и гибкостью. С помощью данного проекта TI в связке с сенсорными передатчиками имеется возможность измерять стандартные входные напряжения и токи, а также подключать термопары, термосопротивления и токовые петли 4-20 мА. Имея всего четыре входных терминала, данный проект подойдёт для приложений, в которых одновременно предъявляются требования к минимально возможной занимаемой площади, высокой степени гибкости и производительности.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Измерение напряжения до ±12 В
  • Измерение тока до ±55 мА
  • Поддержка термопар, а также 2-, 3- и 4-проводных термосопротивлений
  • Питание от токовой петли 4-20 мА
  • Точность: менее 0,02% (при температуре 25°C); менее 0,05% (в диапазоне температур (-35°C...85°C)
  • Устройство класса 2 согласно IEC61000-4-5 (±1 кВ при сопротивлении нагрузки 42 Ом)

Возможность заказа
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
Описание:

Проект представляет собой широкополосный интегрированный генератора беспрерывных РЧ-сигналов с диапазоном частот 9,8 ГГц и низким уровнем фазового шума, в котором используется гибкий метод подавления паразитных составляющих. Уровень выходной мощности может задаваться в диапазоне от -32 дБм до 14,5 дБм с шагом 0,5 дБ. Данный генератор сигналов может быть использован в качестве локального генератора в таких применениях, как аналоговые и векторные генераторы сигналов, а также в качестве генератора тактовых сигналов для РЧ-АЦП. Проектом TIDA-00626 можно управлять с любого ПК посредством интерфейса USB2ANY от TI, а также с помощью LaunchPad микроконтроллера MSP430F5529.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Интегрированный широкополосный синтезатор частот с выходным диапазоном от 0,02 ГГц до 9,8 ГГц
  • Низкий уровень фазового шума; фазовый шум синтезатора на частоте 6 ГГц на уровне -110 дБн/Гц при отстройке частоты 100 кГц и на уровне -132 дБн/Гц при отстройке частоты 1 МГц
  • Малошумящий синтезатор частоты, уровень паразитных составляющих в пределах полосы пропускания -75 дБн
  • Программируемый уровень выходной мощности в диапазоне от 14,5 дБм до -32 дБм с шагом 0,5 дБ
  • Гибкое подавление паразитных составляющих с использованием LMK61E2

Документация:
  • Схемотехника
  • BOM
Описание:

В данном проекте представлена сигнальная цепь с малошумящим усилителем с низким коэффициентом нелинейных искажений. В данном проекте учитываются различные факторы для оптимизации рабочих характеристик в соответствии с потребностями клиентов.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Сверхнизкий уровень искажений: коэффициент нелинейных искажений + шум менее 0,0003%
  • Низкий уровень энергопотребления: 18,25 мВт / канал
  • Управления нагрузкой с сопротивлением 32 Ом выходной мощностью 50 мВт без потерь производительности
  • Компактный дизайн, идеально подходящий для переносных применений
  • Малопотребляющий режим для экономии энергии в переносных применениях
  • Функционирование данной схемы тщательно отработано, данный проект включает в себя полную сигнальную цепь с усилителем и руководство проекта, в котором пользователь может ознакомиться с различными вариантами при проектировании усилителя для наушников

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
Modern high-speed data acquisition systems push for higher bandwidth while delivering state of the art performance. Next generations systems require instantaneous bandwidths beyond 1GHz to cover new emerging communications standards such as 802.11 ac and 5G for example. To achieve wider bandwidths a dual ADC is used as a complex (IQ) receiver in 0-IF type architecture. Performance considerations are avoiding IQ mismatch and imbalances and therefore make the I and Q paths symmetrical. This TI design describes a 2GHz wide band digitizer consisting of a dual RF ADC driver and a dual channel 14bit 3Gsps ADC with the necessary analog filter network. This design captures 2GHz of frequency spectrum at RF first with a wide bandwidth IQ demodulator and then amplifies, filters, and samples the two complex frequency bands at baseband, dc-1 GHz.

Возможности:

Optimal method for digitizing 2GHz or greater of signal bandwidth DC Coupled signal path utilizing LMH3404 amplifier Optimzed low jitter clocking solution utilizing LMX2592 and LMK04828

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
A direct RF sampling receiver approach to a radar system operating in S-band is demonstrated using the ADC32RF45, 3-Gsps, 14-bit analog to digital converter (ADC). RF sampling reduces the complexity of a system by removing down conversion and using a high sampling rate enables wider signal bandwidths. The approach is demonstrated by building a receiver based on the ASR-11 air traffic control radar specifications.
Возможности:

S-band radar reference design using RF sampling architecture Example lineup analysis with RF sampling ADC Measurements to verify calculated performance Radar specific measurements with detection scheme Supports greater than 1-GHz instantaneous signal bandwidth

Документация:
  • Схемотехника
  • BOM
Описание:

В базовом проекте рассматривается использование и работа сверхширокополосного высокоскоростного усилителя LMH3401 с постоянным коэффициентом усиления с целью управления высокоскоростным аналого-цифровым преобразователем (АЦП) ADS54J60. В данном проекте рассматриваются и измеряются различные варианты синфазных напряжений, напряжений питания и интерфейсов, в том числе передача сигнала с фильтрацией постоянной составляющей и без неё, благодаря чему данный проект удовлетворяет требованиям ряда применений.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Малошумящий усилитель с коэффициентом усиления 16 дБ
  • Двухканальный высокоскоростной АЦП
  • Передача сигнала с фильтрацией постоянной составляющей и без неё
  • Полноценное решение тактирования
  • Протестированный базовый проект, который включает в себя отладочную плату, конфигурационное программное обеспечение и руководство пользователя

Документация:
  • Схемотехника
  • BOM
Описание:

Дизайн превращает высокопроизводительный усилитель TPA3251D2 класса D с аналоговым входом в систему, с цифровым входом, с обработкой аудиосигнала с помощью высокоэффективного ЦАП PCM5242 с дифференциальным выходом. Теперь максимальная производительность усилителя TPA3251D2 может быть реализована с помощью цифровых источников сигнала. Аналоговый дифференциальный выход и высокое отношение сигнал/шум ЦАП PCM5242 превосходно соответствуют полностью дифференциальному аналоговому входу усилителя TPA3251D2, достигающего выдающейся производительности и обеспечивающего чрезвычайно низкий уровень искажений. Благодаря встроенному miniDSP в PCM5242 реализуются цифровая обработка и фильтрация сигнала для обеспечения улучшения качества звука.

 

Возможности:

  • Высокопроизводительное и точное воспроизведение звука от цифровых источников с помощью TPA3251D2;
  • Поддерживает USB, оптический вход, SPDIF и I2S;
  • Мощность 175 Вт при 10% общих гармонических искажений и шума для цифрового источника сигнала;
  • Менее чем 0,004% THD+N при мощности 10 Вт на нагрузку 4 Ом;
  • Гибкая обработка сигнала с помощью miniDSP встроенного в ЦАП PCM5242;
  • Полностью дифференциальное аналоговое подключение для подавления шума.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The TIDA-00976 TI Design is a high-speed current-to-voltage circuit. This design is optimized for current-sense applications that require high-speed current measurements in the positive supply rail for voltages from 5 to 30 V. This design will reduce the common-mode voltage from 30 V and produce an output voltage centered at 2.5 V for sampling with an analog-to-digital converter (ADC). The output common mode can be easily changed by using different precision references.
Возможности:

Bandwidth > 15 MHz Convert Current-to-Voltage High-Side Voltage Range from 5 to 30 V Flexible Output Common-Mode Voltage

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
To further increase the range, data rate, and reliability of modern mobile communications systems, system designers continue to place more emphasis on multiple-antenna transmitter systems to achieve combinations of spatial diversity and spatial multiplexing. Such implementations can further compensate for path loss and the multipath effect of transmission mediums. These implementations can also potentially increase range and data rate and improve reliability. Multiple-antenna systems with beamforming techniques also allows for better focus of transmitter energy and the system can potentially reduce the size of an antenna while increasing the transmitter range. More mobile communications systems and radar systems are starting to adopt multiple-antenna transmitters in their designs. For such multiple-antenna transmitter implementations, each individual transmitter requires digital-to-analog converters (DACs) for the digital bits to RF transmission. Multiple transmitters and the associated antenna must also be synchronized in time. The design may utilize JESD204B subclass 1 type DAC3xJ8x, which has the capability to achieve multiple DAC3xJ8x device synchronization. The DAC3xJ8x is a high-speed 16-bit DAC with up to 2.8 GSPS of sample rate. All of the capabilities of DAC3xJ8x simplify device synchronization and facilitate the design of a multiple-antenna transmitter system.

Возможности:

High-Speed Data Transfer High Sample Rate Digital-to-Analog Conversion JESD204B Subclass 1 Support Multi-Device Synchronization Synchronized Clock Distribution

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Many products are now becoming connected through the Internet of Things (IoT), including test equipment such as digital multimeters (DMM). Enabled by Texas Instruments’ SimpleLink™ ultra-low power wireless microcontroller (MCU) platform, the TIDA-01012 reference design demonstrates a connected, 4½ Digit, 100kHz true RMS, DMM with Bluetooth® low energy connectivity, NFC Bluetooth pairing, and an Automatic Wake-Up feature enabled by TI’s CapTIvate™ technology.
Возможности:

4 1/2 digit, 50K count resolution Wireless MCU enabling bluetooth low energy (BLE) for IoT wireless Automatic wake-up enabled by CapTIvate capacitive touch technology Low power design and power management systems BLE mobile app pairing enabled by NFC dynamic interface Firmware-based true RMS measurements

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
The TIDA-01015 is a clocking solution reference design for high speed direct RF sampling GSPS ADCs. This design showcases the significance of the sampling clock to achieve high SNR for 2nd Nyquist zone input signal frequencies. ADC12J4000 is a 12-bit, 4-GSPS RF sampling ADC with 3-dB input bandwidth of 3.2 GHz capable of capturing signals up to 4 GHz. This design highlights a clocking solution for the ADC12J4000 using TRF3765, to achieve high SNR performance at high input frequencies used in applications such as digital storage oscilloscopes (DSO) and wireless testers.
Возможности:

12-bit, 4-GSPS RF sampling ADC clocking solution Up to 4-GHz input signal capture capability JESD204B compliant low-phase noise clocking solution for RF sampling ADC

Документация:
  • Схемотехника
  • BOM
Описание:
TIDA-01016 is a clocking solution for high dynamic range high speed ADC. RF input signals are directly captured using the RF sampling approach by high speed ADC. TheADC32RF45 is a dual- channel, 14-bit, 3-GSPS RF sampling ADC. The 3-dB input bandwidth is 3.2 GHz, and it captures signals up to 4 GHz. This design showcases the clocking solution using the LMX2582, to achieve the best SNR performance of ADC32RF45 at higher input frequencies used in microwave backhaul applications.
Возможности:

3 GHz low-phase noise clocking solution for RF sampling ADC with >51 dB SNR @ 3.65 GHz input 4GHz high frequency input signal capture capability Large signal bandwidth, high dynamic range RF sampling receiver solution

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01017 reference design demonstrates the performance of a clocking solution for a high speed multi-channel system, analyzed by measuring the channel to channel skew for the entire input frequency range of the RF sampling ADC. Channel to channel skew is critical for phased array radar and oscilloscope applications. The ADC12J4000 is a low power, 12-bit, 4-GSPS RF-sampling analog to digital converter (ADC) with a buffered analog input, integrated digital down Converter, features a JESD204B interface, and it captures signals up to 4GHz. This design showcases the clocking solution using the LMK04828, to achieve the synchronization between multiple ADC12J4000 signal chains using synchronized SYSREF.
Возможности:

Synchronization of multi-channel high speed ADCs RF sampling ADC clocking solution 4GHz high frequency input signal capture capability Low-phase noise clocking solution for RF sampling ACC

Документация:
  • Схемотехника
  • BOM
Описание:
High speed multi-channel applications require precise clocking solutions capable of managing channel-to-channel skew in order to achieve optimal system SNR, SFDR, and ENOB. This reference design is capable of supporting two high speed channels on separate boards by utilizing TI’s LMX2594 wideband PLL with integrated VCOs to generate a 10 MHz to 15 GHz clock and SYSREF for JESD204B interfaces. The 10 KHz offset phase noise is < -104 dBc/Hz for a 15 GHz clock frequency. By using TI’s ADCDJ3200 high speed converter EVMs, a board-to-board clock skew of <10ps is achieved and a SNR of 49.6 dB with a 5.25 GHz input signal. All key design theories are described, guiding users through the part selection process and design optimization. Finally, schematic, board layout, hardware testing, and results are also presented.
Возможности:

Up to 15GHz sample clock generation Multi-channel JESD204B compliant clock solution Low phase noise clocking for RF sampling ADC/DAC Configurable phase synchronization to achieve low skew in multi-channel system Supports TI’s high-speed converter and capture cards (ADC12DJ3200EVM, TSW14J56 / TSW14J57)

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:

Приёмник с РЧ-дискретизацией захватывает сигналы непосредственно в радиочастотном (РЧ) диапазоне. При работе в нескольких диапазонах требуемые сигналы не являются сверхширокополосными, однако они расположены далеко друг относительно друга в пределах всего спектра. Данный базовый проект захватывает сигналы в разных РЧ-диапазонах и преобразует их в сигналы основной полосы в цифровом виде.

В данном базовом проекте демонстрируется работа двухканального 14-битного приёмника ADC32RF80 со скоростью передачи данных 3 Гбит/с с РЧ-дискретизацией для использования в телекоммуникационных системах. В данном устройстве на каждом канале используются два цифровых преобразователя с понижением частоты (digital down converter, DDC). Данные DDC имеют коэффициенты децимации от 8 до 32 и включают в себя 16-битный генератор с численным управлением для преобразования принятого сигнала в сигнал основной полосы. Благодаря высокой частоте выборок ADC32RF80 данный базовый проект способен захватывать сигналы в большей части РЧ-спектра, в котором присутствуют сигналы из разных диапазонов и потенциальные нежелательные помехи. DDC выступает в качестве независимого смесителя сигналов из различных диапазонов и генерирует сигнал основной полосы. Децимация позволяет уменьшить скорость передачи выходного сигнала, а также произвести цифровую фильтрацию требуемого диапазона частот для подавления помех и увеличения отношения «сигнал-шум». Данная функция является критически важной для телекоммуникационных приёмников высокого класса, в которых требуется наличие широкого динамического диапазона.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Решение с цифровым преобразователем с понижением частоты и децимацией
  • Конфигурация с подавлением помех
  • Решение малошумящего приёмника с широким динамическим диапазоном и РЧ-дискретизацией
  • Решение тактирования с низким уровнем фазового шума для АЦП с РЧ-дискретизацией

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Headphone amplifiers usually require positive and negative voltages. In this reference design, both voltages are generated from a single input voltage with an integrated split-rail charge-pump converter. It provides small solution size withfive capacitors andfour resistors.
Возможности:

Small solution size Low distortion Small BOM - only nine external components Adjustable output voltage Tested circuit design; test report and design files are included

Документация:
  • Схемотехника
  • BOM
Описание:
Protection is an important topic for designs in factory automation and control. The reference design shows the superior protection capabilities of new 33-V protection devices (such as TVS3300) for factory automation and control. The Canadian Standards Association (CSA) Group has performed surge testing according to IEC 61000-4-5 on this reference design. The design has the required accuracy to measure the behavior of protection devices before and after EMI stress with respect to leakage and clamping voltage.
Возможности:

Differential TVS leakage measurement accuracy < 35 pA Measurement repeatability <0.002 % at 25 C and < 0.05 % from -35 to 85 C 50 and 60 Hz rejection IEC 61000-4-5 class II (+/- 1 kV at 42 ohm source impedance)

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design showcases an interface implementation for connecting multiple high voltage bipolar input, 8-channel, mux-input SAR ADCs (6) with the Sitara Arm processors for expanding the number of input channels using Programmable Real-time Unit (PRU-ICSS). ADCs are configured for simultaneous sampling of the same channels across all ADCs. The design highlights the capability of PRU-ICSS to handle 1536ksps (each sample = 16 bits) data rate by sampling 640 samples per line cycle. For 50Hz cycle, this corresponds to 32ksps per channel across 6 ADCs simultaneously (640 samples/cycle*50Hz*6 ADCs*8 Ch = 1536ksps). Also, the second PRU is used to post process the data to achieve coherent sampling.
Возможности:

Flexible interface using PRU-ICSS (Sitara Processor) for communicating with multiple SAR ADCs AC voltage and current measurement accuracy: AC Voltage: <±0.2% for 2.5V to 120V AC Current: <±0.2% for 2.5A to 70A Simultaneous sampling across six ADCs (16-bit, 500ksps/ADC) PRU-ICSS Interface: Programmable real-time unitiIndustrial communication subsystem (PRU-ICSS) offers flexible data capture for channel expansion Firmware-based approach allows for reuse across different Sitara processors Coherent sampling is achieved by computing line cycle in software and by adjusting CS signal

Документация:
  • Схемотехника
  • BOM
Описание:

SimpleLink™ Bluetooth®Smart CC2650 uTag (или microtag) – это ультракомпактное решение для семейства устройств SimpleLink CC26xx. Решение подходит для приложений Интернета Вещей (IoT), требует минимум места на плате и может использоваться в модулях Bluetooth® Smart, в медицинском оборудовании и беспроводных датчиках окружающей среды для домашней автоматизации.

 

Возможности:

  • Ультракомпактные размеры платы;
  • Встроенный акселерометр и температурный датчик;
  • Миниатюрный антенный чип;
  • Создан для разработки устройств Bluetooth Smart.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Антенный модуль WiLink 1837 – типовой дизайн, комбинирующий функциональность модуля WiLink 8 со встроенной антенной на одной плате и сертифицированный, как единый модуль. Благодаря этому клиенты имеют возможность оценить работу модуля WiLink 1837 с помощью встроенных приложений, таких как домашняя автоматизация, Интернет вещей, в которых используются функциональность встроенных Wi-Fi и Bluetooth/ Bluetooth low energy. Этот антенный модуль использует уже протестированную и сертифицированную схему, что позволяет избежать пользователям повторной сертификации при создании приложений.

Возможности:

  • Встроенные сертифицированные модули FCC, ETSI и TELEC;
  • Модуль использует уже сертифицированную плату;
  • Позволяет использовать в приложениях без повторной сертификации;
  • На плате с помощью одной антенны реализована функциональность WLAN, Bluetooth 4.1 и BLE: WLAN 2,4 & 5 ГГц SISO (каналы 20 и 40 МГц) и 2,4 ГГц MIMO (каналы 20 МГц);
  • Это решение включает предварительно сертифицированный модуль со встроенной антенной, руководство по использованию и требуемые для начала работы устройства и программное обеспечение.

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDEP-0086 reference design implements a Simple Open Real-Time Ethernet (SORTE) master with the Programmable Real-time Unit and Industrial Communication Subsystem (PRU-ICSS). SORTE enables customer applications to exchange process data between the master and devices in a 4 µs cycle time. The design contains open source PRU firmware to enable customer to differentiate their products. The SORTE protocol includes device discovery, parametrization, PHY and cable delay measurement, synchronization and process data exchange.
Возможности:

SORTE device reference implementation Enables 4µs cycle time to exchange process data PRU firmware provided in source code Fully customizable PRU firmware

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:

Это типовое решение для потокового аудио позволяет свести к минимуму время разработки для пользователей, предлагая аппаратную часть небольшого форм-фактора и основные компоненты программного обеспечения, включая потоковые протоколы и сервисы интернет-радио. С этим типовым решением TI предлагает быстрый и простой переход к работе с AM335x и платформе WiLink™8. Это проверенное комбинированное решение предоставляет все ключевые преимущества в этой категории рынка, что помогает вывести вашу продукцию на новый уровень.

Возможности:

  • Проверенная и протестированная комбинация WiLink™8 и интерфейсов AM335x снижает риски и исключает необходимость проектирования и анализа компромиссных решений;
  • WiLink™8 позволяет пользователям использовать WiFi®, Bluetooth® и Bluetooth с низким энергопотреблением одновременно, обеспечивая ключевое преимущество по сравнению с конкурентными решениями. Как пример: использование потоковой музыки через Wi-Fi с удаленным управлением по Bluetooth с низким энергопотреблением через приложение для телефона.
  • Еще одна особенность WiLink™8 – Wi-Fi Direct, позволяющий многоцелевое и многоканальное использование соединений. Это позволяет пользователям иметь несколько одновременных соединений, увеличивая пропускную способность и эффективность использования сети (т.е. подключение напрямую к колонкам и доступ в Интернет через основную домашнюю сеть).

Возможность заказа
  • Заказать BOM
Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:

Емкостные сенсорные дисплеи, как правило, представляют более высокое качество и большие возможности для пользователей, чем традиционные дисплеи с резистивной сенсорной панелью. Этот референс дизайн показывает, как подключить емкостной сенсорный дисплей к процессору Sitara AM437x. Дисплей имеет встроенный контроллер сенсорной панели, который подключается к AM437x по интерфейсу I2C.

 

Возможности:

  • Цветной 7-дюймовый TFT LCD дисплей с емкостной сенсорной панелью;
  • WVGA 800x480 разрешение пикселей с 24-битным RGB интерфейсом;
  • LCD интерфейс, подключенный к встроенному DSS (Display Sub-System) Sitara AM437x процессора;
  • Емкостная сенсорная панель подключена к процессору Sitara AM437x по интерфейсу I2C;
  • 27 белых светодиодов для подсветки, управляются ШИМ контроллером TPS61081;
  • Необходимое питание для ЖК-дисплея обеспечивается линейным стабилизатором  TPS65105;
  • Полная опорная подсистема с принципиальной схемой, BOM, проектные файлы и руководство пользователя.

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:

Данное типовое решение - первый широкодоступный процессор со встроенным интерфейсом JESD204B и цифровым Front End’ом для разработчиков, использующих FPGA или ASIC для подключения к высокоскоростным преобразователям данных, с целью сокращения времени выхода на рынок, увеличения производительности, а так же значительного уменьшения стоимости, потребляемой мощности и размера конечного продукта. Подключение ADC12J4000 и DAC38J84 позволяет реализовать эффективные решения в приложениях тестирования, измерения и защиты.

 

Возможности:

  • Простая интеграция сигнального процессора и преобразователя данных через интерфейс JESD204B
  • Многоканальное решение с частотой дискретизации до 368Msps и полосой пропускания 150 МГц
  • Цифровой Front End для фильтрации и повышения или понижения частоты дискретизации
  • FFT/ iFFT преобразования с применением ускорителя FFTC
  • Решение оптимизировано для применения в приложениях тестирования, измерения и защиты
  • Широкополосное решение с интерфейсом JESD, включающее в себя DSP, платы АЦП и ЦАП, демонстрационное программное обеспечение, графический интерфейс пользователя для конфигурации и руководство по быстрому старту
  • Надежная платформа для демонстрации и разработки, включающая в себя три отладочные платы, схему, перечень компонентов, руководство пользователя, тесты производительности, программное обеспечение и примеры

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Software Defined Radio (SDR) is a popular application within the wireless infrastructure market. This hardware reference design, leveraging the real time signal processing of the TI DSP and its Universal Parallel Port (uPP), along with TI ADC and DAC, offers SDR algorithm developers a quick platform to enable quick development and demonstration of algorithms and solutions.

Возможности:

Offers a Software Defined Radio (SDR) platform is based on the MityDSP-L138F System on Module (SOM) from Critical Link, LLC that provides a hardware and software framework designed to accelerate the development of SDR applications. Includes both a Xilinx Spartan 6 FPGA and a TI OMAP-L138 dual core processor, as part of Critical Link’s production-ready MityDSP-L138F System on Module (SOM). Offers Source design files for the base Industrial Input and Output card, the ADC board, and the DAC board Offers an easy interface to OMAP-L138-based SOM. Offers ARM based GUI software. Offers sample uPP software. Supports standard peripherals supported including ENET, USB, SATA and LCD

Документация:
  • Схемотехника
  • BOM
Описание:
For wideband receiver system developers currently using FPGA or ASIC to connect High Speed data converters to a baseband processor, who need faster time to market with increased performance and significant reduction in cost, power, and size. This reference design includes the first widely available processor integrating a JESD204B interface and Digital Front End Processing (DFE). Connecting ADC32RF80 to DAC38J84 provides an efficient solution for avionics and defense, test and measurements and industrial applications.
Возможности:

Easy integration of signal processor to data converters over JESD204B Usable bandwidth of two 75MHz channels or a single 100MHz channel when connected to ADC32RF80 DFE processing for filtering, down-sampling or up-sampling: FFTC hardware accelerator to offload comput-intensive 2D FFT operation, achieving low latency and high accuracy Wideband sampling with JESD attached signal processing solution including Digital Signal Processor (DSP), ADC and DAC boards, demo software, configuration GUIs and getting started guide A robust demonstration and development platform including three EVMs, a deterministic latency card, schematic, BOM, user guide, benchmarks, software and demos

Документация:
  • Схемотехника
  • BOM
Описание:

Этот референс дизайн обеспечивает теоретические сведения, выбор компонентов и симуляцию для высокоточного измерения тока по топологии low-side в диапазоне 10 мкА…10 мА. Соответствующий линейный выход от 100 мВ до 4,9 В. В то время как традиционные операционные усилители могут быть использованы для подобного применения, инструментальный усилитель INA326 обеспечивает дифференциальное измерение тока по топологии low-side благодаря уникальной внутренней топологии, обеспечивающей линейные rail-to-rail операции по входу и выходу.

 

Возможности:

  • Измерение тока в диапазоне 10 мкА…10 мА;
  • Ошибка менее 0,1%;
  • Выход 100 мВ…4,9 В;
  • Однополярное питание;
  • Измерения low-side;
  • Уникальная схема коммутации усиления;
  • Инструментальный усилитель INA326.

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В проекте от TI реализовано решение измерения тока низкого уровня с одним напряжением питания, которое способно точно определять ток нагрузки в диапазоне 0 А – 1 А. Соответствующий данному току линейный диапазон выходного напряжения – от 0 В до 4,9 В. Данный проект базируется на инвертирующей схеме накачки заряда LM7705 для смещения шины отрицательного напряжения питания OPA320 до значения -0,23 В. Конфигурация позволяет расширить линейный диапазон выходного напряжения данного усилителя до значений ниже 0 В. Благодаря тому, что данная схема работает линейно во всём диапазоне входного тока 0 А – 1 А, позволяет добиться значения откалиброванной ошибки до ±0,003%.

Базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Измерение тока в диапазоне 0 А – 1 А
  • Диапазон выходного напряжения от 0 В до 4,9 В
  • Решение с одним напряжением питания
  • Ошибка во всём диапазоне измерений ±0,003% (откалиброванная)
  • Ошибка смещения ±0,0002% (откалиброванная)

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В прецизионном проекте TI реализовано решение двунаправленного измерения тока низкого уровня с малым дрейфом и одним напряжением питания, которое способно измерять токи от -2,5 А до +2,5 А. Диапазон выходного напряжения составляет от 250 мВ до 2,75 В (измеряемый ток 0 А соответствует напряжению 1,5 В). Для достижения низкого уровня дрейфа в данном решении использованы INA213B и REF2030. Функциональность и производительность данного проекта подтверждены с помощью изготовления соответствующей печатной платы и измерения результатов в диапазоне температур от -40°C до 125°C.

Базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Измерение тока низкого уровня
  • Диапазон измеряемого тока: +/-2,5 А
  • Диапазон выходного напряжения: от 250 мВ до 2,75 В
  • Измеряемый ток 0 А соответствует напряжению 1,5 В
  • Ошибка во всём диапазоне измерений ±0,0522% (при температуре от -40°C до 125°C)
  • Низкий уровень дрейфа, одно напряжение питания

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

TIPD165 – референс-дизайн Ti изолированного решения для измерения тока, выполненный на базе изолированного дельта-сигма модулятора и микроконтроллера TMS320F28377D. Эта схема позволяет измерять ток с помощью шунта в приложениях, требующих превосходную гальваническую изоляцию и точность и может быть использована в промышленных решениях по управлению двигателями, фотогальванических инверторах и счетчиках электроэнергии. Решение позволяет измерять ток нагрузки в пределах -10 А…10 А с точность, превосходящей 0,3% без калибровки, а также обеспечивает двойной функционал канала высокого разрешения и дополнительного канала обнаружения перегрузки и короткого замыкания.

Возможности:

  • Проверенный дизайн, включающий в себя теоретическое описание, выбор компонентов, симуляцию TINA-TI, результаты измерений, PCB дизайн и модификации;
  • Гальванически изолированное решение для измерения тока;
  • 16-битный выход при скорости 78,1 kSPS;
  • ±10А с точностью <0,3% (некалиброванная точность);
  • Отношение сигнал/шум 78 дБ.

Возможность заказа
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Это высокоточное и проверенное решение TIпреобразует дифференциальный токовый выход аудио ЦАП в несимметричное напряжение для подключения низкоомных наушников. Такое решение соответствует требованиям к высокоточному качественному воспроизведению звука, набирающему популярность на рынке мобильных телефонов и аудиоплееров.

Возможности:

  • Высокоточное, проверенное решение от TI
  • Решение включает в себя теоретический материал, модель в среде TINA-TI, схему, файлы печатной платы, перечень компонентов и результаты тестирования
  • Отношение сигнал/шум <0.01 дБ (20 Гц-20 кГц)
  • Сдвиг фазы <5 градусов (20 Гц-20 кГц)
  • Максимальная выходная мощность: 55 мВт (32 Ом, THD+N: 0.00035%)

Возможность заказа
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В данном прецизионном проекте TI иллюстрируется процесс сопряжения предусилителя с электретными микрофонными капсулами. В нём объясняются общая конструкция и принципы функционирования электретного микрофона и используется OPA172 для усиления сигнала микрофона до общего уровня напряжений аналоговой линии.

Возможности:

  • Испытанный прецизионный проект TI
  • Разработан для питания от одной батареи на 9 В
  • Ток питания ~ 2 мА
  • ОСШ 68 dB с микрофоном
  • Данный проект испытан и включает в себя теоретический материал, анализ подбора компонентов, симуляцию TINA-TI, схему электрическую принципиальную и трассировку печатной платы, перечень элементов и результаты измерений.
 

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы

Сравнение позиций

  • ()