forward

Концентратор Данных

Описание:

Референс дизайн TIDA-00095 обеспечивает законченное решение для измерения и обработки температуры с 2-х, 3-х и 4-х проводного резистивного детектора температуры и передачи показаний по токовой петле 4…20 мА. Решение может быть использовано в приложениях обработки измерений в промышленной автоматизации, полевых передатчиках и автоматизации зданий. При ошибке измерения температуры менее чем 0,017 °C в диапазоне температур -200…+850°C, сверхнизким потреблением 1,4 мА (включая ток через резисторный датчик температуры) и соответствие IEC61000, этот дизайн значительно уменьшает время проектирования и разработки высокоточных систем передачи температуры. Он также адресует системный уровень калибровки смещения и усиления, которые могут быть использованы для улучшения точности АЦП и ЦАП, а также осуществлять линейную интерполяцию для адресации нелинейного элемента (резистивного термодетектора).

 

Возможности:

  • Совместимость 2-,3- и 4-проводными RTD датчиками;
  • Низкое энергопотребление 1,4 мА (включая ток через  RTD) делает дизайн идеальным для питания от токовой петли;
  • Выходной сигнал – токовая петля 4…20 мА с разрешением 0,25 мкА;
  • Максимальная ошибка измерения: 0,11°C в диапазоне -200…+200°C и 0,17°C в диапазоне -200…+850°C;
  • Соответствие IEC61000-4-2 по ESD: воздушный пробой ±8 кВ класс А, пробой при контакте ±4 кВ класс А;
  • Соответствие IEC61000-4-4 по EFT: ±2 кВ класс А.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Система состоит из микроконтроллера MSP430, драйвера двигателя DRV8837 и коллекторного двигателя 12 В. Она подходит для разработки устройств, требующих 10300 оборотов в минуту без нагрузки.

Модуль очень компактный – всего 19х33 мм, без учета размеров двигателя. Диапазон входных напряжений питания двигателя – 1,8..11 В, максимальный ток 1,8 А. Несколько вариантов конфигурации модуля позволяют регулировать скорость вращения шпинделя, изменять направление вращения и отключать подачу питания. Модуль имеет встроенную защиту от короткого замыкания, пробоя, пониженного напряжения и перегрева.

Возможности:

  • Компактная конструкция системы: 19x33 мм;
  • Интегрированная поддержка мощных полевых транзисторов (power FETs) 1.8..11 В, 1.8 А;
  • Скорость вращения двигателя легко регулируется с помощью ШИМ интерфейса (IN/IN);
  • Низкое сопротивление Rdson MOSFET - всего 280 мОм;
  • Встроенная защита от короткого замыкания, пробоя, пониженного напряжения и перегрева.

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Тестирование
Описание:

TIDA-00170 – промышленный контроллер модулей аналоговых входов и выходов. В данном решении реализовано 4 аналоговых входа и 2 аналоговых выхода. Модуль может измерять все стандартные промышленные напряжения до ±10 В и токи до 24 мА. На оба аналоговых выхода может выводиться напряжение до ±10 В или ток до 24 мА.

Данное типовое решение протестировано на соответствие стандарту IEC61000-4 (EFT, ESD)  и содержит схему защиты. Как показывают тесты, схема защиты не оказывает негативного влияния на данное решение и ошибка на входе на всём диапазоне (full-scale range, FSR) составляет менее 0.1%, а на выходе – менее 0.2% FSR.

 

Возможности:

  • 16-битные входы и выходы с программируемым пользователем диапазоном;
  • Программируемые каналы: каждый канал входа и выхода можно программно настроить на работу как по току, так и по напряжению;
  • Точность – входные каналы менее ±0.1% FSR при 25 °C, выходные каналы менее ±0.2% FSR при 25 °C;
  • Встроенный изолированный Flybuck™ источник питания с защитой от пусковых токов;
  • Соответствует стандарту IEC61000-4 для ESD и EFT.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The Isolated Loop powered Thermocouple Transmitter reference design is a system solution providing precision K-type thermocouple measurements for 4 to 20-mA isolated current-loop applications. This design is intended as an evaluation module for users to fast prototype and develop end-products for process-control and factory-automation. Potential challenges with thermocouples as a temperature sensor include tiny voltage outputs, low sensitivity and nonlinearity; in addition, because in industrial environments ground potential differences higher than 100V are common, thermocouple and signal conditioning circuitry must be galvanically isolated. The design files include design considerations, block diagrams, schematics, Bill of Materials (BOM), layer plots, Altium files, Gerber Files, and MSP430 Firmware. Watch the TIDA-00349 Overview video, covering the same isolated power topology as used in the TIDA-00189 NOW

Возможности:

Sensor input compatible with k-Type Thermocouple probes ( -200°C to +1375°C) Operating temperature of the circuit -40°C to +85°C Implements Cold Junction compensation (RTD based) Front End accuracy < 0.5°C (-200°C to +270°C) and < 0.15% (270°C to +1375°C) 4 to 20mA current loop output signal Design to meet IEC 61000-4-5

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TIDA-00468 Reference design shows how to build an isolated thermocouple sensing front-end with optimized power-consumption for loop powered application while: • reducing footprint from classical look-up table approach and • keeping the fast response time of linear piece wise interpolation

Возможности:

Sensor Input: K-Type Thermocouple Temperature range:-270..1372 C System accuracy: +/- 0.2K Piecewise linear interpolation Look-up table size: 320 bytes

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TIDA-01051 reference design is used to demonstrate optimized channel density, integration, power consumption, clock distribution and signal chain performance of very high channel count data acquisition (DAQ) systems such as those used in automatic test equipment (ATE). Using serializers, such as TI’s DS90C383B, to combine many simultaneously sampling ADC outputs into several LVDS lines dramatically reduces the number of pins the host FPGA must process. As a result, a single FPGA can process a significantly increased number of DAQ channels and board routing complexity is greatly reduced.
Возможности:

Two 20 bit SAR ADC channels (expendable up to 28) Three level MUX tree (up to 64 channels per ADC) Highlights throughput improvements using serialized ADC output data Modular front-end reference design for high channel count systems that can be repeated Up to +/-12V input signal (+/-24Vpp differential)

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01052 reference design aims to highlight system performance increases seen using a negative voltage rail on the analog front end driver amplifiers rather than ground. This concept is relative to all analog front ends, however this design is aimed specifically at automatic test equipment.
Возможности:

Negative rail input (NRI), rail-to-rail output (RRO) Wide output common-mode control range Low power consumption High THD, SNR, and ENOB Dual supply on AFE maximizing system performance

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01054 reference design helps eliminate the performance degrading effects of EMI on Data Acquisition (DAQ) systems greater than 16 bits with the help of the LM53635 buck converter. The buck converter enables the designer to place power solutions close to the signal path without the unwanted noise degradation of EMI while saving board space. This design allows for a system SNR performance of 100.13 dB using a 20-bit, 1-MSPS SAR ADC, which almost matches the 100.14 dB SNR performances when using external power sources.
Возможности:

Power design minimizing DC to DC EMI impact on system performance Two 20-bit SAR ADC channels Modular front-end reference design for high channel count systems that can be repeated Up to +/-4V input signal (8Vpp differential)

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01055 reference design for high performance DAQ Systems optimizes the ADC reference buffer to improve SNR performance and reduce power consumption with the TI OPA837 high-speed op amp. This device is used in a composite buffer configuration and provides a 22% power improvement over traditional op amps. Voltage reference sources with an integrated buffer often lack the drive strength required to achieve optimal performance in a high-channel count systems. This reference design is capable of driving several ADCs, and achieves a system ENOB of 15.77 bits using an 18-bit, 2-MSPS SAR ADC.
Возможности:

Two stage buffer design for reducing noise generated from voltage reference Implements new low power reference driver with the slew rate capability to drive a 2MSPS SAR ADC

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design showcases an interface implementation for connecting multiple high voltage bipolar input, 8-channel, mux-input SAR ADCs (6) with the Sitara Arm processors for expanding the number of input channels using Programmable Real-time Unit (PRU-ICSS). ADCs are configured for simultaneous sampling of the same channels across all ADCs. The design highlights the capability of PRU-ICSS to handle 1536ksps (each sample = 16 bits) data rate by sampling 640 samples per line cycle. For 50Hz cycle, this corresponds to 32ksps per channel across 6 ADCs simultaneously (640 samples/cycle*50Hz*6 ADCs*8 Ch = 1536ksps). Also, the second PRU is used to post process the data to achieve coherent sampling.
Возможности:

Flexible interface using PRU-ICSS (Sitara Processor) for communicating with multiple SAR ADCs AC voltage and current measurement accuracy: AC Voltage: <±0.2% for 2.5V to 120V AC Current: <±0.2% for 2.5A to 70A Simultaneous sampling across six ADCs (16-bit, 500ksps/ADC) PRU-ICSS Interface: Programmable real-time unitiIndustrial communication subsystem (PRU-ICSS) offers flexible data capture for channel expansion Firmware-based approach allows for reuse across different Sitara processors Coherent sampling is achieved by computing line cycle in software and by adjusting CS signal

Документация:
  • Схемотехника
  • BOM
Описание:

Данный проверенный проект TI представляет собой высокопроизводительную систему сбора данных (DAQ), в которой используется 18-битный SAR-АЦП ADS8881 с пропускной способностью 1 MSPS. Проект оптимизирован под уменьшение времени установления 18-битного ступенчатого входного сигнала во всём его диапазоне, благодаря чему достигается высокая линейность системы. Подобная модель входного воздействия больше всего подходит для применений с мультиплексорами для передачи между каналами с разными входными напряжениями. В качестве входного драйвера АЦП используется OPA350 для высокой пропускной способности (для мало- и высокоамплитудных сигналов), управления выходным током и линейной связи входа и выхода с размахом, равным напряжению питания. Опорный буферный драйвер представляет собой составной буфер из THS4281 и OPA333 для достижения желаемой производительности при минимально возможном уровне энергопотребления. INL данной DAQ составляет ±2,5 LSB при общей потребляемой мощности менее 70 мВт.

Ознакомьтесь с другими прецизионными проектами от TI.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • 18 бит, скорость передачи данных 10 kSPS
  • Для применений с мультиплексорами и ступенчатыми входными сигналами в режиме постоянного тока
  • Оптимизирован под уменьшение времени установления сигнала при переходных процессах
  • Потребляемая мощность: 70 мВт при напряжении AVDD5 В
  • Используются ADS8881 (SAR-АЦП с разрешающей способностью 18 бит и скоростью передачи данных 1 MSPS), OPA2350 (входной сигнал), THS4281 + OPA333 + REF5045 (опорный сигнал)

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Этот проверенный дизайн от TI представляет собой высокопроизводительную систему сбора данных (DAQ), использующую 18-битный АЦП SARADS8881 с частотой дискретизации 1 МГц. Конструкция оптимизирована для обеспечения низкого уровня шума и искажений для диапазона входного синусоидного сигнала 10 кГц. Это приводит к максимально возможному значению эффективного числа битов (ENOB) при общей потребляемой мощности менее 50 мВт.

В качестве драйвера входного сигнала для АЦП используется полностью дифференциальный THS4521, что обеспечивает чрезвычайно низкий уровень искажений, шума во всей полосе сигнала. Драйвер буфера использует комбинированный буфер, образованный THS4281 и OPA333, что позволяет получить требуемую производительность при низкой потребляемой мощности.

 

Возможности:

  • 18 бит, частота дискретизации 1 МГц;
  • Постоянное напряжение, переменное напряжение 10 кГц;
  • Оптимизация: ENOB;
  • Мощность: 50 мВт @ AVDD= 5 В;
  • Используется ADS8881 (18 бит, 1 МГц SARЦАП), THS4521 (Вход), OPA333 + THS4281 + REF5045 (Reference);
  • Это решение содержит: теорию, подбор компонентов, симуляцию TINA-TI, схему и макет печатной платы, проверку и измерение производительности, варианты модификации.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы

Сравнение позиций

  • ()