forward

Source Generation

Описание:
The PMP20172 reference design provides up to 36W on two USB Type-C outputs. Input is a 17VDC bus. The two outputs implement port power management. If only one port is in use, it is allocated the full 36W. If both ports are in use, power is split into 18W on each port. Output voltages of 5V, 9V, or 15V are supported.
Возможности:

Very high efficiency, over 98% with 15V output Intelligent power sharing Compact design, 38mm x 38mm (1.5" x 1.5") Low profile, 5mm (0.2")

Документация:
  • Схемотехника
  • BOM
Описание:
Using the THS3091 high voltage, low distortion current-feedback op amp, this reference design showcases the technique and the benefits of configuring multiple op-ampsin a load sharing configuration when driving high voltage signals into heavy loads. Supported by a full scale application report, the design can be easily adjusted for a given application.

Возможности:

15V supply voltage Up to 24VPP output swing Third-Harmonic Distortion of 32dBc when driving a 20VPP, 70MHz sine wave into a 100Ω load (double-terminated 50Ω cable) Second-Harmonic Distortion of 38dBc when driving a 20VPP, 70MHz sine wave into a 100Ω load (double-terminated 50Ω cable) High Current Drive Capability (up to 400mA with two THS3091 op amps) This reference design has been lab tested and is supported with design files and a design guide

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
Reference Design for a Low Power Fully Differential Programmable Gain Amplifier using the TI OPA2683 Low Power Dual Current Feedback Amplifier. This design guide reviews some of the design challenges necessary to create such a circuit. The design guide reviews the results and provides some recommendations for using/designing a Low Power FDA PGA.

Возможности:

Low Power Fully Differential Amplifier Low Power Programmable Gain Amplifier Wide Bandwidth Relative to High Gain +/-5V supply voltage Gains of 2, 21, 50, and 70 V/V This reference design has been lab tested and is supported with design files and a design guide

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
This reference design is a guide to the schematics and layout for the system designer using a GSPS ADC in their system. Use this reference design along with the datasheet — the datasheet is always the final authority. Also, the ADC1xDxxxx(RF)RB Reference Board provides a useful reference design. All design source files for the Reference Board as well as the CAD/CAE symbols for the ADC are available on the product web page or TI-Designs for download. For the purpose of this document, ADC or GSPS ADC refers to the ADC12D1800RF, ADC12D1600RF, ADC12D1000RF, ADC12D800RF, ADC12D500RF, ADC12D1800, ADC12D1600, ADC12D1000, ADC10D1500, ADC10D1000, ADC12D1600QML, and ADC10D1000QML.

Возможности:

Analog Input, clock input and Power design issues are discussed Layout concerns on synchronisation of multiple devices Understand the key care abouts of GSPS ADC schematic and layout design Examples are provided in the form of the design layout files

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TSW308x is an example design of a wideband digital to RF transmit solution capable of generating 600 MHz of contiguous RF spectrum. The system provides a reference on how to use the DAC34x8x, TRF3705 IQ modulator and LMK0480x to achieve this. This reference EVM coupled with a pattern generator such as the TSW1400EVM can be used to arbitrarily generate narrow band and wideband signals at RF. Examples of configurations to generate standards compliant WCDMA test signals are provided.

Возможности:

Complete Digital to RF transmit solution Up to 600MHz of contiguous signal bandwidth RF signal synthesis from 300MHz to 4GHz On board RF Amp and Attenuator Easy evaluation platform with TSW1400 and HSDC Pro

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This design shows how to use an active interface with the current sink output of the DAC5682Z - typical applications for this include front ends for arbitrary waveform generators. The EVM includes the DAC5682Z for digital-to-analog conversion, an OPA695 to demonstrate an active interface implementation using a wide bandwidth operational amplifier and a THS3091 and THS3095 to showcase an operational amplifier with large voltage swing. Also included on board are a CDCM7005, VCXO and Reference for clock generation, and linear regulators for voltage regulation. Communication to the EVM is accomplished via a USB interface and GUI software.

Возможности:

Example of a high performance arbitrary waveform generator front end Wideband signal generation using DAC5682z Provide 1 wideband high performance output capable of driving 50 ohm loads using OPA695 Provide a high voltage output using the THS3095 with a maximum of 30Vpp Easy evaluation platform using TSW1400 and HSDC Pro pattern generator software

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The analog interface circuits in this reference design are often used between current-source based digital-to analog converters (DAC) and quadrature modulators. While the DAC348x is used as an example of a TI high-speed DAC, the circuits can be applied to other current-source based converters with slight modifications. The DAC348x and TRF3705 analog interface are populated by default on the TSW308xEVMs. Both the DAC348x and TRF3705 are designed with the same DC bias and AC swing specification to provide a seamless interface. Other circuit topologies are described to account for other DC bias and AC swing specifications. By accounting the correct DC bias and proper AC swing, system designers can apply these circuits based on their application needs in order to achieve optimal performance.

Возможности:

A breakdown of the interface on the TSW308x is explained to show the direct connection between the DAC3484 and TRF3705 General Design equations of current source DACs with IQ modulators are provided and explained TINA spice models are provided for different interface networks for DC, AC, and filtered interfaces to meet customer needs

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Это решение демонстрирует модификации платы, требуемые для приложений с поддержкой высокой пропускной способности и высокой частоты, использующий текущий источник ЦАП DAC38J84 с модулятором TRF3704. TRF3704 – это модулятор 6 ГГц, поддерживающий широкие диапазоны модуляций. DAC38J84 – это конвертер 2,5 Гвыборок/с, поддерживающий базовый диапазон 600 MГц. Комбинация облегчает работу на частотах и с пропускной способностью, которые ранее были недостижимы для высокопроизводительных систем связи.

Возможности:

  • Поддержка полосы пропускания 600 МГц, соответствующей полосы пропускания радиочастотного диапазона 1,2 ГГц;
  • Работа до 6 ГГц с хорошим коэффициентом усиления и линейностью характеристики;
  • Обеспечивает правильное преобразование сетевого интерфейса ЦАП для модулятора;
  • Обеспечивает резервирование для LPF между ЦАП и модулятором;
  • Вносит изменения для обеспечения плоской частотной характеристики ББ для приложений с высокой пропускной способностью;
  • TSW38J84 - это типовое решение с графическим интерфейсом, которое можно купить; любые изменения могут быть простестированы на этой отладочной плате.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
The TIDA-00368 reference design provides a reference solution for interfacing current output Hall sensors and current transformers to differential ADC (standalone and integrated into MCU). The differential signal conditioning circuit is designed to measure motor current with an accuracy of ±0.5% across operating temperature range from -25°C to +75°C. The output common-mode voltage of the differential amplifier can be selected to either 1.25V or 2.5V.

Возможности:

On board current-output Hall sensor to measure nominal current up to 25A RMS Current measurement accuracy of 0.5% Common reference solution for interfacing both CT and current output hall sensor with Pseudo-differential ADC/MCU Selectable output common-mode voltage for the differential amplifier Provision to evaluate with Delfino F2837x Control Card Provision to evaluate with external ADC (ADS8354) for interfacing with Motor Controller

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Базовый проект TSW38J84 EVM представляет собой платформу для демонстрации решения двухканального передатчика с интегрированным резонатором. В данном базовом проекте используется устройство 2.5 GSPS DAC38J84 с высококлассными модуляторами: TRF3722 (с интегрированными PLL/ VCO) и TRF3705. TRF3722 и TRF3705 можно объединить для создания двухканального решения, в котором TRF3722 будет выступать в роли локального резонатора (LO) для обоих модуляторов. Интерфейс связи между DAC38J84 и модуляторами, а также методы измерения характеристик совместной работы ЦАП и модуляторов могут варьироваться. Приведённые результаты измерений включают в себя измерения полосы пропускания, выходной точки пересечения третьего порядка, искажения гармоник и подавления частот за пределами полосы пропускания.

Возможности:

  • Полноценное решение двухканальной передачи «биты-РЧ» и использованием интерфейса JESD204B
  • Платформа для тестирования 2.5 GSPS DAC38J84 с двумя высококлассными модуляторами
  • Выходная частота TRF3722 и TRF3705 достигает 4 ГГц
  • Решение с поддержкой полосы пропускания до 1 ГГц
  • Решение двухканальной передачи для современных систем связи, военного назначения и контрольно-измерительных приборов

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This board allows the LMH5401 to be used as a low gain amplifier or as an attenuator.

Возможности:

DC coupled Minumum gain of 0.5V/V Split Supply voltage 6 GHz Bandwidth

Документация:
  • Схемотехника
  • BOM
Описание:
This verified design can accurately measure current across a range of 30 A on a bus that carries up to 36-V common mode voltage over a range of -40°C to +85°C. This design can measure current from 0 A to 30 A with a grounded reference or -30 A to 0 A with a 16-V reference. The design sums the output of two INA250A2 devices and generates a ground-referenced output voltage. The INA250 is a voltage-output, current-sensing amplifier family that integrates an internal shunt resistor to enable high-accuracy current measurements.

Возможности:

• Compact layout with good thermal properties • 30A Sustained current measurement with parallel integrated shunt current sense amplifiers • Able to configure for full-range positive, full-range negative, or partial-range bidirectional current measurement • This circuit design is tested and includes documentation, data, and layout files. • Compact layout with good thermal properties • 30A Sustained current measurement with parallel integrated shunt current sense amplifiers • Able to configure for full-range positive, full-range negative, or partial-range bidirectional current measurement • This circuit design is tested and includes documentation, data, and layout files.

Возможность заказа
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
Описание:
This design is a 9.8-GHz wideband, low-phase noise, integrated continuous wave (CW) RF signal generator with versatile spur reduction technique. The output level can be programmed from -32 dBm to 14.5 dBm in 0.5-dB steps. This signal generator can be used as local oscillator for applications, such as analog and vector signal generator, and can also be used as a clock generator for RF ADCs. The TIDA-00626 can be controlled from any PC via the TI USB2ANY interface and also using the microcontroller MSP430F5529 launch pad.
Возможности:

Integrated wideband frequency synthesizer with output range of 0.02 GHzto 9.8 GHz Excellent phase-noise performance; synthesizer phase noise at 6 GHz, -110 dBc/Hzat 100-KHz offset, -132 dBc/Hzat 1-MHz offset Low-noise synthesizer, in-band spurs (-75 dBc) Programmable output level 14.5 dBm to -32 dBm, 0.5-dB steps Versatile boundary spurs reduction using LMK61E2

Документация:
  • Схемотехника
  • BOM
Описание:
A wideband single-ended to differential conversion reference design in both DC- and AC- coupled applications is presented. The design evaluates the performance of the LMH5401 and LMH6401 cascade and offers insight into the design.

Возможности:

4.5GHz bandwidth with 30dB maximum total voltage gain Digitally-controlled gain range of 32dB in 1dB steps 50-Ω Input DC- or AC-coupled single-ended to differential conversion Output IP3 at RL = 200Ω: 40dBm at 500MHz 33dBm at 1GHz Output common-mode control capability: VMID ±0.5V Compact design ideal for portable application with PD = 645mW

Документация:
  • Схемотехника
  • BOM
Описание:
In TIDA-00684 reference design a quad-channel TSW3080 evaluation module (EVM) is developed to shows how to use an active amplifier interface with the DAC38J84 to demonstrate an arbitrary-waveform-generator frontend. The DAC38J84 provides four DAC channels with 16 bits of resolution with a maximum update rate of 2.5 GSPS. The THS3217 provides a wideband differential-to-single-ended output. The THS3095 provides a high dynamic range output of up to 26 VP-P. The LMH5401 provides a very wideband differential output. All of these paths provide a DC-coupled interface with the ability to drive 50 Ω at a high-performance level. The design also includes a reference transformer path for comparison purposes.
Возможности:

Wideband (500 MHz), DC-coupled active interface, capable of 5 Vp-p signal swing 50 MHz passband channel capable of 26 Vp-p signal swing Wideband (1.0 GHz), DC-coupled signal path All channels optimized for driving 50 ohms impedance loads Available onboard clocking with an option for external clocking

Документация:
  • Схемотехника
  • BOM
Описание:

Базовый дизайн TIDA-00835 позволяет производить точное измерение тока и напряжения с использованием биполярной конфигурации входа посредством четырёхканального 24-битного дельта-сигма АЦП с одновременными выборками и дифференциальным входом в широком динамическом диапазоне. АЦП настроен так, чтобы измерять биполярный вход ±2,5 В. Входы отмасштабированы до диапазона измерения АЦП ± 2,5 В с использованием усилителя с постоянным коэффициентом усиления. Аналоговое аппаратное средство объединяет два АЦП с помощью внешнего тактового сигнала для увеличения входных каналов до восьми, выборка по которым происходит одновременно. С увеличением количества измерительных каналов в модуле уменьшается общая стоимость системы.

 

Возможности:

  • Точный сбор информации в широком входном диапазоне с помощью четырёхканального 24-битного дельта-сигма АЦП с одновременными выборками
  • Увеличение количества каналов за счёт объединения нескольких устройств и одновременная выборка путём синхронизации с общим буферным тактовым сигналом
  • Высококачественное измерение тока с помощью трансформатора тока или катушки Роговского с аппаратным интегратором
  • Высококачественное измерение напряжения с использованием делителя потенциала без/с изолирующим усилителем (с базовой или увеличенной изоляцией)

Возможность заказа
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Базовый проект TIDA-00905 представляет собой базовое точное высоколинейное и гальванически развязанное решение для измерения тока в трёхфазных инверторах с помощью индукционных магнитных датчиков тока с замкнутым контуром. Они состоят из магнитного ядра с компенсационной обмоткой, сопряжённого с МС драйвера со встроенным индукционным датчиком. В проекте предусмотрен псевдодифференциальный выход с возможностью подключения к АЦП на 3,3 В или 5 В. Аппаратная схема детектирования перегрузки и короткого замыкания на землю обеспечивает защиту переключателей питания от перегрузки.

Возможности:

  • Разработан для точного измерения токов до 50 А (среднеквадратическое номинальное значение) и 150 А (пиковое значение) в трёхфазных инверторах
  • Измерение тока в замкнутом контуре с использованием магнитного модуля и индукционного датчика (DRV421) с полосой пропускания 200 кГц для обеспечения малой задержки измерения тока
  • Откалиброванная погрешность измерения тока ± 1% (типовое значение) в температурном диапазоне от -25 до 85 °C
  • Аппаратное детектирование перегрузки и короткого замыкания на землю обеспечивает оперативную защиту переключателей питания

Возможность заказа
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-00976 TI Design is a high-speed current-to-voltage circuit. This design is optimized for current-sense applications that require high-speed current measurements in the positive supply rail for voltages from 5 to 30 V. This design will reduce the common-mode voltage from 30 V and produce an output voltage centered at 2.5 V for sampling with an analog-to-digital converter (ADC). The output common mode can be easily changed by using different precision references.
Возможности:

Bandwidth > 15 MHz Convert Current-to-Voltage High-Side Voltage Range from 5 to 30 V Flexible Output Common-Mode Voltage

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
To further increase the range, data rate, and reliability of modern mobile communications systems, system designers continue to place more emphasis on multiple-antenna transmitter systems to achieve combinations of spatial diversity and spatial multiplexing. Such implementations can further compensate for path loss and the multipath effect of transmission mediums. These implementations can also potentially increase range and data rate and improve reliability. Multiple-antenna systems with beamforming techniques also allows for better focus of transmitter energy and the system can potentially reduce the size of an antenna while increasing the transmitter range. More mobile communications systems and radar systems are starting to adopt multiple-antenna transmitters in their designs. For such multiple-antenna transmitter implementations, each individual transmitter requires digital-to-analog converters (DACs) for the digital bits to RF transmission. Multiple transmitters and the associated antenna must also be synchronized in time. The design may utilize JESD204B subclass 1 type DAC3xJ8x, which has the capability to achieve multiple DAC3xJ8x device synchronization. The DAC3xJ8x is a high-speed 16-bit DAC with up to 2.8 GSPS of sample rate. All of the capabilities of DAC3xJ8x simplify device synchronization and facilitate the design of a multiple-antenna transmitter system.

Возможности:

High-Speed Data Transfer High Sample Rate Digital-to-Analog Conversion JESD204B Subclass 1 Support Multi-Device Synchronization Synchronized Clock Distribution

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This reference design provides an efficient power supply scheme to power-up the RF-sampling DAC38RF8x digital-to-analog data converter (DAC) without sacrificing performance and also reduces board area and BOM. The reference design uses both DC/DC switchers and an LDO to power-up the DAC38RF8x while achieving high analog performance (spurious and phase noise) and minimizing power efficiency trade-offs. The design method outlined here can be extended to the power supply design of other RF-sampling data converters.
Возможности:

Provides an Efficient Power Solution for RF-Sampling DACs Enables Optimal Spur and Phase Noise Performance Reduces Board Area Lowers Bill of Materials (BOM) Cost

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
This reference design allows a digitally programmable power supply to power an ultrasound transmit circuit for continuous wave (CW) mode from a 24-V bus. There are two outputs adjustable from ±2.5 to ±12 V under user software control. These outputs can provide up to 2 A with very low ripple and noise on both positive and negative regulator outputs. The power supply is scalable for higher output currents up to 3 A by adding more regulators in parallel. The power supplies can also be synchronized to an external clock.
Возможности:

Separate and independent positive and negative voltage power supplies for CW mode in ultrasonic To reduce ripple at output's high performance, low noise LDOs are operated as power filters to obtain lowest ripple with minimum heat dissipation in LDO (<100µV at 1.6A load) Comprises two high-performance buck regulators for creating adjustable outputs Adaptive drop on LDO, special circuit keeps LDO output always 1V below LDO input Capable of switching frequency synchronization with ultrasound master or system clock frequency

Документация:
  • Схемотехника
  • BOM
Описание:
Designers can save board space, cost and reduce power consumption by following DDR3 guidelines without VTT termination. This reference design shows how to do that with AM437x. This type of design is not for everyone as there are certain restrictions. Having short trace lengths, a maximum of two DDR3 parts and a balanced T-topology are must-have requirements; otherwise VTT termination guidelines should be followed.

Возможности:

System optimized DDR3/DDR3L design on Sitara AM437x processor with integrated DDR controller Optimized layout requires no VTT termination Two 4-Gbit DDR3 / DDR3L memories Up to 400 MHz clock (DDR-800 data rate) Complete sub-system reference with schematics, BOM, design files and HW User's Guide implemented on a fully assembled board developed for testing and validation.

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:
The USB 2.0 reference design guidelines are extremely important for designers considering USB2.0 electrical compliance testing. The guidelines are applicable to AM335x and AM437x but also generic to other processors. The approach taken for these guidelines is highly practical, without complex formulas or theory.

Возможности:

Sitara AM437x USB 2.0 High-Speed Port with Integrated High-Speed PHY transceiver Data transfer between USB devices with a line/bus speed up to 480 Mbps Best-practice layout design guidelines for High-Speed USB 2.0 layout Complete sub-system reference with schematics, BOM, design files and test data implemented on a fully assembled board developed for testing and validation.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Разработчикам, ищущим решение для организации интерфейса для двух камер, рекомендуется обратить внимание на эту схему. Интерфейс камер AM437x содержит параллельный порт, который может быть настроен как интерфейс для одной или двух камер. В режиме интерфейса для двух камер одновременно используются два входа для камер.

Возможности:

  • Одновременная работа 2-х SOC камер 2 мегапикс.;
  • Камеры подсоединяются к встроенному интерфейсу (VPFE) процессора Sitara AM437x;
  • Двухпортовый 8-битный интерфейс с BT656 или внешним синхронизирующим сигналом;
  • Поддержка форматов YUV422/RGB422, BT656 и RAW;
  • Полноценное решение, содержащее схемы, BOM, файлы разработки и HW;
  • Руководство пользователя реализовано для полностью собранной платы для тестирования и проверки.

Документация:
  • Схемотехника
  • BOM
Описание:

Емкостные сенсорные дисплеи, как правило, представляют более высокое качество и большие возможности для пользователей, чем традиционные дисплеи с резистивной сенсорной панелью. Этот референс дизайн показывает, как подключить емкостной сенсорный дисплей к процессору Sitara AM437x. Дисплей имеет встроенный контроллер сенсорной панели, который подключается к AM437x по интерфейсу I2C.

 

Возможности:

  • Цветной 7-дюймовый TFT LCD дисплей с емкостной сенсорной панелью;
  • WVGA 800x480 разрешение пикселей с 24-битным RGB интерфейсом;
  • LCD интерфейс, подключенный к встроенному DSS (Display Sub-System) Sitara AM437x процессора;
  • Емкостная сенсорная панель подключена к процессору Sitara AM437x по интерфейсу I2C;
  • 27 белых светодиодов для подсветки, управляются ШИМ контроллером TPS61081;
  • Необходимое питание для ЖК-дисплея обеспечивается линейным стабилизатором  TPS65105;
  • Полная опорная подсистема с принципиальной схемой, BOM, проектные файлы и руководство пользователя.

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:

Интерфейс QSPI в процессорах AM437x семейства Sitara позволяет разработчикам систем подключать к ним флэш-память NOR. Интерфейс имеет достаточную скорость для поддержки выполнения программы на носителе (execute-In-Place, XIP). Данный проект позволяет добиться гибкого подхода к разделению кода и снижению общей стоимости системы благодаря использованию недорогой NOR флэш- или DDR-памяти.

Данный базовый проект имеет характер программного решения.

Возможности:

  • 512-мегабитная флэш-память NOR, подключенная через интерфейс Quad-SPI к процессору AM437x семейства Sitara
  • 4-выводной интерфейс SPI с внешним сигналом выбора микросхемы
  • SPI MODE 3
  • Полноценный базовый проект подсистемы со схемой электрической принципиальной, перечнем элементов, файлами проекта, а также руководство пользователя по аппаратной части, реализованной на полностью смонтированной печатной плате, предназначенной для тестирования и проверок

Документация:
  • Схемотехника
  • BOM
Описание:
The Sitara AM437x simplified power sequence feature provides flexibility to power designers. This reference design implementation is a BOM-optimized discrete power solution for the AM437x processor with a minimal number of discrete ICs and basic feature set. The solution represents a baseline of a discrete power solution that can be extended for additional features and capabilities of the AM437x processor.

Возможности:

Simplified, BOM-optimized discrete power solution for the Sitara AM437x processor. AM437x includes an integrated LDO that simplifies processor power sequencing requirements. Systems without controlled power down can greatly benefit from this feature since the integrated LDO always ensures power up/down sequencing is met for VDDS and VDDSHVx supplies The TLV62565 step down converter provides the 3.3 volt supply and the TLV62080 provides the 1.1 volt supply. Two TLV702xx low drop out regulators (LDOs) provide the 1.5-V and 1.8-V supplies. TLV803M voltage supervisor keeps the processor in reset until all rails are operational and to reset the processor when input power is lost. This design is tested and includes schematics, BOM, design guide, and test data.

Документация:
  • Схемотехника
  • BOM
Описание:

Эта реализация режима низкого потребления энергии демонстрирует энергопотребление менее 0,1 мВт при сохранении поддержки регенерации памяти LPDDR2 ~1,6 мВт.

Решение состоит из процессора AM437x Sitara, памяти LPDDR2 и контроллера питания TPS65218. Оно оптимизировано для нового режима сохранения энергии совместно с поддержкой унаследованных режимов низкого энергопотребления.

Энергопотребление процессора минимизируется за счет полного отключения питания процессора, за исключением питания часов реального времени (RTC). Переход системы во включенное состояние может быть реализован с помощью одного интерфейсного сигнала (PMIC_PWR_EN), запрограммированного для регистра PMIC.

Возможности:

  • Режим ожидания для RAM с низким энергопотреблением:
    • AM437x в режиме RTC-only,
    • TPS65218 в состоянии ожидания,
    • саморегенерация LPDDR2;
  • Система может вернуться в состояние, которое было до включения ожидания
  • Потребление энергии в режиме RTC-only:
    • AM43x + TPS65218: < 0,1 мВт,
    • 2 ГБ LPDDR2 (тип.): 1,6 мВт;
  • События для перехода в/из режима ожидания:
    • программирование регистров RTC,
    • установка времени пробуждения RTC;
  • События возобновления работы:
    • срабатывание пробуждения RTC,
    • нажата кнопка PMIC или подача переменного напряжения;
  • Время возобновления работы:
    • задержка включения аппаратной части < 300 мсек.,
    • восстановление программного обеспечения в предшествующее ожиданию состояние < 1 сек. (в зависимости от используемого ПО);
  • Это решение протестировано и содержит схемы, BOMи руководство по разработке.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
For wideband receiver system developers currently using FPGA or ASIC to connect High Speed data converters to a baseband processor, who need faster time to market with increased performance and significant reduction in cost, power, and size. This reference design includes the first widely available processor integrating a JESD204B interface and Digital Front End Processing (DFE). Connecting ADC32RF80 to DAC38J84 provides an efficient solution for avionics and defense, test and measurements and industrial applications.
Возможности:

Easy integration of signal processor to data converters over JESD204B Usable bandwidth of two 75MHz channels or a single 100MHz channel when connected to ADC32RF80 DFE processing for filtering, down-sampling or up-sampling: FFTC hardware accelerator to offload comput-intensive 2D FFT operation, achieving low latency and high accuracy Wideband sampling with JESD attached signal processing solution including Digital Signal Processor (DSP), ADC and DAC boards, demo software, configuration GUIs and getting started guide A robust demonstration and development platform including three EVMs, a deterministic latency card, schematic, BOM, user guide, benchmarks, software and demos

Документация:
  • Схемотехника
  • BOM
Описание:

Данное решение - двунаправленный неизолированный повышающий/ понижающий преобразователь, идеальный для применения в солнечных преобразователях, в гибридных автомобилях (в том числе с регенерацией или рекуперацией) и для зарядки аккумуляторов.

Возможности:

  • Высокая эффективность, КПД более 95%
  • Частота преобразования 250 кГц, что позволяет применять менее габаритные компоненты и уменьшить габариты печатной платы
  • Для разных приложений реализовано три режима контроля:
    1. контроль выходного напряжения
    2. контроль MPPT (контроль входного тока)
    3. контроль обратного напряжения
  • Решение включает в себя программное обеспечение Software Frequency Response Analyzer (SFRA) для измерения частоты и стабильности работы преобразователя
  • Контроль и управление реализованы на микроконтроллере C2000™ Piccolo™ TMS320F28035
  • Данное решение включает в себя руководство пользователя, ПО для управления, ПО Software Frequency Response Analyzer (SFRA) с графическим интерфейсом, схемы, файлы печатной платы и перечень компонентов

Примечание: программное обеспечение для этой платы входит в состав controlSUITE™ для микроконтроллеров C2000. СкачатьcontrolSUITE можноздесь: http://www.ti.com/tool/controlsuite. После установки перейдите в пункт "Bi-Directional Non-Isolated Buck Boost Converter" в Development Tools -> Digital Power.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Это типовое решение – однофазный DC-AC инвертор на базе микроконтроллера C2000™ F28377D. Инвертор поддерживает два режима работы. Первый – режим работы с источником напряжения и LC фильтром на выходе. Этот режим работы обычно применяется в источниках бесперебойного питания. Второй – режим работы GRID с LCL фильтром на выходе, который обычно применяется в инверторах солнечной энергии. Встроенное программное обеспечение, поддерживаемое в рамках powerSUITE, легко адаптируется с помощью инструмента Solution Adapter и позволяет настроить цикл управления при помощи инструментов Compensation Designer и SFRA. Высокая эффективность, низкий коэффициент гармонических искажений THD и интуитивно понятное программное обеспечение делают данное решение привлекательным для инженеров, занимающихся разработкой источников бесперебойного питания или инверторов для применения в сфере альтернативной энергетики.

Возможности:

  • Постоянное напряжение на входе 380 В, 110 В(RMS)/ 60 Гц или 220 В (RMS)/ 50 Гц на выходе
  • Максимальная эффективность 98%
  • Низкий коэффициент гармонических искажений (THD) <1% при линейной и <3% при нелинейной нагрузке
  • Простая адаптация программного обеспечения и настройка параметров в среде powerSUITE с использованием инструментов Solution Adapter, SFRA и Compensation Designer
  • Реализованы основные алгоритмы: резонансный контроллер, фазовая автоподстройка частоты для синхронизации в режиме DRID и активное демпфирование LCL резонанса с использованием адаптивного фильтра четвертого порядка

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This Verified Design provides the theory, component selection, simulation, PCB design, and measurement details for a low-side voltage-to-current (V-I) converter. The circuit delivers a well-regulated current to a floating load which could include actuators, sensors, motors, LEDs, and many other applications. The design uses the OPA735 small-signal op amp to control an NPN emitter-follower that sources current to the load. The current is accurately regulated by feeding back the voltage drop across a low-side current-sense resistor to the op amp. The rail-to-rail input/output topology of the OPA735 allows for good accuracy even at low currents because there is very little "dead-zone" in either the input or output stage. The auto-zero zero-drift technology in the OPA735 allows for great DC performance over temperature. See more TI Precision Designs

Возможности:

Converts Voltage to current: 0 to 5 V, 0 mA to 500 mA 1 % Error Single-supply solution with rail-to-rail input op amp Good compliance voltage to the both rails Design allows for a floating load Excellent DC performance and temperature drift using zero-drift OPA735 op amp This Verified Design Includes: Theory Component Selection TINA-TI Simulation Schematics and PCB Layout Verification and Measured Performance Modification Options

Возможность заказа
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данный протестированный проект подаёт регулируемый ток на заземлённую нагрузку, что может найти применение в исполнительных устройствах, датчиках, двигателях и др. В данном проекте использован двухэтапный подход к сопряжению источника тока с включением на верхней стороне с заземлённым входом. На первом этапе для преобразования заземлённого входа в сигнал с опорой на источнике используются ОУ и N-канальный MOSFET. На втором этапе сигнал с опорой на источнике управляет ОУ, который в свою очередь управляет затвором P-канального MOSFET для регулировки тока нагрузки. На обоих этапах проекта используется OPA2333 из-за низкого тока потребления, входа и выхода с размахом до шин питания, а также технологии чоппера с нулевым дрейфом. Во входном каскаде с размахом до шин питания участвуют напряжения, превышающие напряжения обеих шин питания, что исключает потери или «мёртвые зоны» при его использовании в качестве нагрузки с включением на низкой стороне на первом этапе или в качестве источника с включением на высокой стороне на втором этапе. Выход с размахом до шин питания обеспечивает успешное отключение активных устройств с низкими (почти нулевыми) токами. Архитектура нулевого дрейфа обеспечивает точное функционирование по постоянному току во всём температурном диапазоне.

Возможности:

  • Преобразует напряжение в ток: 0-2 В -> 0-100 мА
  • Ошибка менее 0,1 %
  • Решение с единственным напряжением питания и двухканальным ОУ со входом с размахом до шин питания
  • Размах напряжения близок к обеим шинам питания
  • В проекте создан источник тока, сопрягаемый с заземлённой нагрузкой
  • Прекрасные характеристики работы по постоянному току и температурного дрейфа благодаря использованию ОУ OPA2333 с нулевым дрейфом
  • Данный протестированный проект включает в себя теоретический материал, анализ подбора компонентов, симуляцию TINA-TI, схемы электрические принципиальные и трассировку печатной платы, результаты измерений, а также возможности модификации проекта

Возможность заказа
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This TI Reference Design provides the theory, component selection, and simulation of a single supply comparator required to use AC coupling to detect sine waves or square waves. Often this is needed due to differences in ground between two different modules. Whenever AC coupling is involved into single supply circuitry negative voltages become a concern. Excessive negative voltages on comparators can cause the comparator to trip erroneously or to stay stuck at unpredictable levels. Proper high pass filtering and DC offsetting are required for reliable operation. This design will show how to AC couple a wide range of input signal levels and frequencies into a high speed comparator to generate a robust and accurate clock signal. See more TI Precision Designs

Возможности:

AC Couples Pulses to eliminate Ground Potential Differences Comparator Outputs 0V to 5V Single-Supply Solution Input Frequency from 2kHz to 32MHz, 40% to 60% duty cycle Utilizes TLV3501 for fast response time Utilizes Offset and Filter for reliable Single Supply Operation This Precision Reference Design Includes Theory Component Selection TINA-TI Simulation Modification Options

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данный протестированный проект TI представляет собой фильтрующий инвертирующий аттенюатор на -40 dB. Данная схема выдаёт отфильтрованный, инвертированный и ослабленный сигнал, получаемый из несбалансированного входного сигнала и используемый для тестирования и измерений, а также для других применений в области генерирования формы сигнала. Для инвертирования, ослабления и фильтрации входного сигнала используется один малошумящий ОУ OPA1611. За счёт низкого уровня шумов и искажения сигнала OPA1611 обеспечивается получение точных и чистых выходных сигналов.

Возможности:

  • Отфильтрованный выходной сигнал на уровне -40 dB
  • Точность 0,1 dB
  • Выход с OPA1611 с низким уровнем шумов
  • Данный протестированный проект включает в себя теоретический материал, анализ подбора компонентов, симуляцию TINA-TI, схемы электрические принципиальные и трассировку печатной платы, результаты измерений, а также возможности модификации проекта

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Этот высокоточный проверенный дизайн от TI предоставляет теоретическую информацию, выбор компонентов, моделирование, полную схемотехнику печатной платы и расположение компонентов, спецификацию и результаты измерений для решения по измерению тока нагрузки в диапазоне 10 мкА … 100 мА. Соответствующий линейный выход от 10 мВ до 4,9 В позволяет осуществлять измерения от 5 В АЦП. Дизайн использует PGA281 в качестве инструментального усилителя с программируемым коэффициентом усиления и широким синфазного напряжения, для обеспечения более точного и универсального решения, чем традиционные операционные усилители.

 

Возможности:

  • Проверенное решение для измерения тока;
  • Диапазон измерения от 10 мкА до 100 мА с ошибкой измерения менее 0,05%;
  • Поддержка входного напряжнеия до ±12.5 В;
  • Выход 10 мВ… 4.9 В для измерения с помощью 5 В АЦП;
  • Используется инструментальный усилитель PGA281 с программируемым коэффициентом усиления.

Этот Проверенный дизайн включает в себя:

  • теоретическую информацию;
  • выбор компонентов;
  • моделирование TINA-TI;
  • схемы и компоновку печатной платы;
  • результаты измерений;
  • варианты модификации.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This Verified Design provides the theory, component selection, simulation, PCB design, and measurement details for a SPI controlled 36V power supply capable of sourcing 1A. It also includes an intergrated high-side current shunt accurate to 1% across multiple decades of current load. The output of the design is sourced by the DAC8871 which supports both unipolar and bipolar output ranges. As a result, this circuit can be easily modified to meet the needs of many different applications. See more TI Precision Designs

Возможности:

36V @ 1A Load SPI Controlled Output 0.08% Measured FSR Gain Error 8.2mV Measured Offset Error Current Monitor Output Variable Decades of Current Measurement This Verified Design Includes: Theory Component Selection TINA-TI Simulation Schematics and PCB Layout Verification and Measured Performance Modification Options

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Архитектура R-2R ЦАП имеет хорошие характеристики в части шумов и точности, но за счёт больших всплесков напряжения при смене кода. Данный проект преследует цель уменьшения всплесков напряжений, возникающих при особых изменениях кода в архитектуре R-2RЦАП. В данном проекте эти всплески уменьшаются, что делает возможным его применение в системах, чувствительных к всплескам напряжений (например, в генераторах формы сигналов).

Возможности:

  • 18-битный выход 0-5 В
  • Схема с R-2R ЦАП с уменьшением всплесков напряжений с помощью устройства хранения и выборки
  • Общая нескорректированная ошибка менее 0,15 % во всём диапазоне измерений
  • Интегральная нелинейность (INL) менее 2 наименьших значащих битов (LSB)

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Управление нагрузкой с низким сопротивлением с использованием прецизионного усилителя – важное требования во многих системах. Данной функции можно добиться с помощью силовых операционных усилителей, но цена подобного решения может быть непомерно высока. В данном прецизионном проекте от TIпоказывается, как можно добиться надёжного управления выходом с помощью прецизионного усилителя и простого бюджетного дискретного биполярного транзистора.

Данный базовый проект имеет характер аппаратного решения.

 

Возможности:

  • Увеличение выходного тока управления до 200 мА
  • Прецизионное управление напряжением на низкоимпедансной нагрузке
  • Бюджетная реализация

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This TI Verified Design implements a 16-bit, differential 4-channel multiplexed data acquisition system at 400KSPS throughput for high voltage differential input of ±20 V (40 Vpk-pk) industrial applications. The circuit is realized with a 16-bit successive-approximation-resistor (SAR) analog-to-digital converter (ADC), a precision high voltage signal conditioning front end, and a 4-channel differential multiplexer (MUX). The design details the process for optimizing the precision high voltage front end drive circuit using the OPA192 and OPA140 to achieve excellent dynamic performance with the ADS8864.

Возможности:

4-Channel, High-Voltage (±20 V), Multiplexed, Data Acquisition System 400 KSPS (100KSPS/Channel) Sampling Rate ±1LSB INL 16 Bit, Full Scale, Channel-to-Channel Settling 14.2 Bits ENOB

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы