forward

Генераторы сигналов

Описание:
The PMP10555 reference design provides all the power supply rails necessary to power Xilinx® Ultrascale® 16nm family of FPGAs/SoCs in a mobile radio basestation application. This design uses a PMBus compatible 20A integrated FET buck converter for the core and two multi-output buck regulator ICs to provide the remaining supplies necessary rails to power the FPGA. It also features two LM3880's for flexible power up and power down sequencing. This design uses a 12V input.

Возможности:

•Provides all the power supply rails needed for a Xilinx® Ultrascale® Series FPGA for a mobile radio basestation •Design optimized to support a 12V input •PMBUS interface with output voltage and current reporting for the core voltage •On board power up and power down sequencing •Voltage margining at the core voltage Provides all the power supply rails needed for a Xilinx® Ultrascale® Series FPGA for a mobile radio basestation Design optimized to support a 12V input PMBUS interface with output voltage and current reporting for the core voltage On board power up and power down sequencing Voltage margining at the core voltage

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
PMP11064 is a high-efficiency AC/DC power supply reference design with universal AC input and 20V/20A output. Interleaved transition mode PFC and LLC series resonant converter is applied for 20V/20A main power. A PSR Flyback with MOSFET integrated controller is applied as the auxiliary supply. 91.2% efficiency is achieved at low line and full load. 93.1% efficiency is achieved at high line and full load.

Возможности:

400W PSU with interleaved transition mode PFC and LLC-SRC 91.2% efficiency at 120VAC/60Hz and full load 93.1% efficiency at 230VAC/50Hz and full load 100mm x 200mm board dimension Test report is available Over 20mS hold up time

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
PMP11282 is ahigh-efficiency AC/DC power supply reference design with universal AC input and 24V/17A output. Interleaved transition mode PFC and LLC series resonant converter is applied for 24V/17A main power. A PSR Flyback with MOSFET integrated controller is applied as the auxiliary supply. 91.98% efficiency is achieved at low line and full load. 94.61% efficiency is achieved at high line and full load.

Возможности:

410W PSU with interleaved transition mode PFC and LLC-SRC 91.98% efficiency at 120VAC/60Hz and full load 94.61% efficiency at 230VAC/50Hz and full load 125mm x 225mm board dimension Test report is available Conduction EMI test results included

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The PMP20172 reference design provides up to 36W on two USB Type-C outputs. Input is a 17VDC bus. The two outputs implement port power management. If only one port is in use, it is allocated the full 36W. If both ports are in use, power is split into 18W on each port. Output voltages of 5V, 9V, or 15V are supported.
Возможности:

Very high efficiency, over 98% with 15V output Intelligent power sharing Compact design, 38mm x 38mm (1.5" x 1.5") Low profile, 5mm (0.2")

Документация:
  • Схемотехника
  • BOM
Описание:
The electrical performance of data converters depends on the cleanliness of their supply voltages. Linear regulators (LDOs) are commonly used but have low efficiency and high power loss, which is unsuitable for portable applications. Using a switch mode power supply (SMPS) instead, such as the TPS62231 and TPS62237, is a cost-effective and efficient power supply solution. Such a solution does not degrade the performance of the 12-bit ADS540x family of analog to digital converters (ADCs) and does not waste excessive power. The test report shows the Signal to Noise Ratio (SNR) and Spurious-Free Dynamic Range (SFDR) comparisons between the two power supplies, which demonstrate the same performance.

Возможности:

Efficiency increase from 47% to 83% Input current reduced from 620 mA to 350 mA No linear regulators (LDOs) required to cleanly power ADC 12-bit performance maintained Smaller DC/DC solution size than LDOs Supports 5-V input

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
Using the THS3091 high voltage, low distortion current-feedback op amp, this reference design showcases the technique and the benefits of configuring multiple op-ampsin a load sharing configuration when driving high voltage signals into heavy loads. Supported by a full scale application report, the design can be easily adjusted for a given application.

Возможности:

15V supply voltage Up to 24VPP output swing Third-Harmonic Distortion of 32dBc when driving a 20VPP, 70MHz sine wave into a 100Ω load (double-terminated 50Ω cable) Second-Harmonic Distortion of 38dBc when driving a 20VPP, 70MHz sine wave into a 100Ω load (double-terminated 50Ω cable) High Current Drive Capability (up to 400mA with two THS3091 op amps) This reference design has been lab tested and is supported with design files and a design guide

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
Reference Design for a Low Power Fully Differential Programmable Gain Amplifier using the TI OPA2683 Low Power Dual Current Feedback Amplifier. This design guide reviews some of the design challenges necessary to create such a circuit. The design guide reviews the results and provides some recommendations for using/designing a Low Power FDA PGA.

Возможности:

Low Power Fully Differential Amplifier Low Power Programmable Gain Amplifier Wide Bandwidth Relative to High Gain +/-5V supply voltage Gains of 2, 21, 50, and 70 V/V This reference design has been lab tested and is supported with design files and a design guide

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
Using the LMH6629 and OPA684 op amps, this reference design deals with the difficulties and limitations of developing very high gain, multistage amplifier circuits. Supported by a full scale application report including theory, simulations, board design and evaluation, this design can be easily adjusted for a given application.

Возможности:

High Voltage Gain - up to 120,000 V/V High Bandwidth - Flat Band 100 kHz - 4 MHz @ 120,000 V/V Low Supply Operation (+/-2.5 V) Low Component Count This reference design has been lab tested and is supported with design files and an application report

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Тестирование
Описание:
This reference design is a guide to the schematics and layout for the system designer using a GSPS ADC in their system. Use this reference design along with the datasheet — the datasheet is always the final authority. Also, the ADC1xDxxxx(RF)RB Reference Board provides a useful reference design. All design source files for the Reference Board as well as the CAD/CAE symbols for the ADC are available on the product web page or TI-Designs for download. For the purpose of this document, ADC or GSPS ADC refers to the ADC12D1800RF, ADC12D1600RF, ADC12D1000RF, ADC12D800RF, ADC12D500RF, ADC12D1800, ADC12D1600, ADC12D1000, ADC10D1500, ADC10D1000, ADC12D1600QML, and ADC10D1000QML.

Возможности:

Analog Input, clock input and Power design issues are discussed Layout concerns on synchronisation of multiple devices Understand the key care abouts of GSPS ADC schematic and layout design Examples are provided in the form of the design layout files

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TSW308x is an example design of a wideband digital to RF transmit solution capable of generating 600 MHz of contiguous RF spectrum. The system provides a reference on how to use the DAC34x8x, TRF3705 IQ modulator and LMK0480x to achieve this. This reference EVM coupled with a pattern generator such as the TSW1400EVM can be used to arbitrarily generate narrow band and wideband signals at RF. Examples of configurations to generate standards compliant WCDMA test signals are provided.

Возможности:

Complete Digital to RF transmit solution Up to 600MHz of contiguous signal bandwidth RF signal synthesis from 300MHz to 4GHz On board RF Amp and Attenuator Easy evaluation platform with TSW1400 and HSDC Pro

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This design shows how to use an active interface with the current sink output of the DAC5682Z - typical applications for this include front ends for arbitrary waveform generators. The EVM includes the DAC5682Z for digital-to-analog conversion, an OPA695 to demonstrate an active interface implementation using a wide bandwidth operational amplifier and a THS3091 and THS3095 to showcase an operational amplifier with large voltage swing. Also included on board are a CDCM7005, VCXO and Reference for clock generation, and linear regulators for voltage regulation. Communication to the EVM is accomplished via a USB interface and GUI software.

Возможности:

Example of a high performance arbitrary waveform generator front end Wideband signal generation using DAC5682z Provide 1 wideband high performance output capable of driving 50 ohm loads using OPA695 Provide a high voltage output using the THS3095 with a maximum of 30Vpp Easy evaluation platform using TSW1400 and HSDC Pro pattern generator software

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This reference design discusses the use of the TSW3085EVM with the TSW3100 pattern generator to test adjacent channel power ratio (ACPR) and error vector magnitude (EVM) measurements of LTE baseband signals. By using the TSW3100 LTE GUI, patterns are loaded into the TSW3085EVM which is comprised of the DAC3482, TRF3705, and LMK04806.

Возможности:

Hardware reference design and Demonstration platform for a complete digital to RF transmitter A Process and setup to test performance metrics for modulated signals such as Error vector Magnitude (%EVM) and Adjacent Channel Power Ratio (ACPR) are provided Results are tabulated for external clocking of the DAC and also for using the internal PLL of the DAC An easy to use evaluation platform to make standards compliant measurements

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The analog interface circuits in this reference design are often used between current-source based digital-to analog converters (DAC) and quadrature modulators. While the DAC348x is used as an example of a TI high-speed DAC, the circuits can be applied to other current-source based converters with slight modifications. The DAC348x and TRF3705 analog interface are populated by default on the TSW308xEVMs. Both the DAC348x and TRF3705 are designed with the same DC bias and AC swing specification to provide a seamless interface. Other circuit topologies are described to account for other DC bias and AC swing specifications. By accounting the correct DC bias and proper AC swing, system designers can apply these circuits based on their application needs in order to achieve optimal performance.

Возможности:

A breakdown of the interface on the TSW308x is explained to show the direct connection between the DAC3484 and TRF3705 General Design equations of current source DACs with IQ modulators are provided and explained TINA spice models are provided for different interface networks for DC, AC, and filtered interfaces to meet customer needs

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
JESD204B links are the latest trend in data-converter digital interfaces. These links take advantage of high-speed serial-digital technology to offer many compelling benefits including improved channel densities. This reference design addresses one of the challenges of adopting the new interface: understanding and designing the link latency. An example achieves deterministic latency and determines the link latency of a system containing the Texas Instruments LM97937 ADC and Xilinx Kintex 7 FPGA.

Возможности:

Guarantee deterministic latency across the JESD204B link Understand the tradeoff between link latency and tolerance to link delay variation Use a formulaic and procedure-based approach to design the link latency Implement a JESD204B link using Texas Instruments' ADC16DX370 or LM97937 ADC and a Xilinx Kintex 7 FPGA

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Это решение демонстрирует модификации платы, требуемые для приложений с поддержкой высокой пропускной способности и высокой частоты, использующий текущий источник ЦАП DAC38J84 с модулятором TRF3704. TRF3704 – это модулятор 6 ГГц, поддерживающий широкие диапазоны модуляций. DAC38J84 – это конвертер 2,5 Гвыборок/с, поддерживающий базовый диапазон 600 MГц. Комбинация облегчает работу на частотах и с пропускной способностью, которые ранее были недостижимы для высокопроизводительных систем связи.

Возможности:

  • Поддержка полосы пропускания 600 МГц, соответствующей полосы пропускания радиочастотного диапазона 1,2 ГГц;
  • Работа до 6 ГГц с хорошим коэффициентом усиления и линейностью характеристики;
  • Обеспечивает правильное преобразование сетевого интерфейса ЦАП для модулятора;
  • Обеспечивает резервирование для LPF между ЦАП и модулятором;
  • Вносит изменения для обеспечения плоской частотной характеристики ББ для приложений с высокой пропускной способностью;
  • TSW38J84 - это типовое решение с графическим интерфейсом, которое можно купить; любые изменения могут быть простестированы на этой отладочной плате.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Применение методов выравнивания – это эффективный способ компенсирования потерь в канале передачи по последовательному интерфейсу JESD204B в преобразователях данных. В данном базовом проекте использован ADC16DX370, сдвоенный 16-битный аналого-цифровой преобразователь (АЦП) на 370 MSPS, в котором используется метод выравнивания с ослаблением для подготовки последовательных данных для передачи со скоростью 7,4 Гбит/с. У пользователя существует возможность оптимизировать ослабление (DEM) и размах выходного напряжения (VOD) выходного драйвера, чтобы эти параметры канала находились в обратно пропорциональной зависимости. Эксперименты показывают чистый приём сигнала на расстоянии 20 дюймов с использованием материала FR-4.

Возможности:

  • Позволяет добиться высокоточной работы последовательного интерфейса JESD204B с учётом использования недорогих материалов печатной платы
  • Дает возможность прийти к пониманию ограничений, которые накладывают каналы с потерями, и освоить методы выравнивания для снятия этих ограничений
  • Использовать выверенный подход к оптимизации параметров выравнивания ADC16DX370
  • Базовый проект протестирован и включает в себя отладочный модуль, конфигурационное программное обеспечение и руководство пользователя

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Low cost, high performance clocking solution for GSPS data converters. This reference design discusses the use of a TRF3765, a low noise frequency synthesizer, generating the sampling clock for a 4 GSPS analog-to-digital converter (ADC12J4000). Experiments demonstrate data sheet comparable SNR and SFDR performance.

Возможности:

Frequency ranges from 300MHz to 4.8GHz Low noise VCO ~ 133dBc/Hz Low jitter: 0.35ps This reference design is tested and includes an evaluation board, configuration software and User's Guide

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В базовом проекте TIDA-00368 приводится базовое решение сопряжения датчиков Холла с токовыми выходами и токовых трансформаторов с дифференциальными АЦП (как отдельными, так и интегрированными в МК). Схема обработки дифференциального сигнала предназначена для измерения тока двигателя с точностью ±0,5% в температурном диапазоне от -25°C до +75°C. Выходное синфазное напряжение дифференциального усилителя может быть выбрано из двух значений: 1,25 В или 2,5 В.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Интегрированный датчик Холла с токовым выходом для измерения номинальных токов до 25 А (среднеквадратичное значение)
  • Точность измерения тока 0,5%
  • Базовое решение сопряжения токового трансформатора и датчика Холла с токовым выходом с псевдодифференциальным АЦП / МК
  • Выбираемое выходное синфазное напряжение дифференциального усилителя
  • Возможность отладки с картой управления F2837x из семейства Delfino
  • Возможность отладки с внешним АЦП (ADS8354) для сопряжения с контроллером двигателя

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

TIDA-00374 – референс-дизайн, использующий наномощный таймер Texas Instruments, ультрамалопотребляющую беспроводную микроконтроллерную платформу SimpleLink™ и технологию зондирования влажности для демонстрации сверхнизкого потребления при использовании определенной скважности в работе датчиков конечных узлов. Использование этих технологий ведет к экстремально долгой длительности жизни батарей: более 10 лет при использовании стандартной литиевой дисковой батареи CR2032. TI дизайн включает в себя технологии проектирования систем, детальные результаты тестов, а также другую необходимую информацию по проекту.

Возможности:

Возможности:

  • Использование наномощного системного таймера для периодического с определенной скважностью получения результатов измерений, что позволяет использовать стандартные литиевые батареи более 10 лет
  • Настраиваемый интервал пробуждения системы
  • Экстремально низкий остаточный ток (183 nA в течение 59.97 sec.)
  • Ультранизкий ток в открытом состоянии благодаря низкой активности процессора и малым токам радиопередачи (4.04 mA в течение 30 ms)
  • Точность измерений относительной влажности ±2%
  • Точность измерения температуры ±0.2°C

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

TIDA-00376 использует промышленный пъезоизлучатель Texas Instruments, драйвер светодиодной вспышки и микроконтроллер с ультранизким потреблением энергии для демонстрации реализации звуковой и визуальной подсистем оповещения, предназначенной в первую очередь для оповещения о возгорании оборудования. Решение демонстрирует несколько сигналов предупреждений разного тона и частоты через один пъезоэлектрический преобразователь, а также низкий входной ток при высоком выходном сигнале светодиодного стробоскопа. 

 

Возможности:

  • Соответствует требованиям стандарта NFPA 72 для кодов звуковой и визуальной системы оповещения;
  • 86,5 дБ @ 3 м (520 Гц меандр);
  • 80,5 дБ @ 3 м (2,84 кГц синусоида);
  • 77,5 дБ @ 3 м (предварительно записанная речь);
  • Потребляемая мощность 1,44 Вт (звуковое и визуальное уведомление).

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Базовый проект TSW38J84 EVM представляет собой платформу для демонстрации решения двухканального передатчика с интегрированным резонатором. В данном базовом проекте используется устройство 2.5 GSPS DAC38J84 с высококлассными модуляторами: TRF3722 (с интегрированными PLL/ VCO) и TRF3705. TRF3722 и TRF3705 можно объединить для создания двухканального решения, в котором TRF3722 будет выступать в роли локального резонатора (LO) для обоих модуляторов. Интерфейс связи между DAC38J84 и модуляторами, а также методы измерения характеристик совместной работы ЦАП и модуляторов могут варьироваться. Приведённые результаты измерений включают в себя измерения полосы пропускания, выходной точки пересечения третьего порядка, искажения гармоник и подавления частот за пределами полосы пропускания.

Возможности:

  • Полноценное решение двухканальной передачи «биты-РЧ» и использованием интерфейса JESD204B
  • Платформа для тестирования 2.5 GSPS DAC38J84 с двумя высококлассными модуляторами
  • Выходная частота TRF3722 и TRF3705 достигает 4 ГГц
  • Решение с поддержкой полосы пропускания до 1 ГГц
  • Решение двухканальной передачи для современных систем связи, военного назначения и контрольно-измерительных приборов

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Широкополосные радиочастотные приемники позволяют значительно расширить возможности радиоаппаратуры. Широкая полоса пропускания позволяет гибко настраивать каналы без внесения изменений в аппаратную часть, а так же принимать несколько каналов на разных частотах одновременно.

Данное типовое решение – широкополосный радиочастотный приемник с АЦП с частотой дискретизации 4 Гвыб./с, дифференциальным усилителем с частотой пропускания от 0 до 8 ГГц. Данный дифференциальный усилитель позволяет работать с низкочастотным сигналом, вплоть до постоянного тока, что невозможно при использовании согласующего трансформатора.

 

Возможности:

  • Типовое решение с полосой пропускания 2 ГГц
  • Поддерживает работу с постоянным током
  • Поддерживает несимметричный и дифференциальный вход
  • Решение включает в себя полноценную систему тактирования и питания

Документация:
  • Схемотехника
  • BOM
Описание:

В проекте системного уровня показано, как можно синхронизировать друг с другом два отладочных модуля (EVM) с помощью платформы VC707 от Xilinx. В документации данного проекта описываются необходимые аппаратные изменения и конфигурации устройств, включая схему тактирования. Для каждого EVM приводятся примеры файлов конфигурации. Описана прошивка FPGA, а также приведены соответствующие параметры конфигурации IP-блока от Xilinx. Продемонстрированы и проанализированы данные, снятые с актуального аппаратного обеспечения, согласно которым достигнута синхронизация в пределах 50 пс без использования особых кабелей или откалиброванных задержек распространения сигнала.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Демонстрация типовой радиолокационной подсистемы с фазированными решётками с синхронизацией АЦП с частотами выборки более 1 GSPS с интерфейсом JESD204B
  • Детально описывается применение тактового решения LMK04828
  • По результатам тестов достигнута синхронизация в пределах 50 пс без использования особых кабелей или откалиброванных задержек распространения сигнала
  • Описывается разработка прошивки Xilinx для получения клиентами полного понимания требований
  • Данная подсистема протестирована и включает в себя примеры файлов конфигурации

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The ADC12D1600RFRB reference design provides a platform to demonstrate a high speed digitizer application which incorporates clocking, power management, and signal processing. The reference design utilizes the 1.6 GSPS ADC12D1600RF device, onboard FPGA Xilinx Virtex 4, and high performance clock synthesizer LMX2531 to meet the system requirements of a 9 bit ENOB high speed digitizer.

Возможности:

2 Channels of GSPS analog-to-digital conversion Greater than 9 bits ENOB over wide input frequency range Protoype for low cost dual channel high speed digitizer for test and measurement systems

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

TIDA-00484 – референс дизайн на основе системного таймера со сверхнизким энергопотреблением, повышающего преобразователя, суб-1 ГГц беспроводного микроконтроллера SimpleLink со сверхнизким энергопотреблением и датчиком влажности. Дизайн демонстрирует способ высокоэффективных измерений, обеспечивающих чрезвычайно долгую работу от батарейки. Дизайн включает в себя материалы по проектированию системы, подробные результаты испытаний и дополнительную информацию для быстрого создания готового решения. 

Возможности:

  • Системный таймер со сверхнизким энергопотреблением, обеспечивающий работу устройства более десяти лет от батарейки CR2032;
  • Программируемый интервал пробуждения устройства;
  • Чрезвычайно низкий ток в закрытом состоянии ключа (270 нА в течении 59,97 сек.);
  • Ультранизкий ток в открытом состоянии ключа при низкой активности процессора и радиопередатчика (3,376 мА в течении 30 мс);
  • Точность измерения относительной влажности ±2%;
  • Точность измерения температуры ±0,2 °C.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TIDA-00493 TI design is a fixed gain amplifier stage for measuring low amplitude voltage and current inputs accurately over a wide dynamic range using SAR ADC for power measurement applications. Low-amplitude AC voltage from voltage dividers, current transformers or split core current sensors with a 333-mV output can be accurately measured.

Возможности:

Op-Amp Based Fixed Gain Amplifier Stage for Voltage and Current Inputs With Output Compatible to ADS8688 Input Range of ±2.56, ±5.12, and ±10.24 V. Configurations Provided: Voltage Input With Resistor Divider > 1-MΩ Impedance (No External PT Required) 333-mV AC Voltage Output Type Current Sensor Interface CT Secondary Input With Burden Resistor: Single-Ended & Differential Onboard Programmable Reference Provided for Single-Ended Measurement Applications.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

TIDA-00517 представляет собой полноценный проект управления обыкновенным вентилятором с использованием минимального количества компонентов. В состав данного проекта входит температурный выключатель TMP302, который детектирует перегрев в персональной электронике, промышленных ПК, распределителях питания и других приложениях, в которых для управления температурой используются вентиляторы. Данный простой проект можно модифицировать для вентиляторов с другими напряжениями, благодаря чему он подходит для широкого ряда применений.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Один температурный выключатель для активации вентилятора
  • Гибкий дизайн, который может работать со многими напряжениями вентиляторов
  • Малое количество используемых компонентов и низкая стоимость

Возможность заказа
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This board allows the LMH5401 to be used as a low gain amplifier or as an attenuator.

Возможности:

DC coupled Minumum gain of 0.5V/V Split Supply voltage 6 GHz Bandwidth

Документация:
  • Схемотехника
  • BOM
Описание:

Данный проект способен точно измерять ток в диапазоне до 30 А на шине синфазного напряжения в диапазоне до 36 В при температуре в диапазоне от -40°C до +85°C. Проект способен измерять ток в диапазоне от 0 А до 30 А относительно земли или в диапазоне от -30 А до 0 А при опорном напряжении 16 В. В проекте суммируются выходы двух INA250A2 и генерируется выходное напряжение относительно земли. INA250 представляет собой семейство токоизмерительных усилителей с выходом по напряжению, в которые интегрирован внутренний шунтирующий резистор для высокоточных измерений тока.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Компактная плата с хорошими тепловыми свойствами
  • Непрерывное измерение тока в диапазоне до 30 А с использованием параллельно включённых интегрированных шунтирующих токоизмерительных усилителей
  • Возможность конфигурирования под измерение только положительного, только отрицательного или двунаправленного тока
  • Данный проект измерительной схемы был протестирован и включает в себя документацию, тестовые данные и файлы печатной платы

Возможность заказа
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
Описание:
This design is a 9.8-GHz wideband, low-phase noise, integrated continuous wave (CW) RF signal generator with versatile spur reduction technique. The output level can be programmed from -32 dBm to 14.5 dBm in 0.5-dB steps. This signal generator can be used as local oscillator for applications, such as analog and vector signal generator, and can also be used as a clock generator for RF ADCs. The TIDA-00626 can be controlled from any PC via the TI USB2ANY interface and also using the microcontroller MSP430F5529 launch pad.
Возможности:

Integrated wideband frequency synthesizer with output range of 0.02 GHzto 9.8 GHz Excellent phase-noise performance; synthesizer phase noise at 6 GHz, -110 dBc/Hzat 100-KHz offset, -132 dBc/Hzat 1-MHz offset Low-noise synthesizer, in-band spurs (-75 dBc) Programmable output level 14.5 dBm to -32 dBm, 0.5-dB steps Versatile boundary spurs reduction using LMK61E2

Документация:
  • Схемотехника
  • BOM
Описание:
A wideband single-ended to differential conversion reference design in both DC- and AC- coupled applications is presented. The design evaluates the performance of the LMH5401 and LMH6401 cascade and offers insight into the design.

Возможности:

4.5GHz bandwidth with 30dB maximum total voltage gain Digitally-controlled gain range of 32dB in 1dB steps 50-Ω Input DC- or AC-coupled single-ended to differential conversion Output IP3 at RL = 200Ω: 40dBm at 500MHz 33dBm at 1GHz Output common-mode control capability: VMID ±0.5V Compact design ideal for portable application with PD = 645mW

Документация:
  • Схемотехника
  • BOM
Описание:
This board cascades two LMH5401 or LMH3401 amplifiers for more gain or more DC common mode shift.

Возможности:

DC coupled Two LMH5401 (0r 3401) amplifiers Independent supplies for each amplifier Up to 8 GHZ Bandwidth Gain to 20dB or higher Single or split supply

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Недорогой и гибкий инспектор напряжения, используемый в качестве опорного напряжения для проверки состояния батарей. Решение может быть также использовано для контроля напряжения шин питания в приложениях, требующих точного питания нескольких шин.

Источники опорного напряжения ультранизкой мощности от TI снижают общее энергопотребление системы при сохранении невысокой стоимости BOM.

Тестирование и отображение напряжения батареи служит примером того, насколько легко это может быть выполнено и реализовано в аналогичных приложениях.

Возможности:

  • Шунтирующий регулятор ATL431 обеспечивает регулирование напряжения с минимальным током потребления (60 мкА);
  • Повышающий преобразователь TLV61225 позволяет питать схему от батареи АА (вход от 0,8 В до 3,3 В);
  • Подстроечные резисторы позволяют настраивать несколько шин для контроля;
  • Низкая стоимость разработки супервизора напряжения;
  • Плата помещается на обратную сторону держателя для одной батареи АА;
  • Не требует прошивки и программного обеспечения.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
Описание:
In TIDA-00684 reference design a quad-channel TSW3080 evaluation module (EVM) is developed to shows how to use an active amplifier interface with the DAC38J84 to demonstrate an arbitrary-waveform-generator frontend. The DAC38J84 provides four DAC channels with 16 bits of resolution with a maximum update rate of 2.5 GSPS. The THS3217 provides a wideband differential-to-single-ended output. The THS3095 provides a high dynamic range output of up to 26 VP-P. The LMH5401 provides a very wideband differential output. All of these paths provide a DC-coupled interface with the ability to drive 50 Ω at a high-performance level. The design also includes a reference transformer path for comparison purposes.
Возможности:

Wideband (500 MHz), DC-coupled active interface, capable of 5 Vp-p signal swing 50 MHz passband channel capable of 26 Vp-p signal swing Wideband (1.0 GHz), DC-coupled signal path All channels optimized for driving 50 ohms impedance loads Available onboard clocking with an option for external clocking

Документация:
  • Схемотехника
  • BOM
Описание:

Разработка представляет собой часть аналогового внешнего интерфейса осциллографа для входной нагрузки 50 Ом. Разработчики могут легко использовать эту платформу оценки для обработки входных сигналов постоянного напряжения до 2 ГГц в частотной и временной области применения.

Возможности:

  • Вход 50 Ом, аналоговый внешний интерфейс с входной пропускной способностью сигнала до 2 ГГц;
  • Система ENOB от 6 до 8 бит достигается с этими цепочками сигналов;
  • Поддерживается максимальный входной сигнал ± 3 В, с возможностью выбора настроек входа переменного или постоянного напряжения;
  • Функция коррекции смещения постоянного напряжения доступна в режиме ввода постоянного напряжения;
  • Коррекция смещения постоянного питания в режиме поддержки постоянного входного напряжения;
  • Три регулируемые амплитуды входного напряжения при условии интерфейсного П-аттенюатора: 1:1, 2:1 и 5:1;
  • Низкий уровень шума, высокопроизводительный дифференциальный усилитель (LMH5401) используется для единого дифференциального преобразования;
  • Высокопроизводительный усилитель с цифровым управлением и переменным коэффициентом усиления (LMH6401) программируется от 26 дБ до -6дБ с шагом 1 дБ для поддержания полного ввода в АЦП 12-бит ADC12J4000, работающий на 4GSPS для выборки входных сигналов;
  • Решение поддерживает напряжение +5 В от адаптера питания или +12 В через внутренний разъем FCM.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Базовый дизайн TIDA-00835 позволяет производить точное измерение тока и напряжения с использованием биполярной конфигурации входа посредством четырёхканального 24-битного дельта-сигма АЦП с одновременными выборками и дифференциальным входом в широком динамическом диапазоне. АЦП настроен так, чтобы измерять биполярный вход ±2,5 В. Входы отмасштабированы до диапазона измерения АЦП ± 2,5 В с использованием усилителя с постоянным коэффициентом усиления. Аналоговое аппаратное средство объединяет два АЦП с помощью внешнего тактового сигнала для увеличения входных каналов до восьми, выборка по которым происходит одновременно. С увеличением количества измерительных каналов в модуле уменьшается общая стоимость системы.

 

Возможности:

  • Точный сбор информации в широком входном диапазоне с помощью четырёхканального 24-битного дельта-сигма АЦП с одновременными выборками
  • Увеличение количества каналов за счёт объединения нескольких устройств и одновременная выборка путём синхронизации с общим буферным тактовым сигналом
  • Высококачественное измерение тока с помощью трансформатора тока или катушки Роговского с аппаратным интегратором
  • Высококачественное измерение напряжения с использованием делителя потенциала без/с изолирующим усилителем (с базовой или увеличенной изоляцией)

Возможность заказа
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TIDA-00885 design utilizes the LMX2592 a low-noise, wideband RF PLL with integrated VCO that can produce an output frequency range from 20 MHz to 9.8 GHz. The LMX2592 has excellent performance, integrated phase noise of 49fs for 6GHz output making it an ideal low noise source. There are two options to power the LMX2592 frequency synthesizer, the TPS62150 and LM43601 buck converters, two commonly used footprints. The LM43601 is pin-to pin-compatible with LM46000, LM46001, LM46002, LM43600, LM43602, and LM43603. The TPS62150 DC-DC regulator is pin-to-pin compatible with TPS6213x, TPS6214x devices.
Возможности:

Output Frequency Range from 20 to 9800MHz Input Clock Frequency from 5 MHz to 1400MHz Industry Leading Phase Noise Performance Up to 95% efficiency to step down the voltage from 5V to 3.3V using on-board DC-DC Regulator On-board DC-DC regulators are footprint compatible with several other regulators

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TIDA-00886 consists of the LMX2571, high-performance, wideband PLLatinum™ low-power RF synthesizer, powered by a single cell battery usingTPS63050 a DC-DC buck-boost converter. The TIDA-00886 shows that the DC-DC buck-boost converter has a small to negligible effect on the phase noise performance of the LMX2571. The LMX2571 is very popular in 2-way radio applications as well as handheld test and measurement equipment. Although this is a low current consumption device, 39-mA in Synthesizer mode (Internal VCO) and 9mA in PLL mode (External VCO), efficiency is critical for battery operated applications.
Возможности:

3.3 Vdc output from the buck-boost to power LMX2571 from a battery 2.5V to 5.5V input voltage range Any frequency from 10MHz to 1344MHz Efficiency >90% in boost mode and >95 % in Buck Mode

Документация:
  • Схемотехника
  • BOM
Описание:

Базовый проект TIDA-00905 представляет собой базовое точное высоколинейное и гальванически развязанное решение для измерения тока в трёхфазных инверторах с помощью индукционных магнитных датчиков тока с замкнутым контуром. Они состоят из магнитного ядра с компенсационной обмоткой, сопряжённого с МС драйвера со встроенным индукционным датчиком. В проекте предусмотрен псевдодифференциальный выход с возможностью подключения к АЦП на 3,3 В или 5 В. Аппаратная схема детектирования перегрузки и короткого замыкания на землю обеспечивает защиту переключателей питания от перегрузки.

Возможности:

  • Разработан для точного измерения токов до 50 А (среднеквадратическое номинальное значение) и 150 А (пиковое значение) в трёхфазных инверторах
  • Измерение тока в замкнутом контуре с использованием магнитного модуля и индукционного датчика (DRV421) с полосой пропускания 200 кГц для обеспечения малой задержки измерения тока
  • Откалиброванная погрешность измерения тока ± 1% (типовое значение) в температурном диапазоне от -25 до 85 °C
  • Аппаратное детектирование перегрузки и короткого замыкания на землю обеспечивает оперативную защиту переключателей питания

Возможность заказа
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-00976 TI Design is a high-speed current-to-voltage circuit. This design is optimized for current-sense applications that require high-speed current measurements in the positive supply rail for voltages from 5 to 30 V. This design will reduce the common-mode voltage from 30 V and produce an output voltage centered at 2.5 V for sampling with an analog-to-digital converter (ADC). The output common mode can be easily changed by using different precision references.
Возможности:

Bandwidth > 15 MHz Convert Current-to-Voltage High-Side Voltage Range from 5 to 30 V Flexible Output Common-Mode Voltage

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
To further increase the range, data rate, and reliability of modern mobile communications systems, system designers continue to place more emphasis on multiple-antenna transmitter systems to achieve combinations of spatial diversity and spatial multiplexing. Such implementations can further compensate for path loss and the multipath effect of transmission mediums. These implementations can also potentially increase range and data rate and improve reliability. Multiple-antenna systems with beamforming techniques also allows for better focus of transmitter energy and the system can potentially reduce the size of an antenna while increasing the transmitter range. More mobile communications systems and radar systems are starting to adopt multiple-antenna transmitters in their designs. For such multiple-antenna transmitter implementations, each individual transmitter requires digital-to-analog converters (DACs) for the digital bits to RF transmission. Multiple transmitters and the associated antenna must also be synchronized in time. The design may utilize JESD204B subclass 1 type DAC3xJ8x, which has the capability to achieve multiple DAC3xJ8x device synchronization. The DAC3xJ8x is a high-speed 16-bit DAC with up to 2.8 GSPS of sample rate. All of the capabilities of DAC3xJ8x simplify device synchronization and facilitate the design of a multiple-antenna transmitter system.

Возможности:

High-Speed Data Transfer High Sample Rate Digital-to-Analog Conversion JESD204B Subclass 1 Support Multi-Device Synchronization Synchronized Clock Distribution

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Many products are now becoming connected through the Internet of Things (IoT), including test equipment such as digital multimeters (DMM). Enabled by Texas Instruments’ SimpleLink™ ultra-low power wireless microcontroller (MCU) platform, the TIDA-01012 reference design demonstrates a connected, 4½ Digit, 100kHz true RMS, DMM with Bluetooth® low energy connectivity, NFC Bluetooth pairing, and an Automatic Wake-Up feature enabled by TI’s CapTIvate™ technology.
Возможности:

4 1/2 digit, 50K count resolution Wireless MCU enabling bluetooth low energy (BLE) for IoT wireless Automatic wake-up enabled by CapTIvate capacitive touch technology Low power design and power management systems BLE mobile app pairing enabled by NFC dynamic interface Firmware-based true RMS measurements

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
The TIDA-01015 is a clocking solution reference design for high speed direct RF sampling GSPS ADCs. This design showcases the significance of the sampling clock to achieve high SNR for 2nd Nyquist zone input signal frequencies. ADC12J4000 is a 12-bit, 4-GSPS RF sampling ADC with 3-dB input bandwidth of 3.2 GHz capable of capturing signals up to 4 GHz. This design highlights a clocking solution for the ADC12J4000 using TRF3765, to achieve high SNR performance at high input frequencies used in applications such as digital storage oscilloscopes (DSO) and wireless testers.
Возможности:

12-bit, 4-GSPS RF sampling ADC clocking solution Up to 4-GHz input signal capture capability JESD204B compliant low-phase noise clocking solution for RF sampling ADC

Документация:
  • Схемотехника
  • BOM
Описание:
TIDA-01016 is a clocking solution for high dynamic range high speed ADC. RF input signals are directly captured using the RF sampling approach by high speed ADC. TheADC32RF45 is a dual- channel, 14-bit, 3-GSPS RF sampling ADC. The 3-dB input bandwidth is 3.2 GHz, and it captures signals up to 4 GHz. This design showcases the clocking solution using the LMX2582, to achieve the best SNR performance of ADC32RF45 at higher input frequencies used in microwave backhaul applications.
Возможности:

3 GHz low-phase noise clocking solution for RF sampling ADC with >51 dB SNR @ 3.65 GHz input 4GHz high frequency input signal capture capability Large signal bandwidth, high dynamic range RF sampling receiver solution

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01017 reference design demonstrates the performance of a clocking solution for a high speed multi-channel system, analyzed by measuring the channel to channel skew for the entire input frequency range of the RF sampling ADC. Channel to channel skew is critical for phased array radar and oscilloscope applications. The ADC12J4000 is a low power, 12-bit, 4-GSPS RF-sampling analog to digital converter (ADC) with a buffered analog input, integrated digital down Converter, features a JESD204B interface, and it captures signals up to 4GHz. This design showcases the clocking solution using the LMK04828, to achieve the synchronization between multiple ADC12J4000 signal chains using synchronized SYSREF.
Возможности:

Synchronization of multi-channel high speed ADCs RF sampling ADC clocking solution 4GHz high frequency input signal capture capability Low-phase noise clocking solution for RF sampling ACC

Документация:
  • Схемотехника
  • BOM
Описание:
High speed multi-channel applications require precise clocking solutions capable of managing channel-to-channel skew in order to achieve optimal system SNR, SFDR, and ENOB. This reference design is capable of supporting two high speed channels on separate boards by utilizing TI’s LMX2594 wideband PLL with integrated VCOs to generate a 10 MHz to 15 GHz clock and SYSREF for JESD204B interfaces. The 10 KHz offset phase noise is < -104 dBc/Hz for a 15 GHz clock frequency. By using TI’s ADCDJ3200 high speed converter EVMs, a board-to-board clock skew of <10ps is achieved and a SNR of 49.6 dB with a 5.25 GHz input signal. All key design theories are described, guiding users through the part selection process and design optimization. Finally, schematic, board layout, hardware testing, and results are also presented.
Возможности:

Up to 15GHz sample clock generation Multi-channel JESD204B compliant clock solution Low phase noise clocking for RF sampling ADC/DAC Configurable phase synchronization to achieve low skew in multi-channel system Supports TI’s high-speed converter and capture cards (ADC12DJ3200EVM, TSW14J56 / TSW14J57)

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
The TIDA-01035 is a 20-bit, 1 MSPS isolated analog input data acquisition reference design demonstrating how to resolve and optimize performance challenges typical of digitally isolated data acquisition systems. Significantly improves high frequency AC signal chain performance (SNR and THD) by effectively mitigating ADC sample clock jitter across isolation boundary Maximizes sample rate by eliminating/minimizing propagation delay introduced by a digital isolator Provides option to evaluate performance with and without jitter mitigation technique with jumper Includes detailed timing analysis detailing the isolator’s additive jitter impact on data throughput
Возможности:

Isolated 20-bit, 1-MSPS, single channel differential Input Data Acquisition (DAQ) system Jitter mitigation technique realizes more than 18-dB system-level SNR improvement for high frequency input signals (100 kHz Fin, 1 MSPS) Reduced logic (on isolated ADC side) eliminates need for higher power and complex PLL solutions Achieves 1-MSPS sampling rate while preserving low SPI CLK rates with the ADS8900B ADC’s innovative multiSPI™ and ADC-master or Source-Synchronous mode digital interfaces Includes theory, calculations, component selection, PCB design and measurement results

Документация:
  • Схемотехника
  • BOM
Описание:
TIDA-01037 is a 20-bit, 1 MSPS isolated analog input data acquisition reference design that utilizes two different isolator devices to maximize signal chain SNR and sample rate performance. For signals requiring low jitter, such as ADC sampling clocks, TI’s ISO73xx family of low jitter devices are used whereas TI’s high speed ISO78xx family of devices are used to maximize data sample rate. By combing these two isolator solutions, high frequency performance is significantly improved by minimizing sample clock jitter across the isolation boundary, and data throughput is improved by maximizing isolator signaling rate. Additional improvements are realized by utilizing TI’s advanced ADC multiSPITM and source-synchronous features. Finally, all key design theories are described and measured results presented.
Возможности:

Differential input, isolated, 20-bit, 1-MSPS, Data Acquisition (DAQ) reference design Optimized isolator solution for input signals up to 100 kHz Additional jitter mitigation circuitry not required Demonstrates low SPI clock rates with the TI’s innovative multiSPI™ and source-synchronous mode ADC digital interfaces Provides capaility to evaluate system SNR performance due to sample clock jitter Includes theory, calculation, component selection, PCB design and measurement results

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01050 reference design aims to improve the integration, power consumption, performance, and clocking issues typically associated with automatic test equipment. This design is applicable to any ATE system but most applicable to systems requiring a large number of input channels.
Возможности:

Negative rail input (NRI), rail-to-rail output (RRO) Wide output common-mode control range Low power consumption High THD, SNR and ENOB Dual supply on AFE maximizing system performance

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design provides an efficient power supply scheme to power-up the RF-sampling DAC38RF8x digital-to-analog data converter (DAC) without sacrificing performance and also reduces board area and BOM. The reference design uses both DC/DC switchers and an LDO to power-up the DAC38RF8x while achieving high analog performance (spurious and phase noise) and minimizing power efficiency trade-offs. The design method outlined here can be extended to the power supply design of other RF-sampling data converters.
Возможности:

Provides an Efficient Power Solution for RF-Sampling DACs Enables Optimal Spur and Phase Noise Performance Reduces Board Area Lowers Bill of Materials (BOM) Cost

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
The TIDA-01346 design uses two LMX2594 synthesizers in combination to produce lower noise than is possible with just one. By combining the output of two synthesizers that are in phase, a theoretical 3 dB phase noise benefit is possible due to the output power being 6 dB higher while the noise power is only 3 dB higher. The LMX2594 is an ideal synthesizer for this application as it has a SYNC feature that allows it to have deterministic and repeatable phase as well as a programmable phase that can be used to correct for any phase error due to trace mismatches or any other factors.
Возможности:

3 to 12.5 GHz Output Frequency 40-fs rms Jitter at 9GHz (100 Hz to 100 MHz)

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This reference design features the industry's first zero-crossover and zero-drift amplifier (OPA388) to buffer the analog output of a digital-to-analog converter (DAC). It demonstrates the importance of the zero-crossover and zero-drift feature and how they can minimize the integral non-linearity (INL) of the system as well as make use of the full-scale range of the DAC (DAC8830).
Возможности:

Precision DAC (DAC8830) provides excellent linearity, low glitch, low noise and fast setting Operates at 2.7-5.5 V single-supply, which is compatible with most DSP/MCU power requirements Zero-crossover, zero-drift op amp (OPA388) provides true precision to minimize contributions to DAC INL (<0.5 LSB)

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01405 design demonstrates an inverting power module (voltage inverter) to generate a –1.8V rail at up to 2A of current from a 3V to 15.2V input voltage. Such a negative voltage is required for many communications equipment systems as well as industrial equipment, such as test and measurement. Using the TPS82130 power module enables a very simple negative voltage inverter (inverting buck-boost) design to create a 1.8V negative output voltage at high 2A currents.
Возможности:

Simple Power Module Design Total Solution Size Less Than 50mm2 High Output Current of 2A (VIN ≥ 5V) Wide Input Voltage Range of 3V to 15.2V Low Noise (Less Than 10mV Output Ripple) 125°C Rated Solution

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01410 reference design uses two LMX2594 synthesizers to produce two outputs that are both coherent and adjustable in phase. Phase coherent outputs are useful for interleaving data converters and also for beam steering applications. This reference design has identical routing for both synthesizers so that it is easy to measure the phase between them.

Возможности:

Two outputs with coherent and adjustable phase Output frequency from 10 MHz to 15 GHz High output power

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This small, efficient and flexible power supply for NXP™ IMX7 series application processors reference design demonstrates a complete power solution for iMX7 processors. This simple solution uses just five DC/DC converters and one sequencer IC to power the iMX7 very cost-effectively. This TI Design supports numerous industrial applications and any application that requires a small, high efficiency and flexible power supply solution.
Возможности:

3.3 V to 5.5 V Input Voltage Range DCS-Control™ Topology for Fast Transient Response High Efficiency and Low Quiescent Current Automatic Power Save Mode for Light Load Efficiency TLV6208x Family approach for Low-Cost Solutions

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design allows a digitally programmable power supply to power an ultrasound transmit circuit for continuous wave (CW) mode from a 24-V bus. There are two outputs adjustable from ±2.5 to ±12 V under user software control. These outputs can provide up to 2 A with very low ripple and noise on both positive and negative regulator outputs. The power supply is scalable for higher output currents up to 3 A by adding more regulators in parallel. The power supplies can also be synchronized to an external clock.
Возможности:

Separate and independent positive and negative voltage power supplies for CW mode in ultrasonic To reduce ripple at output's high performance, low noise LDOs are operated as power filters to obtain lowest ripple with minimum heat dissipation in LDO (<100µV at 1.6A load) Comprises two high-performance buck regulators for creating adjustable outputs Adaptive drop on LDO, special circuit keeps LDO output always 1V below LDO input Capable of switching frequency synchronization with ultrasound master or system clock frequency

Документация:
  • Схемотехника
  • BOM
Описание:

SimpleLink™ Bluetooth®Smart CC2650 uTag (или microtag) – это ультракомпактное решение для семейства устройств SimpleLink CC26xx. Решение подходит для приложений Интернета Вещей (IoT), требует минимум места на плате и может использоваться в модулях Bluetooth® Smart, в медицинском оборудовании и беспроводных датчиках окружающей среды для домашней автоматизации.

 

Возможности:

  • Ультракомпактные размеры платы;
  • Встроенный акселерометр и температурный датчик;
  • Миниатюрный антенный чип;
  • Создан для разработки устройств Bluetooth Smart.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Designers can save board space, cost and reduce power consumption by following DDR3 guidelines without VTT termination. This reference design shows how to do that with AM437x. This type of design is not for everyone as there are certain restrictions. Having short trace lengths, a maximum of two DDR3 parts and a balanced T-topology are must-have requirements; otherwise VTT termination guidelines should be followed.

Возможности:

System optimized DDR3/DDR3L design on Sitara AM437x processor with integrated DDR controller Optimized layout requires no VTT termination Two 4-Gbit DDR3 / DDR3L memories Up to 400 MHz clock (DDR-800 data rate) Complete sub-system reference with schematics, BOM, design files and HW User's Guide implemented on a fully assembled board developed for testing and validation.

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:
The USB 2.0 reference design guidelines are extremely important for designers considering USB2.0 electrical compliance testing. The guidelines are applicable to AM335x and AM437x but also generic to other processors. The approach taken for these guidelines is highly practical, without complex formulas or theory.

Возможности:

Sitara AM437x USB 2.0 High-Speed Port with Integrated High-Speed PHY transceiver Data transfer between USB devices with a line/bus speed up to 480 Mbps Best-practice layout design guidelines for High-Speed USB 2.0 layout Complete sub-system reference with schematics, BOM, design files and test data implemented on a fully assembled board developed for testing and validation.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Разработчикам, ищущим решение для организации интерфейса для двух камер, рекомендуется обратить внимание на эту схему. Интерфейс камер AM437x содержит параллельный порт, который может быть настроен как интерфейс для одной или двух камер. В режиме интерфейса для двух камер одновременно используются два входа для камер.

Возможности:

  • Одновременная работа 2-х SOC камер 2 мегапикс.;
  • Камеры подсоединяются к встроенному интерфейсу (VPFE) процессора Sitara AM437x;
  • Двухпортовый 8-битный интерфейс с BT656 или внешним синхронизирующим сигналом;
  • Поддержка форматов YUV422/RGB422, BT656 и RAW;
  • Полноценное решение, содержащее схемы, BOM, файлы разработки и HW;
  • Руководство пользователя реализовано для полностью собранной платы для тестирования и проверки.

Документация:
  • Схемотехника
  • BOM
Описание:

Емкостные сенсорные дисплеи, как правило, представляют более высокое качество и большие возможности для пользователей, чем традиционные дисплеи с резистивной сенсорной панелью. Этот референс дизайн показывает, как подключить емкостной сенсорный дисплей к процессору Sitara AM437x. Дисплей имеет встроенный контроллер сенсорной панели, который подключается к AM437x по интерфейсу I2C.

 

Возможности:

  • Цветной 7-дюймовый TFT LCD дисплей с емкостной сенсорной панелью;
  • WVGA 800x480 разрешение пикселей с 24-битным RGB интерфейсом;
  • LCD интерфейс, подключенный к встроенному DSS (Display Sub-System) Sitara AM437x процессора;
  • Емкостная сенсорная панель подключена к процессору Sitara AM437x по интерфейсу I2C;
  • 27 белых светодиодов для подсветки, управляются ШИМ контроллером TPS61081;
  • Необходимое питание для ЖК-дисплея обеспечивается линейным стабилизатором  TPS65105;
  • Полная опорная подсистема с принципиальной схемой, BOM, проектные файлы и руководство пользователя.

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:

Интерфейс QSPI в процессорах AM437x семейства Sitara позволяет разработчикам систем подключать к ним флэш-память NOR. Интерфейс имеет достаточную скорость для поддержки выполнения программы на носителе (execute-In-Place, XIP). Данный проект позволяет добиться гибкого подхода к разделению кода и снижению общей стоимости системы благодаря использованию недорогой NOR флэш- или DDR-памяти.

Данный базовый проект имеет характер программного решения.

Возможности:

  • 512-мегабитная флэш-память NOR, подключенная через интерфейс Quad-SPI к процессору AM437x семейства Sitara
  • 4-выводной интерфейс SPI с внешним сигналом выбора микросхемы
  • SPI MODE 3
  • Полноценный базовый проект подсистемы со схемой электрической принципиальной, перечнем элементов, файлами проекта, а также руководство пользователя по аппаратной части, реализованной на полностью смонтированной печатной плате, предназначенной для тестирования и проверок

Документация:
  • Схемотехника
  • BOM
Описание:
The Sitara AM437x simplified power sequence feature provides flexibility to power designers. This reference design implementation is a BOM-optimized discrete power solution for the AM437x processor with a minimal number of discrete ICs and basic feature set. The solution represents a baseline of a discrete power solution that can be extended for additional features and capabilities of the AM437x processor.

Возможности:

Simplified, BOM-optimized discrete power solution for the Sitara AM437x processor. AM437x includes an integrated LDO that simplifies processor power sequencing requirements. Systems without controlled power down can greatly benefit from this feature since the integrated LDO always ensures power up/down sequencing is met for VDDS and VDDSHVx supplies The TLV62565 step down converter provides the 3.3 volt supply and the TLV62080 provides the 1.1 volt supply. Two TLV702xx low drop out regulators (LDOs) provide the 1.5-V and 1.8-V supplies. TLV803M voltage supervisor keeps the processor in reset until all rails are operational and to reset the processor when input power is lost. This design is tested and includes schematics, BOM, design guide, and test data.

Документация:
  • Схемотехника
  • BOM
Описание:

Эта реализация режима низкого потребления энергии демонстрирует энергопотребление менее 0,1 мВт при сохранении поддержки регенерации памяти LPDDR2 ~1,6 мВт.

Решение состоит из процессора AM437x Sitara, памяти LPDDR2 и контроллера питания TPS65218. Оно оптимизировано для нового режима сохранения энергии совместно с поддержкой унаследованных режимов низкого энергопотребления.

Энергопотребление процессора минимизируется за счет полного отключения питания процессора, за исключением питания часов реального времени (RTC). Переход системы во включенное состояние может быть реализован с помощью одного интерфейсного сигнала (PMIC_PWR_EN), запрограммированного для регистра PMIC.

Возможности:

  • Режим ожидания для RAM с низким энергопотреблением:
    • AM437x в режиме RTC-only,
    • TPS65218 в состоянии ожидания,
    • саморегенерация LPDDR2;
  • Система может вернуться в состояние, которое было до включения ожидания
  • Потребление энергии в режиме RTC-only:
    • AM43x + TPS65218: < 0,1 мВт,
    • 2 ГБ LPDDR2 (тип.): 1,6 мВт;
  • События для перехода в/из режима ожидания:
    • программирование регистров RTC,
    • установка времени пробуждения RTC;
  • События возобновления работы:
    • срабатывание пробуждения RTC,
    • нажата кнопка PMIC или подача переменного напряжения;
  • Время возобновления работы:
    • задержка включения аппаратной части < 300 мсек.,
    • восстановление программного обеспечения в предшествующее ожиданию состояние < 1 сек. (в зависимости от используемого ПО);
  • Это решение протестировано и содержит схемы, BOMи руководство по разработке.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The K2E devices require power supplies to be sequenced in a proper order. This design demonstrates power sequencing for the 66AK2Ex and AM5K2Ex families of KeyStone II ARM+DSP and ARM-only multicore processors by use of the UCD9090. The UCD9090 is a 10-rail PMBus/I2C addressable power-supply sequencer and monitor. The UCD9090 provides both sequence and timing of the power supply enables. This design shows a power sequencing implementation specific to the K2E EVM platform.

Возможности:

Power supply sequencing reference implementation for the 66AK2Ex and AM5K2Ex SoCs. Uses UCD9090 for power supply sequencing and monitoring for nine voltage rails. Uses the Fusion Digital Power Designer Software to configure and program the UCD9090. Complete system reference with schematics, BOM, design files, and HW Design Guide, implemented on the K2E EVM platform for testing and evaluation.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данное типовое решение - первый широкодоступный процессор со встроенным интерфейсом JESD204B и цифровым Front End’ом для разработчиков, использующих FPGA или ASIC для подключения к высокоскоростным преобразователям данных, с целью сокращения времени выхода на рынок, увеличения производительности, а так же значительного уменьшения стоимости, потребляемой мощности и размера конечного продукта. Подключение ADC12J4000 и DAC38J84 позволяет реализовать эффективные решения в приложениях тестирования, измерения и защиты.

 

Возможности:

  • Простая интеграция сигнального процессора и преобразователя данных через интерфейс JESD204B
  • Многоканальное решение с частотой дискретизации до 368Msps и полосой пропускания 150 МГц
  • Цифровой Front End для фильтрации и повышения или понижения частоты дискретизации
  • FFT/ iFFT преобразования с применением ускорителя FFTC
  • Решение оптимизировано для применения в приложениях тестирования, измерения и защиты
  • Широкополосное решение с интерфейсом JESD, включающее в себя DSP, платы АЦП и ЦАП, демонстрационное программное обеспечение, графический интерфейс пользователя для конфигурации и руководство по быстрому старту
  • Надежная платформа для демонстрации и разработки, включающая в себя три отладочные платы, схему, перечень компонентов, руководство пользователя, тесты производительности, программное обеспечение и примеры

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
For modern radar system developers currently using an FPGA or ASIC to connect to high speed data converters, who need faster time to market with increased performance and significant reduction in cost, power, and size, this reference design includes the first widely available processor integrating a JESD204B interface and Digital Front End (DFE) processing. Connecting to the ADC14X250 and DAC38J84 provides an efficient solution for avionics and defense applications such radar, electronic warfare, compute platforms and transponders.
Возможности:

Easy integration of signal processor to data converters over JESD204B Sampling of a single 100MHz channel, when connected to ADC14X250 DFE processing for filtering, down-sampling or up-sampling; FFTC hardware accelerator to offload compute-intensive 2D FFT operations, achieving low latency and high accuracy Wideband sampling with JESD attached signal processing solution including Digital Signal Processor (DSP), ADC and DAC boards, demo software, configuration GUIs and Getting Started Guide A robust demonstration and development platform including three EVMs, a deterministic latency card, schematic, BOM, user guide, benchmarks, software and demos

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
For wideband receiver system developers currently using FPGA or ASIC to connect High Speed data converters to a baseband processor, who need faster time to market with increased performance and significant reduction in cost, power, and size. This reference design includes the first widely available processor integrating a JESD204B interface and Digital Front End Processing (DFE). Connecting ADC32RF80 to DAC38J84 provides an efficient solution for avionics and defense, test and measurements and industrial applications.
Возможности:

Easy integration of signal processor to data converters over JESD204B Usable bandwidth of two 75MHz channels or a single 100MHz channel when connected to ADC32RF80 DFE processing for filtering, down-sampling or up-sampling: FFTC hardware accelerator to offload comput-intensive 2D FFT operation, achieving low latency and high accuracy Wideband sampling with JESD attached signal processing solution including Digital Signal Processor (DSP), ADC and DAC boards, demo software, configuration GUIs and getting started guide A robust demonstration and development platform including three EVMs, a deterministic latency card, schematic, BOM, user guide, benchmarks, software and demos

Документация:
  • Схемотехника
  • BOM
Описание:

Данное решение - двунаправленный неизолированный повышающий/ понижающий преобразователь, идеальный для применения в солнечных преобразователях, в гибридных автомобилях (в том числе с регенерацией или рекуперацией) и для зарядки аккумуляторов.

Возможности:

  • Высокая эффективность, КПД более 95%
  • Частота преобразования 250 кГц, что позволяет применять менее габаритные компоненты и уменьшить габариты печатной платы
  • Для разных приложений реализовано три режима контроля:
    1. контроль выходного напряжения
    2. контроль MPPT (контроль входного тока)
    3. контроль обратного напряжения
  • Решение включает в себя программное обеспечение Software Frequency Response Analyzer (SFRA) для измерения частоты и стабильности работы преобразователя
  • Контроль и управление реализованы на микроконтроллере C2000™ Piccolo™ TMS320F28035
  • Данное решение включает в себя руководство пользователя, ПО для управления, ПО Software Frequency Response Analyzer (SFRA) с графическим интерфейсом, схемы, файлы печатной платы и перечень компонентов

Примечание: программное обеспечение для этой платы входит в состав controlSUITE™ для микроконтроллеров C2000. СкачатьcontrolSUITE можноздесь: http://www.ti.com/tool/controlsuite. После установки перейдите в пункт "Bi-Directional Non-Isolated Buck Boost Converter" в Development Tools -> Digital Power.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Это типовое решение – однофазный DC-AC инвертор на базе микроконтроллера C2000™ F28377D. Инвертор поддерживает два режима работы. Первый – режим работы с источником напряжения и LC фильтром на выходе. Этот режим работы обычно применяется в источниках бесперебойного питания. Второй – режим работы GRID с LCL фильтром на выходе, который обычно применяется в инверторах солнечной энергии. Встроенное программное обеспечение, поддерживаемое в рамках powerSUITE, легко адаптируется с помощью инструмента Solution Adapter и позволяет настроить цикл управления при помощи инструментов Compensation Designer и SFRA. Высокая эффективность, низкий коэффициент гармонических искажений THD и интуитивно понятное программное обеспечение делают данное решение привлекательным для инженеров, занимающихся разработкой источников бесперебойного питания или инверторов для применения в сфере альтернативной энергетики.

Возможности:

  • Постоянное напряжение на входе 380 В, 110 В(RMS)/ 60 Гц или 220 В (RMS)/ 50 Гц на выходе
  • Максимальная эффективность 98%
  • Низкий коэффициент гармонических искажений (THD) <1% при линейной и <3% при нелинейной нагрузке
  • Простая адаптация программного обеспечения и настройка параметров в среде powerSUITE с использованием инструментов Solution Adapter, SFRA и Compensation Designer
  • Реализованы основные алгоритмы: резонансный контроллер, фазовая автоподстройка частоты для синхронизации в режиме DRID и активное демпфирование LCL резонанса с использованием адаптивного фильтра четвертого порядка

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:

В проверенном проекте от TI приведены теоретические материалы, анализ подбора компонентов, симуляция, проект печатной платы и подробности измерений для преобразователя «напряжение – ток» (V – I) низкого уровня. Данная схема генерирует регулируемый ток для плавающей нагрузки, которая может представлять собой силовые приводы, датчики, двигатели, светодиоды и т.д. В проекте используется слабосигнальный операционный усилитель OPA735 для управления NPN эмиттерным повторителем, который генерирует ток нагрузки. Ток точно управляется благодаря обратной связи усилителя, в которой он влияет на падение напряжения на измерительном резисторе низкого уровня. Топология входа и выхода OPA735 с размахом, равным напряжению питания, позволяет добиться высокой точности даже при низких токах благодаря очень маленькой «мёртвой зоне» во входном или выходном каскаде. Технология автоматически обнуляющегося дрейфа OPA735 позволяет добиться хороших характеристик в режиме постоянного сигнала во всём диапазоне температур.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Преобразует напряжение в ток: диапазон напряжения от 0 В до 5 В, диапазон тока от 0 мА до 500 мА
  • Ошибка 1%
  • Решение с одним напряжением питания и операционным усилителем со входом и выходом с размахом, равным напряжению питания
  • Размах напряжения близок к обеим шинам питания
  • Данный проект поддерживает плавающую нагрузку
  • Отличные характеристики в режиме постоянного сигнала, включая температурный дрейф, благодаря использованию операционного усилителя OPA735 с нулевым дрейфом
  • Данный проверенный проект включает в себя:
    • теоретический материал,
    • анализ подбора компонентов,
    • симуляцию TINA-TI,
    • схему электрическую принципиальную и трассировку печатной платы,
    • результаты измерений, совпадающие с расчётами,
    • возможности модификаций.

Возможность заказа
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данный протестированный проект подаёт регулируемый ток на заземлённую нагрузку, что может найти применение в исполнительных устройствах, датчиках, двигателях и др. В проекте использован двухэтапный подход к сопряжению источника тока с включением на верхней стороне с заземлённым входом. На первом этапе для преобразования заземлённого входа в сигнал с опорой на источнике используются ОУ и N-канальный MOSFET. На втором этапе сигнал с опорой на источнике управляет ОУ, который в свою очередь управляет затвором P-канального MOSFET для регулировки тока нагрузки. На обоих этапах используется OPA2333 из-за низкого тока потребления, входа и выхода с размахом до шин питания, а также технологии чоппера с нулевым дрейфом. Во входном каскаде с размахом до шин питания участвуют напряжения, превышающие напряжения обеих шин питания, что исключает потери или «мёртвые зоны» при его использовании в качестве нагрузки с включением на низкой стороне на первом этапе или в качестве источника с включением на высокой стороне на втором этапе. Выход с размахом до шин питания обеспечивает успешное отключение активных устройств с низкими (почти нулевыми) токами. Архитектура нулевого дрейфа обеспечивает точное функционирование по постоянному току во всём температурном диапазоне.

Возможности:

  • Преобразует напряжение в ток: 0-2 В -> 0-100 мА
  • Ошибка менее 0,1 %
  • Решение с единственным напряжением питания и двухканальным ОУ со входом с размахом до шин питания
  • Размах напряжения близок к обеим шинам питания
  • В проекте создан источник тока, сопрягаемый с заземлённой нагрузкой
  • Прекрасные характеристики работы по постоянному току и температурного дрейфа благодаря использованию ОУ OPA2333 с нулевым дрейфом
  • Данный протестированный проект включает в себя теоретический материал, анализ подбора компонентов, симуляцию TINA-TI, схемы электрические принципиальные и трассировку печатной платы, результаты измерений, а также возможности модификации проекта

Возможность заказа
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This TI Reference Design provides the theory, component selection, and simulation of a single supply comparator required to use AC coupling to detect sine waves or square waves. Often this is needed due to differences in ground between two different modules. Whenever AC coupling is involved into single supply circuitry negative voltages become a concern. Excessive negative voltages on comparators can cause the comparator to trip erroneously or to stay stuck at unpredictable levels. Proper high pass filtering and DC offsetting are required for reliable operation. This design will show how to AC couple a wide range of input signal levels and frequencies into a high speed comparator to generate a robust and accurate clock signal. See more TI Precision Designs

Возможности:

AC Couples Pulses to eliminate Ground Potential Differences Comparator Outputs 0V to 5V Single-Supply Solution Input Frequency from 2kHz to 32MHz, 40% to 60% duty cycle Utilizes TLV3501 for fast response time Utilizes Offset and Filter for reliable Single Supply Operation This Precision Reference Design Includes Theory Component Selection TINA-TI Simulation Modification Options

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Этот проверенный дизайн от TI представляет собой высокопроизводительную систему сбора данных (DAQ), использующую 18-битный АЦП SARADS8881 с частотой дискретизации 1 МГц. Конструкция оптимизирована для обеспечения низкого уровня шума и искажений для диапазона входного синусоидного сигнала 10 кГц. Это приводит к максимально возможному значению эффективного числа битов (ENOB) при общей потребляемой мощности менее 50 мВт.

В качестве драйвера входного сигнала для АЦП используется полностью дифференциальный THS4521, что обеспечивает чрезвычайно низкий уровень искажений, шума во всей полосе сигнала. Драйвер буфера использует комбинированный буфер, образованный THS4281 и OPA333, что позволяет получить требуемую производительность при низкой потребляемой мощности.

 

Возможности:

  • 18 бит, частота дискретизации 1 МГц;
  • Постоянное напряжение, переменное напряжение 10 кГц;
  • Оптимизация: ENOB;
  • Мощность: 50 мВт @ AVDD= 5 В;
  • Используется ADS8881 (18 бит, 1 МГц SARЦАП), THS4521 (Вход), OPA333 + THS4281 + REF5045 (Reference);
  • Это решение содержит: теорию, подбор компонентов, симуляцию TINA-TI, схему и макет печатной платы, проверку и измерение производительности, варианты модификации.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данный протестированный проект TI представляет собой фильтрующий инвертирующий аттенюатор на -40 dB. Данная схема выдаёт отфильтрованный, инвертированный и ослабленный сигнал, получаемый из несбалансированного входного сигнала и используемый для тестирования и измерений, а также для других применений в области генерирования формы сигнала. Для инвертирования, ослабления и фильтрации входного сигнала используется один малошумящий ОУ OPA1611. За счёт низкого уровня шумов и искажения сигнала OPA1611 обеспечивается получение точных и чистых выходных сигналов.

Возможности:

  • Отфильтрованный выходной сигнал на уровне -40 dB
  • Точность 0,1 dB
  • Выход с OPA1611 с низким уровнем шумов
  • Данный протестированный проект включает в себя теоретический материал, анализ подбора компонентов, симуляцию TINA-TI, схемы электрические принципиальные и трассировку печатной платы, результаты измерений, а также возможности модификации проекта

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Этот высокоточный проверенный дизайн от TI предоставляет теоретическую информацию, выбор компонентов, моделирование, полную схемотехнику печатной платы и расположение компонентов, спецификацию и результаты измерений для решения по измерению тока нагрузки в диапазоне 10 мкА … 100 мА. Соответствующий линейный выход от 10 мВ до 4,9 В позволяет осуществлять измерения от 5 В АЦП. Дизайн использует PGA281 в качестве инструментального усилителя с программируемым коэффициентом усиления и широким синфазного напряжения, для обеспечения более точного и универсального решения, чем традиционные операционные усилители.

 

Возможности:

  • Проверенное решение для измерения тока;
  • Диапазон измерения от 10 мкА до 100 мА с ошибкой измерения менее 0,05%;
  • Поддержка входного напряжнеия до ±12.5 В;
  • Выход 10 мВ… 4.9 В для измерения с помощью 5 В АЦП;
  • Используется инструментальный усилитель PGA281 с программируемым коэффициентом усиления.

Этот Проверенный дизайн включает в себя:

  • теоретическую информацию;
  • выбор компонентов;
  • моделирование TINA-TI;
  • схемы и компоновку печатной платы;
  • результаты измерений;
  • варианты модификации.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This Verified Design provides the theory, component selection, simulation, PCB design, and measurement details for a SPI controlled 36V power supply capable of sourcing 1A. It also includes an intergrated high-side current shunt accurate to 1% across multiple decades of current load. The output of the design is sourced by the DAC8871 which supports both unipolar and bipolar output ranges. As a result, this circuit can be easily modified to meet the needs of many different applications. See more TI Precision Designs

Возможности:

36V @ 1A Load SPI Controlled Output 0.08% Measured FSR Gain Error 8.2mV Measured Offset Error Current Monitor Output Variable Decades of Current Measurement This Verified Design Includes: Theory Component Selection TINA-TI Simulation Schematics and PCB Layout Verification and Measured Performance Modification Options

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Архитектура R-2R ЦАП имеет хорошие характеристики в части шумов и точности, но за счёт больших всплесков напряжения при смене кода. Данный проект преследует цель уменьшения всплесков напряжений, возникающих при особых изменениях кода в архитектуре R-2RЦАП. В данном проекте эти всплески уменьшаются, что делает возможным его применение в системах, чувствительных к всплескам напряжений (например, в генераторах формы сигналов).

Возможности:

  • 18-битный выход 0-5 В
  • Схема с R-2R ЦАП с уменьшением всплесков напряжений с помощью устройства хранения и выборки
  • Общая нескорректированная ошибка менее 0,15 % во всём диапазоне измерений
  • Интегральная нелинейность (INL) менее 2 наименьших значащих битов (LSB)

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Управление нагрузкой с низким сопротивлением с использованием прецизионного усилителя – важное требования во многих системах. Данной функции можно добиться с помощью силовых операционных усилителей, но цена подобного решения может быть непомерно высока. В данном прецизионном проекте от TIпоказывается, как можно добиться надёжного управления выходом с помощью прецизионного усилителя и простого бюджетного дискретного биполярного транзистора.

Данный базовый проект имеет характер аппаратного решения.

 

Возможности:

  • Увеличение выходного тока управления до 200 мА
  • Прецизионное управление напряжением на низкоимпедансной нагрузке
  • Бюджетная реализация

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В данном проверенном проекте от TI реализована 16-битная 4-канальная система сбора данных с дифференциальными мультиплексированными входами и частотой выборок 400 KSPS для применения в промышленных системах с высоковольтными входами с напряжением ±20 В (межпиковая амплитуда 40 В). Данная схема реализована с использованием аналого-цифрового преобразователя (АЦП) с последовательным приближением (SAR), прецизионного аппаратного средства преобразования высоковольтного сигнала и 4-канального дифференциального мультиплексора (MUX). В данном проекте подробно описан процесс оптимизации прецизионной схемы высоковольтного аппаратного средства с использованием OPA192 и OPA140 для достижения отличных динамических характеристик вкупе с ADS8864.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • 4-канальная высоковольтная (±20 В) мультиплексированная система сбора данных
  • Частота выборок 400 KSPS (100 KSPS / канал)
  • Интегральная нелинейность (INL) ±1 наименее значащий бит (LSB)
  • Быстрое время установления сигнала на всех каналах во всём диапазоне измерений при разрешении 16 бит
  • Эффективное разрешение (ENOB) 14,2 бита

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данный прецизионный испытанный проект TI представляет собой аппаратно компенсированную систему сбора данных с 3-Wire терморезистора, которая точно измеряет температуру от 0 до 100 °C. Входное и опорное напряжения находятся в ратиометрической конфигурации для уменьшения ошибок от шума и дрейфа и улучшения общей точности системы. Аппаратная реализация упрощается благодаря использованию ADS1247, в который интегрированы необходимые источники тока, программируемый усилитель и дискретно управляемый мультиплексор. Источники тока работают независимо друг от друга для минимизации несоответствия между двумя источниками. Для дальнейшего увеличения точности системы рекомендуется LDO с регулируемым выходом и высоким коэффициентом подавления пульсаций напряжения питания TPS7A4901 как замена установленному USB-источнику.

 

Возможности:

  • Измеряет температуру от 0 до 100 °C с помощью 3-Wire терморезистор
  • Решение с одним напряжением питания
  • Ратиометрическая конфигурация
  • Используется ADS1247 – 24-битный дельта-сигма АЦП

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В данном испытанном базовом проекте подробно описываются процесс разработки, результаты симуляций и практические примеры функционирования блока сбора 12-битных дискретных данных на базе ADS7042, оптимизированные для сверхмалопотребляющих и малогабаритных применений следующих 3 групп:

  • Группа применений № 1: 12 бит и 500 kSPS для мониторинга тока, мониторинга состояния батарей, электромиографии (ЭМГ), измерения импеданса кожи и носимых фитнес-устройств.
  • Группа применений № 2: 12 бит и 1 MSPSдля жёстких дисков, управления двигателями, датчиков угла поворота двигателя, оптических датчиков угла поворота и оптических модулей.
  • Группа применений № 3: 12 бит и менее 1 kSPS для датчиков крена, гироскопов, датчиков давления, температуры, газов, химических датчиков, измерений уровня глюкозы в крови, измерений низких напряжений (1,8-3,3 В, JESD8-7A) и измерений постоянного тока.
Возможности:

  • Представляет три реализации, оптимизированные для скоростных/ силовых/ высокоточных применений
  • Включает в себя теоретический материал, анализ подбора компонентов, симуляцию, схему электрическую принципиальную, трассировку печатной платы и результаты измерений для всех трёх реализаций
  • Включает в себя подробный теоретический материал, вычисления и симуляции схемы драйвера АЦП
  • Протестированный сверхмалопотребляющий (1 мВт) SAR-сбор 12-битных данных
  • Использован ADS7042 – самый маленький в мире 12-битный SAR-АЦП
 

Возможность заказа
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы

Сравнение позиций

  • ()