forward

Авионика

Описание:
The PMP10601 reference design provides all the power supply rails necessary to power Xilinx® Zynq® 7000 series (XC7Z015) FPGA. This design uses several LMZ3 series modules, LDOs, and a DDR termination regulator to provide all the necessary rails to power the FPGA. It also features one LM3880 for power up and power down sequencing. This design uses a 12V input.

Возможности:

Provides all the power supply rails needed for a Xilinx® Zynq® 7000 series (XC7Z015) Design optimized to support a 12V input On board power up and power down sequencing Supports DDR3 memory device Module design for ease of use

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The PMP10630 reference design is a complete high density power solution for Xilinx® Kintex® UltraScale™ XCKU040 FPGA. This design uses an optimal combination of SIMPLE SWITCHER® modules and LDOs to provide all the necessary voltage rails in a small solution size of 36 x 43 mm (1.4 x 1.7 inch). The design includes the LMZ31704 LMZ3 series module to power the core rail and three LMZ21700/1 Nano series modules. The design manages the proper power sequencing using LM3880 sequencer, and it also has an optional DDR3 memory power supply featuring the LP2998 DDR termination regulator. The reference design takes 12V DC input voltage, and the total output power is 6W.

Возможности:

Complete power solution for Xilinx® Kintex® UltraScale™ XCKU040 FPGA Ease of design and high density with SIMPLE SWITCHER® power modules Simple and flexible power sequencing with LM3880 Compact solution size, 1.4 x 1.7 inch (36 x 43 mm) Provide DDR3 termination power with LP2998 The reference board is tested, and the test report and design files are included

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Данное типовое решение предназначено для обеспечения питанием AVS ядра в Keystone Multicore DSP, в основном серии C66x. В серии C66x используется технология Smart Reflex, что позволяет DSP управлять собственным питанием. Данная возможность реализована с использованием синхронного понижающего преобразователя (TPS56121) с управлением выходным напряжением через LM10010. LM10010 принимает 6-битный сигнал управления от DSP и подстраивает выходное напряжение TPS56121, который питает DSP.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

PMP7804 - референс дизайн обеспечивает все шины питания, необходимые для питания ПЛИС Xilinx® KINTEX® 7. Дизайн использует модули питания SimpleSwitcher наряду с низковольтными синхронными понижающими регуляторами LM2121x для "простоты использования" и сокращения сроков разработки. Такой дизайн оптимизирован для питания 12 В.

 

Возможности:

  • Обеспечивает все необходимые шины питания для ПЛИС Xilinx® Kintex® 7 серии;
  • Дизайн оптимизирован для входного напряжения питания 12 В;
  • Модульный дизайн для простоты использования.

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
Xilinx chose TI as the power solution vendor to power Virtex 7 FPGA (along with other analog solution from TI). You will find Schematic and bill of material fo the solution Xilinx used on the development kits.
Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В системе управления питанием Artix7 используются силовые модули, линейные регуляторы и контроллеры PMBus для обеспечения основным и вспомогательным питанием всех узлов ПЛИС, включая DDR память. Графический интерфейс пользователя позволяет отслеживать напряжения и токи на шинах питания.

Возможности:

  • Решение оптимизировано для работы от источника питания 12 В;
  • 2 контроллера PMBus управляют в общей сложности 9 линиями питания;
  • Модули питания поддерживают до 6 А выходного тока;
  • Трансиверы питаются от LDO с низким уровнем шума;
  • Синхронная динамическая энергозависимая DDR память с произвольным доступом позволяет хранить пользовательские код и данные;
  • Протестированное решение.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Компания Xilinx выбрала TI как поставщика решений питания для Kintex 7 FPGA (наряду с другими аналоговыми решениями от TI). Вы найдете схемы и BOM для решения Xilinx с использованием наборов разработчика.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
The PMP8372 design is optimized for small size and uses the TPS84250 step-down power module on the top- side with the TPS84259 negative output power module on the bottom-side to implement both positive and negative output voltages from a 12V/24V source. The output voltages can be adjusted from +/-3V to +/-15V with resistor changes. The design is capable of 1-A outputs. The positive-input TPS7A4700 LDO and negative-input TPS7A3301 LDO are included for a low noise, high PSRR solution that is ideal for powering bipolar amplifiers, data converters, or other noise-sensitive analog circuitry.

Возможности:

Wide input Voltage range from 7V to 40V Dual output voltages can be adjusted from +/-3V to +/-15V, which are capable of 1A outputs High PSRR LDOs: Positive output 80dB PSRR @ 100Hz and Negative output 72dB PSRR @ 100KHz Positive output noise: 7μVrms (10Hz, 100kHz), Negative output noise: 30μVrms (10Hz, 100kHz) Ultra Low noise for powering bipolar amplifier, data converter, or other noise-sensitive analog circuitry

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The TPS50601-SP MINI POL converter is designed to demonstrate reduced footprint that can be achieved using a single sided layout. The footprint can be further reduced if configured in dual sided layout. Reference Schematic and BOM are attached for the Mini POL with recommended space qualified components. Output voltage is configured to be 1.2V. The TPS50601-SP DC/DC converter is designed to provide up to a 6-A output in single phase operation (TPS50601SPEVM-S) and up to 12 A in dual phase operation (TPS50601SPEVM-D), when each phase is configured to provide 6-A per phase. TPS50601-SP will operate with switching frequency of 100-kHz to 1-MHz range. For the TPS50601SPEVM-MINI, 250 kHz was selected to optimize size and efficiency of EVM. The high-side and low-side MOSFETs are incorporated inside the TPS50601-SP package along with the gate drive circuitry. The low drain-to-source on-resistance of the MOSFET allows the TPS50601-SP to achieve high efficiencies and helps keep the junction temperature low at high output currents. The compensation components are external to the integrated circuit (IC), and an external divider allows for an adjustable output voltage. Additionally, the TPS50601-SP provides adjustable soft start, tracking, and undervoltage lockout inputs.

Возможности:

Integrated 55-mΩ/50-mΩ MOSFETs Split Power Rail: 1.6 V to 6.3 V on PVIN Power Rail: 3 V to 6.3 V on VIN SEL Latchup Immune to LET = 85 MeV/mg-cm2 Total Dose (TID) tolerance = 100kRad (Si) Flexible Switching Frequency Options: – 100-kHz to 1-MHz Adjustable Internal Oscillator– External Sync Capability from 100 kHz to 1 MHz– Sync Pin Can Be Configured as a 500-kHz Output for Master/Slave Applications 0.795-V ±1.258% Voltage Reference at 25°C Monotonic Start-Up into Pre-Biased Outputs Adjustable Slow Start and Power Sequencing Power Good Output Monitor for Undervoltage and Overvoltage Adjustable Input Undervoltage Lockout For SWIFT™ Documentation, visit http://www.ti.com/swift TPS50601-SP available in Military (–55°C to 125°C) Temperature Range (1) (1) Custom temperature ranges available

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
PMP9335 is designed for Xilinx Zynq FPGA applications utilizing the TPS84A20 and TPS84320. This design uses an external timer to synchronize the switching frequency to 300 kHz. It also employs a controlled power up and power down sequence.

Возможности:

Designed for Xilinx Zynq FPGA applications Compact solution and easy-to-use design with TPS84A20 and TPS84320 buck regulator modules Controlled power up and power down sequence To be used as a “plug in” module, the use of extra bulk capacitance on external pcb is assumed

Документация:
  • Схемотехника
  • BOM
Описание:
The PMP9353 reference design is a complete power solution for Altera Cyclone V SoC devices. This design uses several LMZ3 series modules , two LDOs, and a DDR termination regulator to provide all the necessary rails to power the SoC chip. This design also shows correct power-up sequencing.

Возможности:

Provides all the power rails needed to power an Altera Cyclone V SoC Design optimized to support a 12V input Ease of use with integrated LMZ3 series power modules Optimum combination of switching regulators and LDOs provides the best power distrubution tree Supports DDR3 memory device This design is tested and ready to power up an Cyclone V SoC

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Базовый проект PMP9357 представляет собой полноценное решение питания для FPGA семейства Arria V от Altera. В данном проекте для организации всех необходимых шин питания для FPGA используются несколько синхронных понижающих преобразователей TPS54620, LDO, а также терминирующий регулятор DDR. Для правильного секвенсирования питания используется секвенсер/ монитор питания UCD90120A, которым можно управлять по I2C.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Имеет все необходимые шины питания для FPGA семейства Arria V от Altera
  • Проект оптимизирован для поддержки входа 5 В
  • Крайне высокая плотность установки компонентов на печатной плате, что позволяет уменьшить её габариты
  • Оптимальное сочетание импульсных регуляторов и LDO позволяет добиться наилучшего распределения питания
  • Поддерживает устройство памяти DDR3
  • Данный проект протестирован и готов к работе по организации питания для FPGA семейства Arria V

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
Using the OPA615 high bandwidth, DC restoration circuit, this reference design provides a high bandwidth, high precision sample & hold circuit for various applications. Supported by a full scale design guide, the circuit can be easily adjusted for a given application.

Возможности:

Up to 320MHz bandwidth +/-5V supply voltage, comparator output voltage swing +/-3.5V, approx. 14mA max. Iq Droop rate as low as 0.17mV/µs for a 100pF hold capacitor Only 40fC charge injection 100dB Sample and Hold feedthrough rejection This reference design has been lab tested and is supported with design files and a comprehensive design guide

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Референс дизайн, и связанный с ним код Verilog, может быть исользован в качестве отправной точки для взаимодействия ПЛИС Altera c высокоскоростными LVDS интерфейсами аналого-цифровых и цифро-аналоговых преобразователей.

 

Возможности:

  • Этот дизайн представляет собой исключительно прошивку и детельно обсуждается в целях понимания;
  • Пример кода Verilog является простой отправной точкой для высокоскоростных решений на основе ПЛИС;
  • Дизайн легко распространяется на другие высокоскоростные преобразователи данных TI;
  • АЦП и ЦАП разделены между собой на тот случай, если требуется только одно решение;
  • Временные ограничения интерфейса подробно обсуждаются для АЦП и ЦАП;
  • Прошивка протестирована с помощью доступных оценочных плат TI.

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
For applications where there are bit errors and resulting sample errors (also called sparkle codes, word errors, or code errors), the ability to measure the Error rates caused by these bit errors is important. This FPGA firmware based application note proposes a method to accurately measure these errors over an indefinite time and provides an example of how this measurement can be done using a simple FPGA platform. Code is available on request for the two examples described in the application note.

Возможности:

Understand how Error Rates are specified and what these specifications mean Outline new approach to measuring the sample errors over an indefinite time period to measure the true error rate of an ADC Provide customers the ability to make bit error measurements on their bench under different conditions Firmware is available for low cost FPGA platfrom TI along with simple GUI to monitor the error rates over time

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This reference design is a guide to the schematics and layout for the system designer using a GSPS ADC in their system. Use this reference design along with the datasheet — the datasheet is always the final authority. Also, the ADC1xDxxxx(RF)RB Reference Board provides a useful reference design. All design source files for the Reference Board as well as the CAD/CAE symbols for the ADC are available on the product web page or TI-Designs for download. For the purpose of this document, ADC or GSPS ADC refers to the ADC12D1800RF, ADC12D1600RF, ADC12D1000RF, ADC12D800RF, ADC12D500RF, ADC12D1800, ADC12D1600, ADC12D1000, ADC10D1500, ADC10D1000, ADC12D1600QML, and ADC10D1000QML.

Возможности:

Analog Input, clock input and Power design issues are discussed Layout concerns on synchronisation of multiple devices Understand the key care abouts of GSPS ADC schematic and layout design Examples are provided in the form of the design layout files

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TSW308x is an example design of a wideband digital to RF transmit solution capable of generating 600 MHz of contiguous RF spectrum. The system provides a reference on how to use the DAC34x8x, TRF3705 IQ modulator and LMK0480x to achieve this. This reference EVM coupled with a pattern generator such as the TSW1400EVM can be used to arbitrarily generate narrow band and wideband signals at RF. Examples of configurations to generate standards compliant WCDMA test signals are provided.

Возможности:

Complete Digital to RF transmit solution Up to 600MHz of contiguous signal bandwidth RF signal synthesis from 300MHz to 4GHz On board RF Amp and Attenuator Easy evaluation platform with TSW1400 and HSDC Pro

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TSW1265EVM is an example design of a wideband RF to digital dual receiver solution capable of digitizing up to 125MHz of spectrum. The system provides a reference on how to use the ADS4249, LMH6521, LMK0480x, and a dual mixer to achieve this. This reference EVEM coupled with a capture card such as the TSW1400 can be used to capture and analyze narrow band and wideband signals. Instructions are provided on how to change the LO and IF frequencies for different application needs. The TIDA-00073 was implemented with hardware from the TSW1265EVM.

Возможности:

Complete RF to digital wideband receiver solution Up to 125MHz of contiguous signal bandwidth RF Input from 1700M to 2200M (mixer dependent - may be swapped within mixer family) On board DVGA for gain control Easy evaluation platform with TSW1400 and HSDC Pro analysis software

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This is a wideband complex-receiver reference design and evaluation platform that is ideally suited for use as a feedback receiver for transmitter digital predistortion. The EVM signal chain is ideal for high intermediate-frequency (IF) complex-feedback applications and contains a complex demodulator, TI’s LMH6521 dual-channel DVGA and ADS5402 12-bit 800-MSPS dual-channel ADC. By modifying the onboard filter components, the signal chain is configurable for a variety of frequency plans. The EVM also includes TI’s LMK04808 dual-PLL clock jitter cleaner and generator to provide an onboard low-noise clocking solution. The LMH6521 DVGA gain is controlled through the GUI or alternatively through the high speed connector with an FPGA.

Возможности:

Complete RF to digital complex wideband receiver solution Up to 800MHz of contiguous spectrum can be sampled Default configuration of RF input from 1800M to 2400M, options for 700M to 3GHz Onboard DVGA for gain control Easy evaluation platform with TSW1400 and HSDC Pro analysis software

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This design shows how to use an active interface with the current sink output of the DAC5682Z - typical applications for this include front ends for arbitrary waveform generators. The EVM includes the DAC5682Z for digital-to-analog conversion, an OPA695 to demonstrate an active interface implementation using a wide bandwidth operational amplifier and a THS3091 and THS3095 to showcase an operational amplifier with large voltage swing. Also included on board are a CDCM7005, VCXO and Reference for clock generation, and linear regulators for voltage regulation. Communication to the EVM is accomplished via a USB interface and GUI software.

Возможности:

Example of a high performance arbitrary waveform generator front end Wideband signal generation using DAC5682z Provide 1 wideband high performance output capable of driving 50 ohm loads using OPA695 Provide a high voltage output using the THS3095 with a maximum of 30Vpp Easy evaluation platform using TSW1400 and HSDC Pro pattern generator software

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The analog interface circuits in this reference design are often used between current-source based digital-to analog converters (DAC) and quadrature modulators. While the DAC348x is used as an example of a TI high-speed DAC, the circuits can be applied to other current-source based converters with slight modifications. The DAC348x and TRF3705 analog interface are populated by default on the TSW308xEVMs. Both the DAC348x and TRF3705 are designed with the same DC bias and AC swing specification to provide a seamless interface. Other circuit topologies are described to account for other DC bias and AC swing specifications. By accounting the correct DC bias and proper AC swing, system designers can apply these circuits based on their application needs in order to achieve optimal performance.

Возможности:

A breakdown of the interface on the TSW308x is explained to show the direct connection between the DAC3484 and TRF3705 General Design equations of current source DACs with IQ modulators are provided and explained TINA spice models are provided for different interface networks for DC, AC, and filtered interfaces to meet customer needs

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This reference design shows the ability of the high-speed amplifier, LMH6554, to perform single-ended to differential conversion to drive high-speed analog-to-digital converters (ADCs) while maintaining excellent noise and distortion performance. Performance versus input frequency is shown for both AC and DC coupled applications while interfaced to the ADS4449 quad, 250-MSPS, 14-bit ADC. Various options for common-mode voltages, power supplies, and interfaces are discussed and measured to meet the requirements of a variety of applications. Anti-aliasing filter examples are shown along with the performance improvements that they provide.

Возможности:

High-speed single-ended to differential conversion while maintain excellent performance System performance results for LMH6554 driving ADS4449 SFDR > 82 dBFs, SNR > 71 dBFS in first Nyquist zone SFDR > 80 dBFs, SNR > 68 dBFS in second Nyquist zone Examples of both AC and DC coupled interfaces Demonstrates anti-aliasing filter design and performance gains Amplifier power supply design considerations for best performance are discussed

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This reference design shows the ability of the high-speed amplifier, THS4509 to perform single-ended to differential conversion to drive high-speed analog-to-digital converters (ADCs) while maintaining excellent noise and distortion performance. Performance versus input frequency is shown for both AC and DC coupled applications while interfaced to the ADS4449 quad, 250-MSPS, 14-bit ADC. Various options for common-mode voltages, power supplies, and interfaces are discussed and measured to meet the requirements of a variety of applications. Anti-aliasing filter examples are shown along with the performance improvements that they provide.

Возможности:

High-speed single-ended to differential conversion while maintain excellent performance System performance results for THS4509 driving ADS4449 -SFDR > 77 dBFs, SNR > 71 dBFS in first Nyquist zone -SFDR > 69 dBFs, SNR > 67 dBFS in second Nyquist zone Examples of both AC and DC coupled interfaces Demonstrates anti-aliasing filter design and performance gains Amplifier power supply design considerations for best performance are discussed

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Референс дизайн TIDA-00095 обеспечивает законченное решение для измерения и обработки температуры с 2-х, 3-х и 4-х проводного резистивного детектора температуры и передачи показаний по токовой петле 4…20 мА. Решение может быть использовано в приложениях обработки измерений в промышленной автоматизации, полевых передатчиках и автоматизации зданий. При ошибке измерения температуры менее чем 0,017 °C в диапазоне температур -200…+850°C, сверхнизким потреблением 1,4 мА (включая ток через резисторный датчик температуры) и соответствие IEC61000, этот дизайн значительно уменьшает время проектирования и разработки высокоточных систем передачи температуры. Он также адресует системный уровень калибровки смещения и усиления, которые могут быть использованы для улучшения точности АЦП и ЦАП, а также осуществлять линейную интерполяцию для адресации нелинейного элемента (резистивного термодетектора).

 

Возможности:

  • Совместимость 2-,3- и 4-проводными RTD датчиками;
  • Низкое энергопотребление 1,4 мА (включая ток через  RTD) делает дизайн идеальным для питания от токовой петли;
  • Выходной сигнал – токовая петля 4…20 мА с разрешением 0,25 мкА;
  • Максимальная ошибка измерения: 0,11°C в диапазоне -200…+200°C и 0,17°C в диапазоне -200…+850°C;
  • Соответствие IEC61000-4-2 по ESD: воздушный пробой ±8 кВ класс А, пробой при контакте ±4 кВ класс А;
  • Соответствие IEC61000-4-4 по EFT: ±2 кВ класс А.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This design is intended to help the system designer in understanding tradeoffs and optimizing implementation for driving the Giga-Sample-Per-Second ADC with balun configurations for wideband applications. The tradeoffs considered include balun construction, insertion loss, dynamic performance, configurability, and ease of implementation. Topology and layout play a critical role in optimizing system performance, which is why these designs can help to reduce designs cycles.

Возможности:

Simplifies system design Clarifies ADC operational modes Measured system performance Uses variety of wideband baluns Shows tradeoffs by mode Recommends optimized layout

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Система состоит из микроконтроллера MSP430, драйвера двигателя DRV8837 и коллекторного двигателя 12 В. Она подходит для разработки устройств, требующих 10300 оборотов в минуту без нагрузки.

Модуль очень компактный – всего 19х33 мм, без учета размеров двигателя. Диапазон входных напряжений питания двигателя – 1,8..11 В, максимальный ток 1,8 А. Несколько вариантов конфигурации модуля позволяют регулировать скорость вращения шпинделя, изменять направление вращения и отключать подачу питания. Модуль имеет встроенную защиту от короткого замыкания, пробоя, пониженного напряжения и перегрева.

Возможности:

  • Компактная конструкция системы: 19x33 мм;
  • Интегрированная поддержка мощных полевых транзисторов (power FETs) 1.8..11 В, 1.8 А;
  • Скорость вращения двигателя легко регулируется с помощью ШИМ интерфейса (IN/IN);
  • Низкое сопротивление Rdson MOSFET - всего 280 мОм;
  • Встроенная защита от короткого замыкания, пробоя, пониженного напряжения и перегрева.

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Тестирование
Описание:
JESD204B links are the latest trend in data-converter digital interfaces. These links take advantage of high-speed serial-digital technology to offer many compelling benefits including improved channel densities. This reference design addresses one of the challenges of adopting the new interface: understanding and designing the link latency. An example achieves deterministic latency and determines the link latency of a system containing the Texas Instruments LM97937 ADC and Xilinx Kintex 7 FPGA.

Возможности:

Guarantee deterministic latency across the JESD204B link Understand the tradeoff between link latency and tolerance to link delay variation Use a formulaic and procedure-based approach to design the link latency Implement a JESD204B link using Texas Instruments' ADC16DX370 or LM97937 ADC and a Xilinx Kintex 7 FPGA

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Единственной целью данного типового решения является детальная демонстрация способа построения простого и надежного аналогового интерфейса для точного измерения температуры термопарой. В решении TIDA-00168 пошагово рассматриваются теория, эксплуатация и возможные сложности применения датчиков данного типа. Кроме того, данное решение рассматривает такие вопросы, как анализ ошибок измерений, необходимость применения фильтра для защиты от наложения спектра, компенсация холодного спая, методы линеаризации данных с датчика, а так же конструктивные особенности печатной платы.

Возможности:

  • Вход сенсора: термопара K-Типа
  • Диапазон температур термопары от –200°C до 1372°C
  • Точность измерения: 0.02ºC
  • Компенсация холодного спая
  • Возможность применения резистивного или встроенного в ADS1220 датчика температуры для компенсации холодного спая
  • Разработано в соответствии со стандартами IEC61000-4
  • Диапазон рабочих температур от  –40°C до 85°C

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

TIDA-00170 – промышленный контроллер модулей аналоговых входов и выходов. В данном решении реализовано 4 аналоговых входа и 2 аналоговых выхода. Модуль может измерять все стандартные промышленные напряжения до ±10 В и токи до 24 мА. На оба аналоговых выхода может выводиться напряжение до ±10 В или ток до 24 мА.

Данное типовое решение протестировано на соответствие стандарту IEC61000-4 (EFT, ESD)  и содержит схему защиты. Как показывают тесты, схема защиты не оказывает негативного влияния на данное решение и ошибка на входе на всём диапазоне (full-scale range, FSR) составляет менее 0.1%, а на выходе – менее 0.2% FSR.

 

Возможности:

  • 16-битные входы и выходы с программируемым пользователем диапазоном;
  • Программируемые каналы: каждый канал входа и выхода можно программно настроить на работу как по току, так и по напряжению;
  • Точность – входные каналы менее ±0.1% FSR при 25 °C, выходные каналы менее ±0.2% FSR при 25 °C;
  • Встроенный изолированный Flybuck™ источник питания с защитой от пусковых токов;
  • Соответствует стандарту IEC61000-4 для ESD и EFT.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Референс дизайн, представляющий собой оценочный набор на базе дельта-сигма модулятора AMC130xс усиленной изоляцией и микроконтроллера Delfino TMS320F28377D семейства C2000. Дизайн позволяет оценить производительность измерений параметров трехфазного двигателя: ток каждой фазы, напряжение инвертора и напряжение цепи постоянного тока. Входящая в состав комплекта прошивка позволяет настроить Sinc фильтр, установить частоту PLL и получать данные с Sinc фильтра. Так же в комплект входит универсальный графический интерфейс, который поможет быстро оценить производительность AMC130x и с легкостью изменить параметры Sinc фильтра, реализованного на микроконтроллере Delfino.

 

Возможности:

  • Изолированный шунт, позволяющий измерить ток и напряжение трехфазного двигателя с помощью дельта-сигма модулятора с усиленной изоляцией AMC130x;
  • 2-ядерный микроконтроллер TMS320F28377D с реализованным на нем Sinc фильтром;
  • Калиброванная точность ±0.2%, точность без калибровки < 2%;
  • Время отклика менее 4 мкс. от коротких замыканий;
  • Графический интерфейс пользователя для полного анализа тактирования модулятора, параметров Sinc фильтра и сигналов тока и напряжения;
  • Соответствует требованиям IEC61800 по ЭМС. 

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TIDA-00179 reference design is an EMC compliant universal digital interface to connect to absolute position encoders, like EnDat 2.2, BiSS®, SSI or HIPERFACE DSL®. The design supports a wide input voltage range from 15-60V (24V nom). A connector with 3.3V logic I/O signals allows for direct interface to the host processor like Sitara AM437x or Delfino F28379 to run the corresponding master protocol. Master implementations are available on Sitara AM437x (EnDat2.2, BiSS and HIPERFACE DSL) or Delfino DesignDRIVE (EnDat2.2 and BiSS). The TI design allows the host processor to select between a 4-wire encoder interface like EnDat 2.2 and BiSS or a 2-wire interface with power over RS485 like HIPERFACE DSL. To meet the selected encoder's supply range, the design offers a programmable output voltage with either 5.25V or 11V. This design’s power supply offers protection against over-voltage and short circuit according to the selected encoder’s voltage range to prevent damage during a cable short. TIDA-00179 has been tested up to 100m cable length with EnDat 2.2 and 2-wire HIPERFACE DSL encoders.

Возможности:

Universal Hardware to Interface to EnDat 2.2, BiSS, SSI and 4-Wire or 2-Wire HIPERFACE DSL Encoders. Supports All Corresponding Standard Data Rates up to at least 100m Cable Length. 3.3-V Supply Half-Duplex RS485 Transceiver SN65HVD78 with 12kV IEC-ESD and 4kV EFT Eliminates Cost for External ESD Components. Encoder P/S with Wide Input Range (15-60V) Offers Programmable Output Voltage 5.25V or 11V, Compliant to EnDat 2.2, BiSS or HIPERFACE DSL Encoders. OV, UV and Precise Over-Current Limit with Short-Circuit Protection Leveraging TI eFuse Technology with Current Monitor and Fault Indicator. Logic Interface (3.3V I/O) to Host Processors like host processor like Sitara AM437x or Delfino F28379 to run the EnDat 2.2, BiSS, SSI or HIPERFACE DSL Master. Master implementations are available on Sitara AM437x (EnDat2.2, BiSS and HIPERFACE DSL) or Delfino DesignDRIVE (EnDat2.2 and BiSS). Design Exceeds EMC Immunity for ESD, Fast Transient Burst, and Surge and Conducted RF with Levels according to IEC61800-3.

Документация:
  • Схемотехника
  • BOM
Описание:
The Isolated Loop powered Thermocouple Transmitter reference design is a system solution providing precision K-type thermocouple measurements for 4 to 20-mA isolated current-loop applications. This design is intended as an evaluation module for users to fast prototype and develop end-products for process-control and factory-automation. Potential challenges with thermocouples as a temperature sensor include tiny voltage outputs, low sensitivity and nonlinearity; in addition, because in industrial environments ground potential differences higher than 100V are common, thermocouple and signal conditioning circuitry must be galvanically isolated. The design files include design considerations, block diagrams, schematics, Bill of Materials (BOM), layer plots, Altium files, Gerber Files, and MSP430 Firmware. Watch the TIDA-00349 Overview video, covering the same isolated power topology as used in the TIDA-00189 NOW

Возможности:

Sensor input compatible with k-Type Thermocouple probes ( -200°C to +1375°C) Operating temperature of the circuit -40°C to +85°C Implements Cold Junction compensation (RTD based) Front End accuracy < 0.5°C (-200°C to +270°C) and < 0.15% (270°C to +1375°C) 4 to 20mA current loop output signal Design to meet IEC 61000-4-5

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
TIDA-00284 proposes to integrate current control and plunger movement detection into an AC solenoid coil. This reference design provides a solution to control the solenoid current using a PWM-based controller along with a Hall sensor to detect plunger movement and switch from peak current to hold current mode Various applications in the field of industrial automation and material processing will benefit from up-to 70% reduced power consumption, accelerated process time, greatly simplified usage and enhanced monitoring capabilities.

Возможности:

PWM based current control optimizes power consumption for peak and hold time or according to fixed time settings Optional plunger movement detection based on Hall sensor Automatic switchover from peak to hold current mode at the end of completion of plunger movement or pre-set timer Activates alarm signal on detection of faulty plunger movement, under voltage or controller over temperature Complies with EN55011-Class A conducted emission limits

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TI Design TIDA-00289 proposes to integrate current control and plunger movement detection into the solenoid coil. Various applications in the field of industrial automation and material processing will benefit from up-to 70% reduced power consumption, accelerated process time, greatly simplified usage and enhanced monitoring capabilities.

Возможности:

PWM based current control optimizes power consumption for peak and hold time or according to fixed time settings 2 options for plunger movement detection: Back-EMF and Hall sensor based Automatic switchover from peak to hold current mode at the end of completion of plunger movement Activates alarm signal on detection of faulty plunger movement, under voltage or controller over temperature Complies with EN55011-Class A conducted emission limits

Возможность заказа
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

RS485 (изолированный, неизолированный) является популярным интерфейсом в сфере грид-инфраструктур и одной из главной опций в разрабатываемом в настоящее время оборудовании. TIDA-00308 позволяет быстро производить отладку и проводить процесс разработки с помощью устройств RS485 от TI в 3 различных случаях применения с помощью изолированного источника питания, который включён в этот проект. Кроме того, в руководстве пользователя приведены результаты испытаний данного проекта по стандартам IEC61000-4-2 (электростатический разряд) и IEC61000-4-5 (скачок напряжения).

 

Возможности:

  • В одном проекте приведены три сценария применений RS485
  • Доступны два изолированных питания, 5 В и 3,3 В
  • Статус передачи и приёма по RS485 отображается на светодиоде
  • Данный дизайн совместим со многими изолированными устройствами от TI для различных применений
  • Соответствует требованиям IEC-61000:
    • IEC-61000-4-2: электростатический разряд до 4 кВ (контакт)
    • IEC-61000-4-5: всплески напряжения до ±1 кВ
  • Нацелен на применения в качестве:
    • интерфейса с применением изолятора
    • неизолированного приёмопередатчика RS485
    • изолированного приёмопередатчика RS485

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Это решение демонстрирует модификации платы, требуемые для приложений с поддержкой высокой пропускной способности и высокой частоты, использующий текущий источник ЦАП DAC38J84 с модулятором TRF3704. TRF3704 – это модулятор 6 ГГц, поддерживающий широкие диапазоны модуляций. DAC38J84 – это конвертер 2,5 Гвыборок/с, поддерживающий базовый диапазон 600 MГц. Комбинация облегчает работу на частотах и с пропускной способностью, которые ранее были недостижимы для высокопроизводительных систем связи.

Возможности:

  • Поддержка полосы пропускания 600 МГц, соответствующей полосы пропускания радиочастотного диапазона 1,2 ГГц;
  • Работа до 6 ГГц с хорошим коэффициентом усиления и линейностью характеристики;
  • Обеспечивает правильное преобразование сетевого интерфейса ЦАП для модулятора;
  • Обеспечивает резервирование для LPF между ЦАП и модулятором;
  • Вносит изменения для обеспечения плоской частотной характеристики ББ для приложений с высокой пропускной способностью;
  • TSW38J84 - это типовое решение с графическим интерфейсом, которое можно купить; любые изменения могут быть простестированы на этой отладочной плате.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Применение методов выравнивания – это эффективный способ компенсирования потерь в канале передачи по последовательному интерфейсу JESD204B в преобразователях данных. В данном базовом проекте использован ADC16DX370, сдвоенный 16-битный аналого-цифровой преобразователь (АЦП) на 370 MSPS, в котором используется метод выравнивания с ослаблением для подготовки последовательных данных для передачи со скоростью 7,4 Гбит/с. У пользователя существует возможность оптимизировать ослабление (DEM) и размах выходного напряжения (VOD) выходного драйвера, чтобы эти параметры канала находились в обратно пропорциональной зависимости. Эксперименты показывают чистый приём сигнала на расстоянии 20 дюймов с использованием материала FR-4.

Возможности:

  • Позволяет добиться высокоточной работы последовательного интерфейса JESD204B с учётом использования недорогих материалов печатной платы
  • Дает возможность прийти к пониманию ограничений, которые накладывают каналы с потерями, и освоить методы выравнивания для снятия этих ограничений
  • Использовать выверенный подход к оптимизации параметров выравнивания ADC16DX370
  • Базовый проект протестирован и включает в себя отладочный модуль, конфигурационное программное обеспечение и руководство пользователя

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Low cost, high performance clocking solution for GSPS data converters. This reference design discusses the use of a TRF3765, a low noise frequency synthesizer, generating the sampling clock for a 4 GSPS analog-to-digital converter (ADC12J4000). Experiments demonstrate data sheet comparable SNR and SFDR performance.

Возможности:

Frequency ranges from 300MHz to 4.8GHz Low noise VCO ~ 133dBc/Hz Low jitter: 0.35ps This reference design is tested and includes an evaluation board, configuration software and User's Guide

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Растущий спрос на беспроводные сети для обеспечения быстрой передачи данных пользователям увеличивает производительность приемопередающего оборудования для обеспечения достаточной пропускной способности и поддержки крупнейших стандартизированных несущих частот (с агрегацией частот в некоторых случаях), а также достаточную чувствительность приемника и динамический диапазон для работы в присутствии сильных блокирующих сигналов в рабочем окружении.

Это решение от TI описывает подсистему RF-приемника с 16-битным сэмплером, пропускная способность которого превышает 100 МГц, включающую понижающий микшер, цифровой усилитель с переменным коэффициентом усиления (DVGA), высокоскоростной конвейерный аналого-цифровой преобразователь (ADC), гетеродин (LO), RF-синтезатор и тактовый генератор устранения джиттера.

 

Возможности:

  • Реализует подсистему RF супергетеродинного приемника с входным диапазоном частот 700-2700 МГц, шириной полосы пропускания 100 МГц и 16-битным АЦП;
  • Ускоряет время разработки беспроводной связи, программного обеспечения для радио, военных или тестово-измерительных приложений с проверкой IF сигналов цепи;
  • Оценить этот дизайн легко с поддержкой сбора данных и инструментов анализа;
  • Эта конструкция протестирована и включает оценочный модуль (EVM), приложение для настройки и руководство пользователя.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
The TIDA-00363 TI design provides a solution for EMC-compliant resolver-to-digital converter (RDC) with single-chip PGA411-Q1 with 12-bit angle resolution. PGA411-Q1's integrated boost-converter and exciter amplifier reduces system cost and board space compared to traditional RDC solutions. On-chip protection and diagnostic improve robustness against short-circuit and increase safery by detecting external fault conditions. A high-speed 3.3V SPI interface allows PGA411-Q1 configuration, diagnostics, angle and velocity information. Example firmware on a C2000 MCU allow for easy real-time evaluation of the TI design with angle data available at 16kHz sample rate for angle data read-out and register configuration through virtual COM port.
Возможности:

Single-chip resolver-to-digital converter (RDC) with typical accuracy better than ±0.2 degree Exceeds IEC61800-3 EMC immunity ±8kV ESD CD per IEC61000-4-2 ±4kV EFT per IEC61000-4-4 ±2kV Surge per IEC61000-4-5 Integrated exciter amplifier with 150mA output current and programmable (1-017V) boost power supply enables 60% PCB size reduction 24V input with wide input voltage range (12-42v/60V) and reverse polarity protection SPI interface (8MHz, 3.3V I/O). Parallel and ABZ/UVW output interface Option to use external 15-V exciter supply and/or external exciter amplifier Example firmware with C2000 MCU to read angle at 16kHz sample rate

Возможность заказа
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
The TIDA-00368 reference design provides a reference solution for interfacing current output Hall sensors and current transformers to differential ADC (standalone and integrated into MCU). The differential signal conditioning circuit is designed to measure motor current with an accuracy of ±0.5% across operating temperature range from -25°C to +75°C. The output common-mode voltage of the differential amplifier can be selected to either 1.25V or 2.5V.

Возможности:

On board current-output Hall sensor to measure nominal current up to 25A RMS Current measurement accuracy of 0.5% Common reference solution for interfacing both CT and current output hall sensor with Pseudo-differential ADC/MCU Selectable output common-mode voltage for the differential amplifier Provision to evaluate with Delfino F2837x Control Card Provision to evaluate with external ADC (ADS8354) for interfacing with Motor Controller

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Базовый проект TSW38J84 EVM представляет собой платформу для демонстрации решения двухканального передатчика с интегрированным резонатором. В данном базовом проекте используется устройство 2.5 GSPS DAC38J84 с высококлассными модуляторами: TRF3722 (с интегрированными PLL/ VCO) и TRF3705. TRF3722 и TRF3705 можно объединить для создания двухканального решения, в котором TRF3722 будет выступать в роли локального резонатора (LO) для обоих модуляторов. Интерфейс связи между DAC38J84 и модуляторами, а также методы измерения характеристик совместной работы ЦАП и модуляторов могут варьироваться. Приведённые результаты измерений включают в себя измерения полосы пропускания, выходной точки пересечения третьего порядка, искажения гармоник и подавления частот за пределами полосы пропускания.

Возможности:

  • Полноценное решение двухканальной передачи «биты-РЧ» и использованием интерфейса JESD204B
  • Платформа для тестирования 2.5 GSPS DAC38J84 с двумя высококлассными модуляторами
  • Выходная частота TRF3722 и TRF3705 достигает 4 ГГц
  • Решение с поддержкой полосы пропускания до 1 ГГц
  • Решение двухканальной передачи для современных систем связи, военного назначения и контрольно-измерительных приборов

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Широкополосные радиочастотные приемники позволяют значительно расширить возможности радиоаппаратуры. Широкая полоса пропускания позволяет гибко настраивать каналы без внесения изменений в аппаратную часть, а так же принимать несколько каналов на разных частотах одновременно.

Данное типовое решение – широкополосный радиочастотный приемник с АЦП с частотой дискретизации 4 Гвыб./с, дифференциальным усилителем с частотой пропускания от 0 до 8 ГГц. Данный дифференциальный усилитель позволяет работать с низкочастотным сигналом, вплоть до постоянного тока, что невозможно при использовании согласующего трансформатора.

 

Возможности:

  • Типовое решение с полосой пропускания 2 ГГц
  • Поддерживает работу с постоянным током
  • Поддерживает несимметричный и дифференциальный вход
  • Решение включает в себя полноценную систему тактирования и питания

Документация:
  • Схемотехника
  • BOM
Описание:
This system level design shows how two ADC12J4000 evaluation modules (EVMs) can be synchronized together using a Xilinx VC707 platform. The design document describes the required hardware modifications and device configurations, including the clocking scheme. Example configuration files are shown for each EVM. The FPGA firmware is described and the relevant Xilinx IP block configuration parameters are shown. Data taken on the actual hardware is shown and analyzed, showing synchronization within 50 ps without characterized cables or calibrated propagation delays.

Возможности:

Demonstrates a typical phased array radar sub-system by showing synchronization of JESD204B giga-sample ADCs The LMK04828 clocking solution used is described in detail Test results show synchronization within 50 ps without any characterization of cables or calibration of propagation delays Xilinx firmware development is discussed to offer a clear understanding of the requirements This sub-system is tested and includes example configuration files

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TIDA-00445 TI design provides a reference solution for isolated current measurement using shunt and isolated amplifier. By limiting the shunt voltage to 25mV, this design is able to reduce power dissipation in the shunt and achieves a high current measurement range of up to 200A. Shunt voltage is further amplified by precision Opamps in instrumentation amplifier based configuration with a gain of 10 to match the input range of isolation amplifier. The output of isolation amplifier is level shifted and scaled to utilize the complete input range of 3.3v ADC. This design uses free running transformer driver for generating isolated supply voltage for the high voltage side of the circuit. Small form factor for the power supply is achieved by the operation of driver at 400 KHz.

Возможности:

Shunt based isolated 200Apk current measurement solution Limiting shunt voltage to 25mV helps achieving less power dissipation High-Side Current Sense Circuit With High Common Mode Voltage of 1200 V peak Supporting up to 690V AC Mains Powered Drives Calibrated AC accuracy of <1% across temperatures -25Лљc to +85Лљc Can be Interfaced directly with differential or single ended ADC Small form factor push pull based isolated power supply to power high side circuit Inbuilt 1.65VREF for level shifting the output.

Возможность заказа
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
TIDA-00465 is an application using TPS23861 as a single port, type 2, PoE auto-mode PSE in a small form factor. The design will inject power onto any Ethernet cable for PoE powered loads up to 30W.

Возможности:

TPS23861 IEEE 802.3at PSE Controller Single Port 30W PoE Injector Auto Detection and Classification of PD Auto Turn on and Disconnect of PD Requires only 48VDC, 40W AC-DC Adapter

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
A common technique to estimate the position of emitters uses the amplitude and phase shift data of a signal derived from an array of spatially distributed sensors. For such systems, it is important to guarantee a deterministic phase relationship between the sensors to minimize errors in the actual measured data. Thisapplication design will discuss how multiple Analog to Digital Converters (ADCs) with a JESD204B interface can be synchronized so that the sampled data from the ADCs are phase aligned.

Возможности:

Synchronized 2 giga sample ADCs sampling at 3.072GHz System expandable to more than 2 ADCs Phase variation less than 1 ADC clock period Easy to use software interface for control and data acquisition Excellent spur and noise perfromance of ADC at 3.072GHz This design is tested and includes software, demo hardware and a design guide.

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TIDA-00468 Reference design shows how to build an isolated thermocouple sensing front-end with optimized power-consumption for loop powered application while: • reducing footprint from classical look-up table approach and • keeping the fast response time of linear piece wise interpolation

Возможности:

Sensor Input: K-Type Thermocouple Temperature range:-270..1372 C System accuracy: +/- 0.2K Piecewise linear interpolation Look-up table size: 320 bytes

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The ADC12D1600RFRB reference design provides a platform to demonstrate a high speed digitizer application which incorporates clocking, power management, and signal processing. The reference design utilizes the 1.6 GSPS ADC12D1600RF device, onboard FPGA Xilinx Virtex 4, and high performance clock synthesizer LMX2531 to meet the system requirements of a 9 bit ENOB high speed digitizer.

Возможности:

2 Channels of GSPS analog-to-digital conversion Greater than 9 bits ENOB over wide input frequency range Protoype for low cost dual channel high speed digitizer for test and measurement systems

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This board allows the LMH5401 to be used as a low gain amplifier or as an attenuator.

Возможности:

DC coupled Minumum gain of 0.5V/V Split Supply voltage 6 GHz Bandwidth

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-00531 reference design features dynamic voltage scaling (DVS) as a power management solution to power CPU/DSP core voltages.

Возможности:

Programable Output Voltage from 1.2 V to 1.6 V With 90 Steps in Between Output Voltage is Programable Through Standard I2C Interface Output Voltage Enable and Disable function High power supply ripple rejection Up to 800-mA Output Current This circuit design is tested and includes a detail design guide, test data and design files

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This design is a 9.8-GHz wideband, low-phase noise, integrated continuous wave (CW) RF signal generator with versatile spur reduction technique. The output level can be programmed from -32 dBm to 14.5 dBm in 0.5-dB steps. This signal generator can be used as local oscillator for applications, such as analog and vector signal generator, and can also be used as a clock generator for RF ADCs. The TIDA-00626 can be controlled from any PC via the TI USB2ANY interface and also using the microcontroller MSP430F5529 launch pad.
Возможности:

Integrated wideband frequency synthesizer with output range of 0.02 GHzto 9.8 GHz Excellent phase-noise performance; synthesizer phase noise at 6 GHz, -110 dBc/Hzat 100-KHz offset, -132 dBc/Hzat 1-MHz offset Low-noise synthesizer, in-band spurs (-75 dBc) Programmable output level 14.5 dBm to -32 dBm, 0.5-dB steps Versatile boundary spurs reduction using LMK61E2

Документация:
  • Схемотехника
  • BOM
Описание:
A wideband single-ended to differential conversion reference design in both DC- and AC- coupled applications is presented. The design evaluates the performance of the LMH5401 and LMH6401 cascade and offers insight into the design.

Возможности:

4.5GHz bandwidth with 30dB maximum total voltage gain Digitally-controlled gain range of 32dB in 1dB steps 50-Ω Input DC- or AC-coupled single-ended to differential conversion Output IP3 at RL = 200Ω: 40dBm at 500MHz 33dBm at 1GHz Output common-mode control capability: VMID ±0.5V Compact design ideal for portable application with PD = 645mW

Документация:
  • Схемотехника
  • BOM
Описание:
This board cascades two LMH5401 or LMH3401 amplifiers for more gain or more DC common mode shift.

Возможности:

DC coupled Two LMH5401 (0r 3401) amplifiers Independent supplies for each amplifier Up to 8 GHZ Bandwidth Gain to 20dB or higher Single or split supply

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TIDA-00793 reference design provides a simple, robust, and accurate sensor signal conditioning solution using the PGA301-Q1 for resistive bridge type pressure sensors. The protection strategies implemented in this design protect the pressure sensor against wiring harness faults, EMI, and automotive electrical transients. Theory, operation, and challenges involved in the design are systematically explained in the design guide.

Возможности:

Accuracy of 0.17% Over Temperature (-40°C to 125°C) Second Order Temperature and Linearity Compensation Algorithm Form Factor Design of 23x23mm Protection Against Harness Faults (Over voltage and Reverse Polarity Protection), Broken Wire Detection Meets ISO7637-3 Requirements for Transient Pulses, tested for Bulk Current Injection (BCI)-ISO11452-4

Возможность заказа
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
A direct RF sampling receiver approach to a radar system operating in S-band is demonstrated using the ADC32RF45, 3-Gsps, 14-bit analog to digital converter (ADC). RF sampling reduces the complexity of a system by removing down conversion and using a high sampling rate enables wider signal bandwidths. The approach is demonstrated by building a receiver based on the ASR-11 air traffic control radar specifications.
Возможности:

S-band radar reference design using RF sampling architecture Example lineup analysis with RF sampling ADC Measurements to verify calculated performance Radar specific measurements with detection scheme Supports greater than 1-GHz instantaneous signal bandwidth

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design discusses the use and performance of the Digital Variable-Gain high-speed amplifier, the LMH6401, to drive the high-speed analog-to-digital converter (ADC), the ADS54J60 device. Different options for common-mode voltages, power supplies, and interfaces are discussed and measued, including AC-coupling and DC-coupling, to meet the requirements of a variety of applications.

Возможности:

Low noise Variable Gain Amplifier Dual High Speed ADC AC and DC coupling Complete clocking solution Tested Reference design that includes an evaluation board, configuration software, and User's Guide

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
To further increase the range, data rate, and reliability of modern mobile communications systems, system designers continue to place more emphasis on multiple-antenna transmitter systems to achieve combinations of spatial diversity and spatial multiplexing. Such implementations can further compensate for path loss and the multipath effect of transmission mediums. These implementations can also potentially increase range and data rate and improve reliability. Multiple-antenna systems with beamforming techniques also allows for better focus of transmitter energy and the system can potentially reduce the size of an antenna while increasing the transmitter range. More mobile communications systems and radar systems are starting to adopt multiple-antenna transmitters in their designs. For such multiple-antenna transmitter implementations, each individual transmitter requires digital-to-analog converters (DACs) for the digital bits to RF transmission. Multiple transmitters and the associated antenna must also be synchronized in time. The design may utilize JESD204B subclass 1 type DAC3xJ8x, which has the capability to achieve multiple DAC3xJ8x device synchronization. The DAC3xJ8x is a high-speed 16-bit DAC with up to 2.8 GSPS of sample rate. All of the capabilities of DAC3xJ8x simplify device synchronization and facilitate the design of a multiple-antenna transmitter system.

Возможности:

High-Speed Data Transfer High Sample Rate Digital-to-Analog Conversion JESD204B Subclass 1 Support Multi-Device Synchronization Synchronized Clock Distribution

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TIDA-01015 is a clocking solution reference design for high speed direct RF sampling GSPS ADCs. This design showcases the significance of the sampling clock to achieve high SNR for 2nd Nyquist zone input signal frequencies. ADC12J4000 is a 12-bit, 4-GSPS RF sampling ADC with 3-dB input bandwidth of 3.2 GHz capable of capturing signals up to 4 GHz. This design highlights a clocking solution for the ADC12J4000 using TRF3765, to achieve high SNR performance at high input frequencies used in applications such as digital storage oscilloscopes (DSO) and wireless testers.
Возможности:

12-bit, 4-GSPS RF sampling ADC clocking solution Up to 4-GHz input signal capture capability JESD204B compliant low-phase noise clocking solution for RF sampling ADC

Документация:
  • Схемотехника
  • BOM
Описание:
TIDA-01016 is a clocking solution for high dynamic range high speed ADC. RF input signals are directly captured using the RF sampling approach by high speed ADC. TheADC32RF45 is a dual- channel, 14-bit, 3-GSPS RF sampling ADC. The 3-dB input bandwidth is 3.2 GHz, and it captures signals up to 4 GHz. This design showcases the clocking solution using the LMX2582, to achieve the best SNR performance of ADC32RF45 at higher input frequencies used in microwave backhaul applications.
Возможности:

3 GHz low-phase noise clocking solution for RF sampling ADC with >51 dB SNR @ 3.65 GHz input 4GHz high frequency input signal capture capability Large signal bandwidth, high dynamic range RF sampling receiver solution

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01017 reference design demonstrates the performance of a clocking solution for a high speed multi-channel system, analyzed by measuring the channel to channel skew for the entire input frequency range of the RF sampling ADC. Channel to channel skew is critical for phased array radar and oscilloscope applications. The ADC12J4000 is a low power, 12-bit, 4-GSPS RF-sampling analog to digital converter (ADC) with a buffered analog input, integrated digital down Converter, features a JESD204B interface, and it captures signals up to 4GHz. This design showcases the clocking solution using the LMK04828, to achieve the synchronization between multiple ADC12J4000 signal chains using synchronized SYSREF.
Возможности:

Synchronization of multi-channel high speed ADCs RF sampling ADC clocking solution 4GHz high frequency input signal capture capability Low-phase noise clocking solution for RF sampling ACC

Документация:
  • Схемотехника
  • BOM
Описание:
High speed multi-channel applications require precise clocking solutions capable of managing channel-to-channel skew in order to achieve optimal system SNR, SFDR, and ENOB. This reference design is capable of supporting two high speed channels on separate boards by utilizing TI’s LMX2594 wideband PLL with integrated VCOs to generate a 10 MHz to 15 GHz clock and SYSREF for JESD204B interfaces. The 10 KHz offset phase noise is < -104 dBc/Hz for a 15 GHz clock frequency. By using TI’s ADCDJ3200 high speed converter EVMs, a board-to-board clock skew of <10ps is achieved and a SNR of 49.6 dB with a 5.25 GHz input signal. All key design theories are described, guiding users through the part selection process and design optimization. Finally, schematic, board layout, hardware testing, and results are also presented.
Возможности:

Up to 15GHz sample clock generation Multi-channel JESD204B compliant clock solution Low phase noise clocking for RF sampling ADC/DAC Configurable phase synchronization to achieve low skew in multi-channel system Supports TI’s high-speed converter and capture cards (ADC12DJ3200EVM, TSW14J56 / TSW14J57)

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TIDA-01051 reference design is used to demonstrate optimized channel density, integration, power consumption, clock distribution and signal chain performance of very high channel count data acquisition (DAQ) systems such as those used in automatic test equipment (ATE). Using serializers, such as TI’s DS90C383B, to combine many simultaneously sampling ADC outputs into several LVDS lines dramatically reduces the number of pins the host FPGA must process. As a result, a single FPGA can process a significantly increased number of DAQ channels and board routing complexity is greatly reduced.
Возможности:

Two 20 bit SAR ADC channels (expendable up to 28) Three level MUX tree (up to 64 channels per ADC) Highlights throughput improvements using serialized ADC output data Modular front-end reference design for high channel count systems that can be repeated Up to +/-12V input signal (+/-24Vpp differential)

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01052 reference design aims to highlight system performance increases seen using a negative voltage rail on the analog front end driver amplifiers rather than ground. This concept is relative to all analog front ends, however this design is aimed specifically at automatic test equipment.
Возможности:

Negative rail input (NRI), rail-to-rail output (RRO) Wide output common-mode control range Low power consumption High THD, SNR, and ENOB Dual supply on AFE maximizing system performance

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01054 reference design helps eliminate the performance degrading effects of EMI on Data Acquisition (DAQ) systems greater than 16 bits with the help of the LM53635 buck converter. The buck converter enables the designer to place power solutions close to the signal path without the unwanted noise degradation of EMI while saving board space. This design allows for a system SNR performance of 100.13 dB using a 20-bit, 1-MSPS SAR ADC, which almost matches the 100.14 dB SNR performances when using external power sources.
Возможности:

Power design minimizing DC to DC EMI impact on system performance Two 20-bit SAR ADC channels Modular front-end reference design for high channel count systems that can be repeated Up to +/-4V input signal (8Vpp differential)

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01055 reference design for high performance DAQ Systems optimizes the ADC reference buffer to improve SNR performance and reduce power consumption with the TI OPA837 high-speed op amp. This device is used in a composite buffer configuration and provides a 22% power improvement over traditional op amps. Voltage reference sources with an integrated buffer often lack the drive strength required to achieve optimal performance in a high-channel count systems. This reference design is capable of driving several ADCs, and achieves a system ENOB of 15.77 bits using an 18-bit, 2-MSPS SAR ADC.
Возможности:

Two stage buffer design for reducing noise generated from voltage reference Implements new low power reference driver with the slew rate capability to drive a 2MSPS SAR ADC

Документация:
  • Схемотехника
  • BOM
Описание:
The RF sampling architecture offers an alternative to the traditional super-heterodyne architecture. An RF sampling analog-to-digital converter (ADC) operates at a high sampling rate and converts signals directly from radio frequencies (RF) to digital. Because of the high sampling rate, the RF sampling architecture supports very wide signal bandwidths. Higher signal bandwidths increase the capacity of the system allowing for faster data transmission or greater user access. The reference design features the ADC32RF45 which is a dual channel,14-bit resolution ADC sampling up to 3-GSPS. The maximum signal bandwidth is set by the ADC sampling rate divided by two. With this reference design the signal bandwidth capability exceeds 1-GHz. The maximum input frequency is set by the input bandwidth of the input buffers of the ADC and the input transformers. This reference design allows direct capture of RF signals up to 4-GHz which is suitable for all of the key telecommunication bands and S-band RADAR applications. The design includes an optimized clocking solution for maintaining the JESD204B serialized data interface and achieving the highest signal-to-noise ratio (SNR) performance.

Возможности:

3-GSPS RF sampling ADC solution 1 -GHz and larger signal bandwidth capability Low noise, high dynamic range RF sampling receiver solution Low-phase noise clocking solution for RF sampling ADC

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The RF sampling receiver captures signals directly in the radio frequency (RF) band. In a multi-band application the desired signals are not very wide band but they are spaced far apart within the spectrum. The reference design captures signals in different RF bands and digitally down-converts them to baseband. The reference design showcases the ADC32RF80 dual channel, 14-bit, 3-GSPS RF sampling telecom receiver. The device includes two digital down converters (DDC) per channel. The DDC offers decimation values from 8 to 32 and includes a 16-bit numerically controlled. With the high sampling rate of the ADC32RF80 the reference design captures a large swatch of RF spectrum which contains signals in multiple bands and potentially undesired interferers. The DDC independently mixes the desired bands to digital baseband. Decimation reduces the output data rate to a lower level and provides digital filtering around the desired band to eliminate interference and to improve signal-to-noise ratio performance. This feature is critical for high end telecommunication receivers that require high dynamic range.

Возможности:

Digital down converter with decimation solution Interference avoidance configuration Low noise, high dynamic range RF sampling receiver solution Low-phase noise clocking solution for RF sampling ADC

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Synthesis of waveforms appropriate for an S-band multifunction phased array radar (MPAR) is demonstrated with an RF sampling architecture utilizing the DAC38RF80, a 9GSPS 16-bit digital-to-analog converter (DAC). The RF sampling transmit architecture simplifies the signal chain, bringing the data converter closer to the antenna, allowing flexibility with high performance.
Возможности:

S-band transmitter reference design Wideband frequency flexibility and planning Demonstration using multichannel FM-modulated chirp waveforms Tested reference design includes an evaluation module (EVM), configuration software, and User’s Guide

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
The TIDA-01346 design uses two LMX2594 synthesizers in combination to produce lower noise than is possible with just one. By combining the output of two synthesizers that are in phase, a theoretical 3 dB phase noise benefit is possible due to the output power being 6 dB higher while the noise power is only 3 dB higher. The LMX2594 is an ideal synthesizer for this application as it has a SYNC feature that allows it to have deterministic and repeatable phase as well as a programmable phase that can be used to correct for any phase error due to trace mismatches or any other factors.
Возможности:

3 to 12.5 GHz Output Frequency 40-fs rms Jitter at 9GHz (100 Hz to 100 MHz)

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TIDA-01442 reference designutilizes the ADC12DJ3200 evaluation module (EVM) to demonstrate a direct RF-sampling receiver for a radar operating in HF, VHF, UHF, L-, S-, C-, and part of X-band. The wide analog input bandwidth and high sampling rate (6.4 GSPS) of the analog-to-digital converter (ADC) provides multiband coverage with a single or dual ADC. The direct RF-sampling capabilities of the ADC reduces the component count by eliminating several down-conversion stages, thereby reducing overall system complexity.

Возможности:

High-input-frequency capability of ADC allows RF sampling of signals from L-band to X-band Max sample rate of 6.4 GSPS in single-channel (interleaved) modeand 3.2 GSPS in dual-channel mode Four independent NCOs per DDC allow fast frequency hopping among bands Clocking solution optimized for low jitter and JESD204B operation

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDEP-0086 reference design implements a Simple Open Real-Time Ethernet (SORTE) master with the Programmable Real-time Unit and Industrial Communication Subsystem (PRU-ICSS). SORTE enables customer applications to exchange process data between the master and devices in a 4 µs cycle time. The design contains open source PRU firmware to enable customer to differentiate their products. The SORTE protocol includes device discovery, parametrization, PHY and cable delay measurement, synchronization and process data exchange.
Возможности:

SORTE device reference implementation Enables 4µs cycle time to exchange process data PRU firmware provided in source code Fully customizable PRU firmware

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
Targeted for PROFINET slave communications, this development platform allows designers to implement PROFINET communications standards in a broad range of industrial automation equipment. It enables low foot print designs in applications such as industrial automation, factory automation or industrial communication with minimal external components and with best in class low power performance.

Возможности:

AM335x ARM Cortex-A8 processor-based design enables 30% system BOM savings by eliminating external ASIC/FPGA PROFINET IO Device for conformance classes A and B certified by COMDEC High performance PROFINET cut-through switch supports 250us cycle time with 8 real-time connections. Very robust PROFINET switch with 4 priority queues per port and content filter passing Netload class 3. Free board support package and industrial software development kit from TI Support other industrial communications with the same hardware (e.g., EtherCAT, PROFIBUS, Ethernet/IP and more) Production Ready development platform sub-system which includes schematics, BOM, user guides, application notes, white paper, software, demos and more

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Данное типовое решение предназначено для обеспечения питанием AVS ядра в Keystone Multicore DSP, в основном серии C66x. В серии C66x используется технология Smart Reflex, что позволяет DSP управлять собственным питанием. Данная возможность реализована с использованием синхронного понижающего преобразователя (TPS56121) с управлением выходным напряжением через LM10010. LM10010 принимает 6-ти или 4-х битный сигнал управления от DSP и подстраивает выходное напряжение TPS56121, который питает DSP. Высокая точность LM10011 (1.0%) позволяет сэкономить, сократив количество компонентов в цепи питания. Для процессоров, которым нужно определенное стартовое напряжения, LM10011 может быть настроен на старт с одного из 16 предустановленных параметров.

 

Возможности:

  • Выходная точность 1.0% (0°C to +100°C);
  • Выходная точность 1.25% (–40°C to +125°C);
  • Диапазон входного напряжения: +2.97 V to +5.5 V;
  • Настраиваемый VID формат (6/4 бит);
  • 16 предустановленных параметров старта;
  • Достаточная точность для поддержки пользовательского UVLO;
  • Протестированное решение включает в себя схему, файлы проекта печатной платы, перечень компонентов и результаты тестов.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Одноканальный источник тактовых импульсов нельзя использовать для тактирования нескольких тактовых входов в высокопроизводительных процессорных устройствах, например, таких как многоядерные ARM Cortex-A15 процессоры 66AK2Ex и AM5K2Ex, так как чрезмерная нагрузка, помехи от рассогласования и шумы негативно влияют на производительность. Однако этого можно избежать, используя несколько источников тактовых импульсов вместо одного. Этот дизайн демонстрирует генерирование тактовых сигналов для семейств 66AK2Ex и AM5K2Ex процессоров Keystone II с ядром ARM Cortex-A15 + DSP и многоядерных ARM процессоров путем использования дерева дифференциальных тактовых сигналов. Дизайн демонстрирует законченное решение для генерации всех необходимых тактовых сигналов для ядер и периферии SoC.

 

Возможности:

  • Дерево дифференциальных тактовых сигналов для многоядерных ARM Cortex-A15 систем на кристалле 66AK2Ex и AM5K2Ex;
  • Использование CDCM6208 для генерации всех необходимых тактовых сигналов, необходимых для ядер и периферии;
  • Графический интерфейс пользователя для управления регистрами;
  • Завершенный системный дизайн с принципиальной схемой, BOM, дизайн файлами и руководству по проектированию аппаратной части.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The K2E devices require power supplies to be sequenced in a proper order. This design demonstrates power sequencing for the 66AK2Ex and AM5K2Ex families of KeyStone II ARM+DSP and ARM-only multicore processors by use of the UCD9090. The UCD9090 is a 10-rail PMBus/I2C addressable power-supply sequencer and monitor. The UCD9090 provides both sequence and timing of the power supply enables. This design shows a power sequencing implementation specific to the K2E EVM platform.

Возможности:

Power supply sequencing reference implementation for the 66AK2Ex and AM5K2Ex SoCs. Uses UCD9090 for power supply sequencing and monitoring for nine voltage rails. Uses the Fusion Digital Power Designer Software to configure and program the UCD9090. Complete system reference with schematics, BOM, design files, and HW Design Guide, implemented on the K2E EVM platform for testing and evaluation.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данное типовое решение - первый широкодоступный процессор со встроенным интерфейсом JESD204B и цифровым Front End’ом для разработчиков, использующих FPGA или ASIC для подключения к высокоскоростным преобразователям данных, с целью сокращения времени выхода на рынок, увеличения производительности, а так же значительного уменьшения стоимости, потребляемой мощности и размера конечного продукта. Подключение ADC12J4000 и DAC38J84 позволяет реализовать эффективные решения в приложениях тестирования, измерения и защиты.

 

Возможности:

  • Простая интеграция сигнального процессора и преобразователя данных через интерфейс JESD204B
  • Многоканальное решение с частотой дискретизации до 368Msps и полосой пропускания 150 МГц
  • Цифровой Front End для фильтрации и повышения или понижения частоты дискретизации
  • FFT/ iFFT преобразования с применением ускорителя FFTC
  • Решение оптимизировано для применения в приложениях тестирования, измерения и защиты
  • Широкополосное решение с интерфейсом JESD, включающее в себя DSP, платы АЦП и ЦАП, демонстрационное программное обеспечение, графический интерфейс пользователя для конфигурации и руководство по быстрому старту
  • Надежная платформа для демонстрации и разработки, включающая в себя три отладочные платы, схему, перечень компонентов, руководство пользователя, тесты производительности, программное обеспечение и примеры

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The K2E requires the use of AVS SmartReflex control for the CVDD core voltage. This design provides method of generating the proper voltage without the need for any software. The circuit is currently implemented on the XEVMK2EX.

Возможности:

Provides the AVS SmartReflex Core voltage required by the K2E Meets the 5% voltage requirement for CVDD Operates using the VCNTL interface No voltage converters needed for VCNTL interface No software required for operation

Документация:
  • Схемотехника
  • BOM
Описание:
The K2E requires the use of AVS SmartReflex control for the CVDD core voltage. This design provides method of generating the proper voltage using software and the PMBus interface of the TPS544C25. The circuit can be implemented on the XEVMK2EX.

Возможности:

Provides the AVS SmartReflex Core voltage required by the K2E Meets the 5% voltage requirement for CVDD Uses the PMBus interface on the TPS544C25 for control Uses software to send the VOUT command Complete system reference with schematics, BOM, design files, and HW Design Guide, implemented on the K2E EVM platform for testing and evaluation

Документация:
  • Схемотехника
  • BOM
Описание:

В данном проекте TI показана реализация радара с синтезированной апертурой (SAR) в реальном времени на основе многоядерного цифрового сигнального процессора (ЦСП) TMS320C6678 от TI. Одной из основных трудностей при реализации SAR является генерирование изображений с высоким разрешением в реальном времени, так как процесс формирования изображения задействует процедуры обработки сигнала, требующие значительные вычислительные мощности. TI реализовал алгоритм SAR на восьмиядерном ЦСП C6678 с фиксированной и плавающей точкой, чтобы продемонстрировать его производительность в данном применении, а также то, как она будет меняться при задействовании одного, двух, четырёх и восьми ядер ЦСП. Алгоритм обработки SAR доплеровского диапазона функционально промодулирован, а вычислительные задачи распределены по нескольким ядрам, работающим параллельно друг другу. Процедура распределения задач выполнена с применением OpenMP.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Данный базовый проект испытан и включает в себя отладочный модуль (EVM), программное обеспечение и руководство пользователя
  • Аппаратная платформа включает в себя TMDSEVM6678 EVM – высокопроизводительную, выгодную с точки зрения «цена-качество» платформу разработки на базе высокопроизводительного ЦСП TMS320C6678 с архитектурой C66x KeyStone™ от TI
  • Данный проект включает в себя схемы электрические принципиальные, файлы проекта и перечень элементов
  • Алгоритм SAR, входные бинарные файлы и скрипты отображения включены в проект наряду с ссылками для скачивания BIOS-MCSDK и программного фреймворка SDK
  • В руководстве проекта описаны реализация алгоритма доплеровского диапазона, необходимые аппаратное и программное обеспечения, а также приведена пошаговая инструкция по созданию и запуску приложения SAR

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
For modern radar system developers currently using an FPGA or ASIC to connect to high speed data converters, who need faster time to market with increased performance and significant reduction in cost, power, and size, this reference design includes the first widely available processor integrating a JESD204B interface and Digital Front End (DFE) processing. Connecting to the ADC14X250 and DAC38J84 provides an efficient solution for avionics and defense applications such radar, electronic warfare, compute platforms and transponders.
Возможности:

Easy integration of signal processor to data converters over JESD204B Sampling of a single 100MHz channel, when connected to ADC14X250 DFE processing for filtering, down-sampling or up-sampling; FFTC hardware accelerator to offload compute-intensive 2D FFT operations, achieving low latency and high accuracy Wideband sampling with JESD attached signal processing solution including Digital Signal Processor (DSP), ADC and DAC boards, demo software, configuration GUIs and Getting Started Guide A robust demonstration and development platform including three EVMs, a deterministic latency card, schematic, BOM, user guide, benchmarks, software and demos

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TIDEP0067 TI Reference Design is based on the 66AK2G02 multicore System-on-Chip (SoC) processor and companion TPS659118 power management integrated circuit (PMIC) which includes power supplies and power sequencing for the 66AK2G02 processor in a single device. This power solution design also includes the first stage buck converters to support a 12 V input and the DDR termination regulator for DDR3L memory. The reference design is tested and includes hardware reference (EVM), software (Processor SDK) and test data.
Возможности:

TPS54620 and TPS54429 first stage buck converters TPS659118 companion PMIC supporting power sequencing and power supplies as required by K2G Integrated real time clock (RTC) for time-critical applications via the TPS659118 LP2996A DDR3L termination regulator

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDEP0070 reference design describes system considerations for Dual Data Rate (DDR) memory interface with Error Correcting Code (ECC) support in high-reliability applications, based on the 66AK2G02 Multicore DSP + ARM processor System-on-Chip (SoC). It enables developers to implement a high reliability based solution rapidly by discussing system interfaces, board hardware, software, throughput performance and diagnostic procedures.
Возможности:

Optimized high speed signal routing Surface-mount PCIe x1 socket Example of AC coupling capacitor placement Example of recommended differential pair spacing

Документация:
  • Схемотехника
  • BOM
Описание:
For wideband receiver system developers currently using FPGA or ASIC to connect High Speed data converters to a baseband processor, who need faster time to market with increased performance and significant reduction in cost, power, and size. This reference design includes the first widely available processor integrating a JESD204B interface and Digital Front End Processing (DFE). Connecting ADC32RF80 to DAC38J84 provides an efficient solution for avionics and defense, test and measurements and industrial applications.
Возможности:

Easy integration of signal processor to data converters over JESD204B Usable bandwidth of two 75MHz channels or a single 100MHz channel when connected to ADC32RF80 DFE processing for filtering, down-sampling or up-sampling: FFTC hardware accelerator to offload comput-intensive 2D FFT operation, achieving low latency and high accuracy Wideband sampling with JESD attached signal processing solution including Digital Signal Processor (DSP), ADC and DAC boards, demo software, configuration GUIs and getting started guide A robust demonstration and development platform including three EVMs, a deterministic latency card, schematic, BOM, user guide, benchmarks, software and demos

Документация:
  • Схемотехника
  • BOM
Описание:
This design describes how to use Ethernet module to transfer the firmware image and program it into flash on Hercules MCU. The Ethernet bootloader is based on TFTP (Trivial File Transfer Protocol) which is a file transfer protocol notable for its simplicity. And it is a small piece of code that can be programmed at the beginning of the flash to act as an application loader as well as an update mechanism for applications running on a Hercules microcontroller.

Возможности:

Remote firmware upgrades Low memory cost Fast upgrade

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TIDM-ULTRASONIC-FLOW-TDCis a reference design for an ultrasonic flow meter (water, gas or heat meter) with LCD built using a Time-to-Digital converter and an ultra-low power MCU. Solution includes optimized leakage detection, low power consumption, and a small form factor that are important requirements for water, heat and gas meter applications. This design also includes a high efficiency DC-DC converter for system power.

Возможности:

A small form factor, ultra-low power design Ultrasonic Time of Flight measurement - No moving parts Highly efficient DC-DC converter for system power Super-cap design for power supply of RF module Platform Design with sockets for RF, power module and MCU I/Os PC GUI and firmware ready

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This TI Verified Design is a high performance data acquisition system (DAQ) using an 18-bit SAR ADC, ADS8881 at a throughput of 1MSPS. This design has been optimized to provide 18-bit settling performance for a Full Scale Step Input signal, thus leading to excellent system linearity. Such an input stimulus is more applicable in MUXed applications for transition between channels with different input voltages. The input driver for the ADC uses the OPA350 for high bandwidth (small & large signal), output current drive and linear rail-to-rail input and output operation. The reference buffer drive utilizes a composite buffer made out of THS4281 & OPA333 to get the desired performance at lowest power consumption. This DAQ block achieves a ±2.5LSB INL performance for a total power consumption of less than 70mW. See more TI Precision Designs

Возможности:

18 Bit, 1Msps Sampling Rate DC, MUX'ed, and Full Scale Step Inputs Optimization: Transient Settling Power: 70mW @ AVDD = 5V Utilizes ADS8881 (18bit, 1Msps SAR ADC), OPA2350 (Input), THS4281 + OPA333 + REF5045 (Reference)

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Этот проверенный дизайн от TI представляет собой высокопроизводительную систему сбора данных (DAQ), использующую 18-битный АЦП SARADS8881 с частотой дискретизации 1 МГц. Конструкция оптимизирована для обеспечения низкого уровня шума и искажений для диапазона входного синусоидного сигнала 10 кГц. Это приводит к максимально возможному значению эффективного числа битов (ENOB) при общей потребляемой мощности менее 50 мВт.

В качестве драйвера входного сигнала для АЦП используется полностью дифференциальный THS4521, что обеспечивает чрезвычайно низкий уровень искажений, шума во всей полосе сигнала. Драйвер буфера использует комбинированный буфер, образованный THS4281 и OPA333, что позволяет получить требуемую производительность при низкой потребляемой мощности.

 

Возможности:

  • 18 бит, частота дискретизации 1 МГц;
  • Постоянное напряжение, переменное напряжение 10 кГц;
  • Оптимизация: ENOB;
  • Мощность: 50 мВт @ AVDD= 5 В;
  • Используется ADS8881 (18 бит, 1 МГц SARЦАП), THS4521 (Вход), OPA333 + THS4281 + REF5045 (Reference);
  • Это решение содержит: теорию, подбор компонентов, симуляцию TINA-TI, схему и макет печатной платы, проверку и измерение производительности, варианты модификации.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This TI Verified Design implements a 16-bit, differential 4-channel multiplexed data acquisition system at 400KSPS throughput for high voltage differential input of ±20 V (40 Vpk-pk) industrial applications. The circuit is realized with a 16-bit successive-approximation-resistor (SAR) analog-to-digital converter (ADC), a precision high voltage signal conditioning front end, and a 4-channel differential multiplexer (MUX). The design details the process for optimizing the precision high voltage front end drive circuit using the OPA192 and OPA140 to achieve excellent dynamic performance with the ADS8864.

Возможности:

4-Channel, High-Voltage (±20 V), Multiplexed, Data Acquisition System 400 KSPS (100KSPS/Channel) Sampling Rate ±1LSB INL 16 Bit, Full Scale, Channel-to-Channel Settling 14.2 Bits ENOB

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В данном прецизионном протестированном проекте TI подробно описывается системный дизайн блока сбора несбалансированных 16-битных данных (DAQ) со скоростью 1 MSPS, оптимизированный для получения превосходных значений времени установки, уровня энергопотребления, а также статических и динамических характеристик для приложений с мультиплексированием. В проект входят 16-битный высокоточный аналого-цифровой преобразователь (АЦП) последовательного приближения (SAR); малошумящая, малопотребляющая и широкополосная схема управления входами АЦП; источник опорного напряжения для АЦП со сверхнизким дрейфом и соответствующая схема управления входами.

Данный проект хорошо впишется в применения, в которых необходим мультиканальный сбор данных с малой задержкой при мультисенсорных измерениях, таких как измерения параметров окружающей среды (температура, давление и т. п.), биопотенциала и мощности.

Данный базовый проект имеет характер аппаратного решения.

 

Возможности:

  • Включает в себя теоретический материал, анализ подбора компонентов, симуляцию, схему электрическую принципиальную, трассировку печатной платы и результаты измерений
  • Достигнуто значение времени установки 16-битного импульсного сигнала 900 нс (максимальное значение)
  • Потребляемая мощность: 21,5 мВт при напряжении AVDD 3,3 В
  • Измеренное значение эффективного разрешения 14,58 бита
  • Включает в себя ADS8860 (16-битный SAR АЦП со скоростью 1 Msps), OPA320 (драйвер входов), THS4281 + OPA333 + REF5040 (драйвер источника опорного напряжения)

Документация:
  • Даташит
  • Схемотехника
  • BOM