forward

Одноплатный компьютер

Описание:

В базовом проекте демонстрируется универсальное решение источника питания для памяти типов DDR3 и DDR4. Синхронный понижающий преобразователь генерирует выходное напряжение 1, 35 В при токе нагрузки 9 А в конфигурации DDR3L. Линейный регулятор напряжения генерирует второе выходное напряжение 0,675 В при токе нагрузки 2 А.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Данный проект был собран и протестирован
  • Решение для памяти типов DDR3, DDR3L, DDR3U и DDR4 (для смены типа памяти требуется заменить всего лишь один резистор)
  • Высокий КПД
  • Очень хорошие динамические характеристики
  • Выдерживает скачкообразные изменения нагрузки
  • Крайне низкие уровни пульсаций выходного напряжения

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Проект PMP10123 представляет собой синхронный понижающий преобразователь с входным напряжением 5 В и выходным напряжением 3,3 В. Данный проект оптимизирован под минимальный уровень ЭМП и наименьшие габариты.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Малогабаритное решение (22 мм x 24 мм)
  • Используются исключительно керамические конденсаторы
  • Медленный нагрев при полной нагрузке
  • Входное напряжение 5 В
  • Выход 3,3 В / 1,3 А
  • Максимально возможный КПД

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Проект PMP11184 представляет собой решение чипсета, предназначенное для генерирования стабилизированной шины напряжения питания ядра специализированных микросхем с высоким током. В данном проекте для генерирования шины напряжения питания с высоким током 120 А используется 4-фазный контроллер TPS53647 с режимом управления DCAP+ для достижения быстрого отклика на скачкообразные изменения нагрузки и проприетарная схема AutoBalance от TI для обеспечения точного статического и динамического баланса токов между фазами. В нём также используется двухканальный контроллер TPS40428 для генерирования двух шин с током 30 А на каждой. Оба контроллера управляют интеллектуальными силовыми блоками семейства NexFET от TI для достижения высокой удельной мощности и высокого КПД. Благодаря наличию интерфейса PMBus и встроенной энергонезависимой памяти данный проект характеризуется простотой дизайна, конфигурирования и кастомизации (производится сбор телеметрии, включая информацию и выходном напряжении, выходном токе, температуре и мощности).

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Возможность гибкого размещения компонентов благодаря независимой трассировке
  • Высокий КПД: 91% при выходе 1 В/ 120 А, частоте переключения 300 кГц и входном напряжении 12 В
  • Отличные тепловые характеристики (температура полевого транзистора 72°C при полной нагрузке и скорости потока воздуха 200 линейных футов в минуту (LFM))
  • Общий отклик на пульсации и скачкообразные изменения нагрузки на уровне +/-2%
  • Полноценный сбор телеметрии посредством интерфейса PMBus, включая информацию о выходном напряжении, выходном токе, мощности и температуре

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:
The PMP15025 comprises a single phase synchronous buck converter that supplies a stable 5V @ 4A solution from a 24V input. The design features high efficiency and power density, which are suitable for industrial automation applications, such as robotics and motor drives.
Возможности:

90% efficiency at 24VIN, 5V/4A at 390kHz 4.44mV of Output Ripple at full load current Minimal Phase Ringing at full load current 30kHz Loop Bandwidth with 75° of Phase Margin for fast, stable, transient response

Документация:
  • Схемотехника
  • BOM
Описание:

В данном базовом проекте представлен изолированный интерфейс RS-485 со скоростью передачи данных 1 Мбит/с и напряжениями питания 3,3 В с использованием изолированного приёмопередатчика RS-485 ISO35T, а также высокоточного линейного регулятора напряжения TPS76333. На данной печатной плате достигается гальваническая развязка сигналов и питания наряду с малыми габаритами и низким уровнем энергопотребления.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Рейтинг изоляции 4000 В
  • 1/8 единицы нагрузки – до 256 узлов на шине
  • Скорости передачи данных до 1 Мбит/с
  • Защита от переходных процессов на уровне 50 кВ/мкс (типовое значение)
  • Данный базовый проект доступен для заказа

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В данном проекте реализован изолированный преобразователь данных, который использует оставшуюся от интерфейса мощность для питания самого себя. Благодаря этому пропадает требование к наличию дорогостоящей системе передачи питания через изоляционный барьер. Посредством организации связи по повсеместно встречающемуся интерфейсу RS-232 на счётчиках электроэнергии возможно реализовывать такие функции, как конфигурирование и калибровка оборудования предприятия, посредством широкого ряда аппаратного обеспечения испытательных станций.

Наличие изоляционного барьера с рейтингом изоляции 2,5 кВ (среднеквадратичное значение) может гарантировать, что полевые техники смогут безопасно подключаться к счётчикам электроэнергии даже после их установки для проведения диагностики, сбора данных и обновления прошивки.

Данный надёжный интерфейс рассчитан на скорости передачи данных, значительно превосходящие скорости передачи данных по интерфейсу RS-232, для того чтобы гальваническая развязка никогда не была ограничивающим фактор в данном проекте.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Гальваническая развязка интерфейса RS-232 с высоким рейтингом изоляции
  • Скорость передачи данных до 1 Мбит/с
  • Рабочий рейтинг изоляции 2,5 кВ (среднеквадратичное значение) согласно UL
  • Интегрированная технология сбора энергии для изолятора и приёмопередатчика RS-232
  • Работает с драйверами RS-232 с диапазоном напряжения от 5 В до 12 В

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
TI's optimized solution for power regulation, distribution, and sequencing for Intel SkyLake™Processor platform. Utilizing high efficiency DC/DC switching regulators and integrated load switches, this design demonstrates regulation of four unique power rails and distribution of 21 different points-of-load. Significant reduction in board area is accomplished with quad-channel load switches and high-efficiency, integrated DC/DC step-down converters. Furthermore, hybrid I2C/GPIO control reduces or eliminates GPIO requirements, thereby simplifying PCB layout. This design operates with an input voltage range of 4.5V to 15V, simulating 2S/3S Li-Ion battery topologies. A PC-based GUI controls on-board power components over a standard USB cable. Real-time power delivery status feedback is provided via on-board LEDs as well as PC graphics.

Возможности:

Size-optimized, real-world design based on Intel SkyLake™processor platform targeting consumer and industrial computing markets (Ultrathin PC, Tablet PC, Desktop PC, Chromebook, Industrial PC, Computing Servers). Quad-channel load switches and high integration DC/DC converters reduce BOM count by 48%, resulting in lower manufacturing and inventory costs. At least 25% reduction in PCB footprint versus conventional implementations consisting of load switches and DC/DC converters. Additional space savings is realized when compared to discrete power switching implementations. Scalable, reduced dependency on GPIO reduces control signal count by as much as 90% to control 21 different points-of-load using I2C and/or GPIO hybrid control plane. 38% lower standby power and 49% lower operating power deliver increased battery life. Extended Input range DC/DC converters deliver high efficiency at 2/3 of the total solution size.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

TIDA-00204 – референс дизайн, позволяющий оценить производительность двух гигабитных физических уровней DP83867 для индустриальных приложений и управляющего процессора Sitara со встроенным Ethernet MAC и свитчем. Плата разработана в соответствии с требованиями EMI и EMC. Встроенное программное обеспечение включает в себя драйвер физического уровня, UDP и TCP/ IP стеки и пример HTTP веб сервера. Хост-процессор сконфигурирован для загрузки предустановленного образа с SD-карты памяти. Виртуальный USB COM порт обеспечивает доступ к регистрам физического уровня Ethernet. Интерфейс JTAG позволяет создавать и загружать собственное программное обеспечение.

 

Возможности:

  • EMI и EMC - совместимый дизайн с широким диапазоном напряжения питания (17-60 В), использующий два гигабитных физических уровня DP83867IR и процессор AM3359 семейства Sitara для работы в тяжелых промышленных условиях;
  • Превосходит CISPR 11/ EN55011 Class A по требованиям излучения >4,6 дБ;
  • Превышает требования IEC61800-3 по EMC защите:
    • +/-6 kV ESD CD по IEC 61000-4-2,
    • +/-4 kV EFT по IEC 61000-4-4,
    • +/-2 kV Surge по IEC 61000-4-5;
  • Прошивка Sitara AM3359 включает UDP и TCP/ IP стек и пример HTTP веб сервера, загружается с SD-карты памяти, обеспечивая возможность автономной работы;
  • Доступ к регистрам DP83867IR по USB виртуальному COM порту для настройки конфигурации физического уровня, в том числе RGMII Delay Mode Hardware, поддерживающего Start-of-Frame Detect для использования стандарта IEEE1588 PTP.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Базовый проект физического уровня Ethernet в стандартном промышленном форм-факторе позволяет клиентам Texas Instruments оперативно разрабатывать системы и выводить их на рынок благодаря использованию промышленных приёмопередающих устройств физического уровня Ethernet от TI, которые полностью соответствуют требованиям EN5501 класса A по ЭМП. Для связи с платой управления на базе 32-битного процессора с ядром Cortex M4 присутствует 50-выводной интерфейс. Данная плата выполнена в малых габаритах (2 дюйма x 3 дюйма), что упрощает её встраивание в уже существующие продукты.

В данном базовом проекте демонстрируется продвинутый функционал приёмопередающих устройств физического уровня Ethernet DP83848K, он поддерживает интерфейсы 10/100 Base-T и соответствует требованиям стандарта IEEE 802.3. Данный базовый проект работает от одного напряжения питания (5 В с использованием интегрированного регулятора или 3,3 В) Все прочие напряжения, необходимые для приёмопередатчиков физического уровня Ethernet, генерируются на печатной плате.

Возможности:

  • Соответствует требованиям EN5501 класса A по излучаемым помехам
  • Низкая потребляемая мощность: 264 мВт
  • Физический уровень DP83848K в конфигурации интерфейса MII
  • Поддержка программируемого светодиодного отображения статусов связи и активности
  • Внешний изолирующий трансформатор с синфазным дросселем на стороне физического уровня для повышения ЭМС и невосприимчивости к ЭМП
  • Защита от электростатического разряда по модели человеческого тела на приёмной и передающей линиях с рейтингом 4 кВ

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Дизайн подсистемы показывает реализацию защиты на основе ИМС от повышенного напряжения, перегрузки по току, реверсивного тока, обратной полярности и обрыва провода, которая является более точной, более энергоэффективной и быстрой по сравнению с предохранителями, PTC и диодами. Модули ввода-вывода программируемого логического контроллера, подключенного к полевому источнику питания имеют преимущество при неисправностях питания, которые могут повредить  модуль.

 

Возможности:

  • Защита от короткого замыкания;
  • Защита от перегрузки по напряжению и нехватке напряжения;
  • Защита от переполюсовки;
    Защита от обратного тока и отсутствия кабеля;
  • Защита от импульсов IEC61000-4-5;
  • Дизайн протестирован и включает в себя все необходимые файлы.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Базовый проект представляет собой полноценное четырёхканальное решение агрегации и дезагрегации видеоканалов DisplayPort. Один TLK10022 используется для агрегации четырёх синхронных каналов DisplayPort (DP) в один последовательный канал со скоростью передачи данных 10,8 Гбит/с. Полученные последовательные данные передаются по медным проводникам или оптическому волокну, после чего второй TLK10022 производит дезагрегацию и плавное воспроизведения оригинальных видеоданных.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Распределитель тактового сигнала с коэффициентом 1:8 синхронизирует входы источников с агрегатором
  • Объединяет 4 DisplayPort-источника видео с разрешением 720p в один последовательный канал для передачи по одной дифференциальной паре или по оптическому волокну
  • Восстановление, дезагрегация и плавное воспроизведение оригинальных видеоданных на удалённых на расстоянии в сотни метров узлах
  • Для упрощения повторного использования к данному проекту прилагаются схема электрическая принципиальная, трассировка печатной платы, тестовые данные и документация проекта
  • Функции адаптивной эквализации и частотной коррекции при передаче, интегрированные как на низкоскоростную, так и на высокоскоростную стороны, для снижения уровня джиттера и увеличения расстояния передачи

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В базовом проекте демонстрируется работа полнодуплексного узла приёмопередатчика M-LVDS с увеличенным рейтингом изоляции с использованием ISO7842 и SN65MLVD203. Один цифровой изолятор с увеличенным рейтингом изоляции позволяет заменить собой два стандартных цифровых изолятора, что в свою очередь позволяет уменьшить стоимость решения, а также площадь печатной платы.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Увеличенный рейтинг изоляции: 5 кВ (среднеквадратичное значение)
  • Скорость передачи данных до 100 Мбит/с
  • Диапазон напряжения синфазного сигнала M-LVDS: от -1 В до 3,4 В
  • Данный проект печатной платы был протестирован и включает в себя руководство для начала работы

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TIDA-00548 design is an isolated dual-channel 4- to 20-mA analog input reference design, which can be used as a sub-part for functional safety programmable logic controllers (PLC). This reference design delivers digitized input values using a 32-bit high-performance analog-to-digital converter (ADC). The RM4x dual-core ARM® Cortex®-R4 based CPU with lockstep technology and built-in self-tests (BIST) compares the converted values of up to nine selectable analog input signal chain paths. The dual input approach with two separate burden resistors allows redundant measurement of either a single 4- to 20-mA loop or two independent loops. Hercules™ RM ARM Cortex-R based MCUs for functional safety applications (part of the SafeTI designs packages) help to develop systems according to IEC 61508 SIL 3.
Возможности:

Two channel 4- to 20-mA current measurement for redundancy with full-scale error less than ±0.01% Two ADC references (external, internal) Utilizes ADC built-in features such as test DAC, secondary ADC, analog signal level alarm, SPI CRC and timeout, and more Hercules RM ARM Cortex-R based MCU (for development of IEV 61508 functional safety applications) Isolator shutdown upon failure provides reliable notification to backend All integrated circuits: MTBF greater 4·10^8

Документация:
  • Схемотехника
  • BOM
Описание:

Цель проекта TIDA-00560 от TI состоит в демонстрации многоканального LED-драйвера, что требуется в I/O-модулях PLC, для индикации статуса нескольких аналоговых и цифровых входных и выходных каналов. В данном проекте учтены такие важные требования к подобному проекту, как низкий ток потребления, малое количество компонентов, минимальный размер печатной платы и наличие функций диагностики интегрированного LED. Данная двухслойная плата с расположением компонентов на одной стороне совместима со спецификацией плат расширения BeagleBone для быстро отладки с использованием платформы BeagleBone.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • 16-канальный сдвиговый регистр с широким диапазоном постоянного тока нагрузки (2 - 35 мА)
  • Два уровня яркости LEDдля компенсации окружающего света
  • Функции диагностики: разрыв цепи LED и закорачивание LED на землю
  • Возможность беспрепятственного подключения по SPI к стандартным процессорам
  • Количество каналов может быть увеличено с помощью последовательного соединения нескольких LED-драйверов
  • Поддержка плат расширения BeagleBone для простой отладки

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В базовом проекте с использованием TPS1623 для VR12 от TI с поддержкой процессоров семейства Pentium™ N3700 от Intel® применена ШИМ-архитектура от TI без использования драйверов и со звеньями питания от TI для достижения высокой плотности мощности, высокого КПД и малого количества использованных компонентов при условии соответствия требованиям Intel к допускам напряжений благодаря низкому уровню пульсаций, стабильности при изменении нагрузки процессора и высокой точности отслеживания выходного тока.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • КПД 89% при входном напряжении 12 В, выходном напряжении 1,2 А, частоте переключения 1 МГц и выходном токе 6,4 А (VCC0 + VCC1)
  • Изменение выходного напряжения при скачкообразном изменении нагрузки с запасом в пределах +/-35 мВ как в режиме постоянного, так и в режиме переменного тока
  • Всего лишь 30 керамических выходных конденсаторов ёмкостью 22 мкФ каждый
  • Межпиковая амплитуда пульсации выходного напряжения 8 мВ при входном напряжении 12 В, токе нагрузки 6 А и режиме питания PS0
  • Соответствует всем требованиям спецификаций шин напряжений питания VCC0 и VCC1 процессоров семейства Pentium™ N3700 от Intel®, включая спецификации быстрой и медленной динамических смен VID
  • ШИМ-архитектура без использования драйверов с внешними звеньями питания от TI для достижения высокого КПД и высокой плотности мощности

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Данное типовое решение позволяет оценить реализацию USB Type-C док-станции с поддержкой видеовыхода и зарядки. В USB Type-C док-станции реализованы дополнительные порты данных, видеовыход и возможность зарядки USB Type-C устройств, которые поддерживают альтернативный режим USB PD. Док-станция содержит три USB DFP порта: два Type-C DFP на 5 В и 3 А и один Type-A DFP c поддержкой BC1.2. К разъему DisplayPort можно подключить монитор, MST концентратор или переходник.

Возможности:

  • Питается от 20 В постоянного напряжения
  • Концентратор USB 3.0 на базе TUSB8041 для расширения количества портов
  • Разъем  mini-DP для подключения внешних мониторов, конверторов или концентраторов
  • Несколько светодиодов для упрощения процесса отладки
  • DIP-переключатели для изменения конфигурации решения

Документация:
  • Схемотехника
  • BOM
Описание:

В базовом проекте TIDA-00848 приведено инновационное решение добавления функционала ЖК-дисплея в любые приложения умных сетей электроснабжения или Интернета Вещей (IoT), в которых требуется наличие семисегментного ЖК-дисплея, но при этом он не всегда должен быть включен. Поддержка семисегментного ЖК-дисплея реализуется с помощью использования нескольких резисторов и оптимизированного программного обеспечения управления выводами GPIO для беспроводного МК CC1310 семейства SimpleLinkTM. Подход, применённый в данном проекте, может быть использован с любым микроконтроллером от TI без необходимости во встроенном модуле контроллера ЖК-дисплея.

Возможности:

  • Инновационное решение управления семисегментным ЖК-дисплеем посредством выводов GPIO беспроводного МК CC1310 семейства SimpleLink
  • Для управления 80 сегментами ЖК-дисплея со схемой мультиплексирования 4:1 и смещением 1/3 требуются всего 26 портов ввода-вывода
  • Периферия контроллера датчиков включает в себя емкостное детектирование касания к сенсорной зоне печатной платы и периодическое считывание показаний датчиков LMT70A
  • 2-слойная печатная плата в форм-факторе HCA с 96-сегментным ЖК-дисплеем со схемой мультиплексирования 4:1 и емкостной сенсорной зоной для включения/ выключения ЖК-дисплея
  • Средний ток потребления: 835 нА при напряжении 3,6 В (ЖК-дисплей выключен); 338 мкА при напряжении 3,6 В (включены 80 сегментов ЖК-дисплея) под управлением фреймворка TI RTOS

Возможность заказа
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:

Референс-дизайн TIDA-00892 - это компактное решение, способное обеспечить изоляцию цепей питания DC и сигнальных цепей интерфейса RS-485. Дизайн содержит усиленный цифровой изолятор с интегрированным питанием в комбинации с коммуникационным трансивером RS-485.

Возможности:

• Небольшое комбинированное решение (одинаковое с чипом ISOW7841 посадочное место);
• Решение с одним источником питания (не требуется отдельное питание со стороны интерфейса);
• Уменьшенная стоимость BOM;
• Расширяемое для других полнодуплексных трансиверов RS-485 решение;
• Усиленный цифровой изолятор.

Документация:
  • Схемотехника
  • BOM
Описание:
Higher resolution displays are now in larger demand than ever before. This results in a higher pixel clock which can lead to challenges such as high EMI emission and noise immunity. As a result, the video interface now transitions from a traditional RGB to LVDS video interface. As microprocessors with an integrated graphics unit may output single-ended RGB video data only, this reference design demonstrates the simplicity of converting RGB to LVDS.
Возможности:

Compact 24bit RGB to OLDI/LVDS interface Supports AM335x Starter Kit and AM572x evaluation module 1024x600 pixel LCD display Display brightness contlrol by Sitara

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01230 reference design provides a compact solution capable of generating isolated DC power while supporting isolated RS-232 communication. The design consists of a reinforced digital isolator with integrated power combined with an RS-232 communication transceiver.
Возможности:

Small Combination Solution (Slightly Larger than ISOW7842 Device Footprint) Single Power Supply Solution (No separate supply required for interface side) Reduced BOM Cost Extendable to Other RS-232 Tranceivers

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01366 (also known as PMP9799) demonstrates a complete power solution for Altera's MAX® 10 FPGA. This simple solution uses just three DC/DC converters to power the MAX 10 cost-effectively. This TI Design supports numerous industrial applications and any application that requires a small, high efficiency, high temperature power supply.
Возможности:

Supports Dual-Supply Power Option of MAX 10 to Enable Full FPGA Functionality Requires Just Three DC/DCs for a Cost-Effective and Simple Power Solution Total Solution Size < 300 mm² for Space-Constrained Applications 92% Efficiency at Half of Rated Load and 89% Efficiency at Full Rated Load for Low Temperature Rise and High Reliability Supports Instant-On Feature for Fastest Startup of MAX 10 125°C Rated Devices and Passives for High Temperature Applications with a Temperature Warning Flag at 120°C

Документация:
  • Схемотехника
  • BOM
Описание:
This small, efficient and flexible power supply for NXP™ IMX7 series application processors reference design demonstrates a complete power solution for iMX7 processors. This simple solution uses just five DC/DC converters and one sequencer IC to power the iMX7 very cost-effectively. This TI Design supports numerous industrial applications and any application that requires a small, high efficiency and flexible power supply solution.
Возможности:

3.3 V to 5.5 V Input Voltage Range DCS-Control™ Topology for Fast Transient Response High Efficiency and Low Quiescent Current Automatic Power Save Mode for Light Load Efficiency TLV6208x Family approach for Low-Cost Solutions

Документация:
  • Схемотехника
  • BOM
Описание:
Protection is an important topic for designs in factory automation and control. The reference design shows the superior protection capabilities of new 33-V protection devices (such as TVS3300) for factory automation and control. The Canadian Standards Association (CSA) Group has performed surge testing according to IEC 61000-4-5 on this reference design. The design has the required accuracy to measure the behavior of protection devices before and after EMI stress with respect to leakage and clamping voltage.
Возможности:

Differential TVS leakage measurement accuracy < 35 pA Measurement repeatability <0.002 % at 25 C and < 0.05 % from -35 to 85 C 50 and 60 Hz rejection IEC 61000-4-5 class II (+/- 1 kV at 42 ohm source impedance)

Документация:
  • Схемотехника
  • BOM
Описание:
This TI Design provides a solution for input power path protection and backup supply design in a typical PLC controller unit. It replaces traditionally used discrete-circuit implementations with fully integrated protection circuits.
Возможности:

19.2-V to 28.8-V input, 28-W output power Overload, overvoltage, undervoltage, and reverse-current protection Protects from field miswiring or reverse polarity ±500-V, 2-Ω (8/20-μs) surge compliance with Criteria A performance (IEC 61000-4-5) 120-ms backup time at 7-W output

Документация:
  • Схемотехника
  • BOM
Описание:
Industrial embedded systems are balancing traditional and proven real-time solutions based on bare-metal or real-time operating system (RTOS) with new requirements to add cloud connectivity and advanced graphical interfaces. Linux is often the most efficient way to provide sophisticated and secure cloud connectivity and enable advanced human to machine (HMI) interfaces. Modern embedded processors such as the Sitara AM5728 processor offer the ability to integrate the functionality of a real-time application with Linux applications. This TI design describes using the ARM® Cortex®-A15 cores and an open source static hypervisor called Jailhouse to support the coexistence of real-time and Linux applications.
Возможности:

Jailhouse Embedded Hypervisor running on Sitara AM572x with Linux on one ARM Cortex-A15 core and bare-metal on the other ARM Cortex-A15 core Demonstration of static partitioning of AM572x peripherals between Linux and bare-metal Demonstration of support for running a bare-metal binary and an RTOS based binary on the second core Performance (interrupt latency) measurements for the virtualized bare-metal system with and without a processing load on Linux Tested on the TMDXIDK5728 and TMDSEVM5728 evaluation boards

Документация:
  • Схемотехника
  • BOM
Описание:

Данное типовое решение предназначено для применения в ведомых устройствах связи EtherCAT и позволяет разработчикам внедрять стандарт связи в реальном времени EtherCAT в широком спектре приложений автоматизации промышленного оборудования. Малогабаритная конструкция с минимальным количеством внешних компонентов и самым низким в своем классе энергопотреблением подходит для применения в таких приложениях, как промышленная автоматизация, автоматизация производства или промышленная связь.

 

Возможности:

  • EtherCAT прошел проверку на соответствие в EtherCAT Technology Group (ETG)
  • Бесплатный код стека ведомого устройства EtherCAT от Beckhoff – требуется членство в ETG (это бесплатно) и действующий EtherCAT Vendor ID
  • Бесплатный пакет документации к плате и пакет разработки промышленного программного обеспечения от TI 
  • Решение поддерживает реализацию других промышленных протоколов связи без изменения аппаратной части (например, PROFIBUS, Profinet, Ethernet/ IP и многое другое)
  • Решение, готовое к серийному производству, которое включает в себя схему, перечень компонентов, руководство пользователя, примеры применения, программное обеспечение и многое другое

Документация:
  • Схемотехника
  • BOM
Описание:

Направленная на Ethernet/IP коммуникации, данная платформа разработки позволяет разработчикам реализовать стандарты связи Ethernet/ IP в широком спектре оборудования для промышленной автоматизации. Это дает возможность разрабатывать платы для приложений промышленной автоматизации, автоматизации предприятий и промышленной связи с минимальным количеством внешними компонентов и наибольшей энергоэффективностью в этом классе устройств.

Возможности:

  • Основан на процессоре AM335x ARM Cortex-A8;
  • 30% BOM сохраняется при замене внешних ASIC/ FPGA;
  • Бесплатная поддержка и промышленное ПО от TI;
  • Поддержка других промышленных протоколов связи на этом же оборудовании (например, EtherCAT, PROFIBUS, PROFINET и другие);
  • Готовая к производству платформа разработки, включающая схемы, BOM, руководство пользователя, примечания, ПО, демоверсии и другое.

Документация:
  • Схемотехника
  • BOM
Описание:

Будучи предназначенной для связи с ведомыми устройствами по PROFINET, данная платформа для разработки позволяет инженерам реализовать связь по стандарту PROFINET в широком ряде оборудования промышленной автоматизации. Она дает возможность создавать малогабаритные проекты для таких применений, как промышленная автоматизация, автоматизация предприятий или промышленная связь с использованием минимального количества внешних компонентов и с самый низким в классе уровнем энергопотребления.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Проект на базе процессоров AM335x с ядром Cortex-A8 от ARM, который позволяет снизить общую стоимость используемых компонентов на 30% благодаря отсутствию необходимости во внешней специализированной микросхеме / ППВМ
  • Устройство ввода-вывода PROFINET для соответствия классам A и B по сертификации COMDEC
  • Высокопроизводительная сквозная коммутация PROFINET позволяет поддерживать длительность цикла 250 мкс при наличии 8 подключений в формате реального времени
  • Очень надёжный свитч PROFINET с 4 очередями с приоритетом на порт и контент-фильтром, удовлетворяющим требованиям Netload, класс 3
  • Бесплатный пакет поддержки платформы и промышленный набор разработки программного обеспечения от TI
  • Поддерживает другие промышленные стандарты связи с тем же аппаратным обеспечением (например, EtherCAT, PROFIBUS, Ethernet/IP и др.)
  • Готовая к производству подсистема платформы для разработки, которая включает в себя схему электрическую принципиальную, перечень элементов, руководства пользователя, инструкции по применению, белую книгу, программное обеспечение, демонстрационные проекты и др.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Платформа разработки связи по Sercos III TIDEP0010 объединяет процессор AM335x семейства Sitara от Texas Instruments (TI) и физический уровень управления доступом к среде (MAC) на основе Sercos III в единую систему на кристалле (SoC). Будучи сфокусированной на связи с ведомыми устройствами по Sercos III, TIDEP0010 позволяет разработчикам применить стандарт связи в реальном времени по Sercos III в широком ряде оборудования для промышленной автоматизации. Данный проект базируется на движке промышленной связи (ICE) TMDSICE3359.

Возможности:

  • Успешно прошла проверку на соответствие Sercos III
  • Программное обеспечение Sercos III для PRU-ICSS с понятным интерфейсом реестра Sercos MAC
  • Пакет поддержки платформы и набор разработки промышленного программного обеспечения от TI и третьих сторон
  • Платформа разработки, которая включает в себя схемы электрические принципиальные, перечень элементов, руководства пользователя, инструкции по применению, белую книгу, программное обеспечение, тестовые программы и т. д.
  • Поддерживает другие промышленные стандарты связи со схожим аппаратным обеспечением (например, EtherCAT, Profinet, Ethernet/ IP и др.)

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Методические рекомендации базового проекта USB 2.0 крайне важны для разработчиков, занимающихся вопросом тестирования на предмет электрического соответствия требованиям USB2.0. Данные рекомендации применяются для AM335x и AM437x, но они также подходят и для других процессоров. Подход, заложенный в данных рекомендациях, является сугубо практическим, без сложных формул или громоздкого теоретического материала.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Процессор AM437x семейства Sitara с высокоскоростным портом USB 2.0 с интегрированный высокоскоростным приёмопередатчиком физического уровня
  • Передача данных между USB-устройствами со скоростями передачи по линии/ шине до 480 Мбит/с
  • Методические рекомендации по наиболее оптимальной трассировке для высокоскоростного USB0
  • Полноценный базовый проект подсистемы со схемой электрической принципиальной, перечнем элементов, файлами проекта и тестовыми данными, реализованный на полностью собранной печатной плате, предназначенной для тестирования и окончательного утверждения

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Функция упрощённого секвенсирования питания процессоров AM437x семейства Sitara делает гибким процесс разработки системы питания. Данная реализация базового проекта представляет собой оптимизированное с точки зрения количества использованных компонентов решение дискретной системы питания для процессоров AM437x с минимальным количеством дискретных ИС и базовым набором функций. Данное решение представляет собой начальную систему дискретного питания, которую можно расширить за счёт дополнительных функций и возможностей процессоров AM437x.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Упрощённое, оптимизированное с точки зрения количества использованных компонентов решение системы дискретного питания для процессоров AM437x семейства Sitara
  • Процессоры AM437x имеют интегрированный LDO, благодаря наличию которого смягчаются требования к секвенсированию питания процессоров
  • Системы без функции управляемого отключения получат от неё заметные преимущества, так как интегрированный LDO постоянно обеспечивает секвенсирование напряжений питания VDDS и VDDSHVx при включении / выключении
  • Понижающий преобразователь TLV62565 генерирует напряжения питания 3,3 В, а TLV62080 генерирует напряжения питания 1,1 В
  • Два регулятора с малым падением напряжения (LDO) TLV702xx генерируют напряжения питания 1,5 В и 1,8 В
  • Контроллер напряжения TLV803M удерживает процессор в состоянии сброса до тех пор, пока все шины напряжения не перейдут в рабочий режим, а также переводит процессор в данный режим в случае потери входного питания
  • Данный проект был протестирован и включает в себя схему электрическую принципиальную, перечень элементов, руководство по проекту и тестовые данные

Документация:
  • Схемотехника
  • BOM
Описание:

Платформа разработчика Ethernet PowerLink TIDEP0028 объединяет процессор AM335x семейства TI Sitara и открытый протокол управления доступом PowerLink в единое решение SoC (system-on-chip). TIDEP0028, ориентированный на Ethernet Power Link коммуникации, позволяет разработчикам в режиме реального времени осуществлять связь стандарта PowerLink для широкого спектра промышленного оборудования. Разработка основана на компоненте промышленной связи TMDSICE3359.

 

Возможности:

  • Протестирован на соответствие Ethernet Powerlink;
  • Встроенное программное обеспечение Ethernet Powerlink для PRU-ICSS совместимо с интерфейсом openMAC;
  • Платформа поддерживает комплект разработчика промышленного ПО от TI и других производителей;
  • Платформа разработки включает чертежи, BOM, руководство пользователя, приложения, демо-версии и др.;
  • Поддерживает другие промышленные системы связи на том же оборудовании (включая EtherCAT, Profinet, Ethernet/IP и другие).

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Устройство для Profinet IRT V2.3 с сертифицированной аппаратной и программной частью. Данное решение включает в себя физику промышленного Ethernet, стек Profinet и примеры приложений. Profinet – лидирующий стандарт Ethernet, используемый в промышленном сегменте и в конечном оборудовании, где требуется обмен данными и информацией для обслуживания и диагностики в реальном времени.

Возможности:

  • Соответствует классам A/B/C Profinet;
  • Время цикла 250 мкс;
  • Синхронизация времени за 1 шаг (PTCP);
  • MRP протокол;
  • Интеграция со стеком Molex Profinet;
  • Интеграция со стеком Interniche SNMP.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Промышленный Ethernet для промышленной автоматики объединяет более 30 промышленных стандартов. Некоторые из устоявшихся протоколов Ethernet реального времени, такие как EtherCAT, EtherNet/ IP, PROFINET, Sercos III и PowerLink, требуют специализированного оборудования с поддержкой MAC в FPGA или ASIC.

Программируемый в режиме реального времени блок, входящий в подсистему промышленных коммуникаций (PRU-ICSS), существует как аппаратный блок внутри семейства процессоров Sitara и заменяет FPGA или ASICS на однокристальное решение. Прошивка в PRU-ICSS позволяет выявить тип промышленного протокола Ethernet и загрузить соответствующее промышленное приложение реального времени в процессор Sitara.

Эта разработка TI описывает мультипротокол промышленного Ethernet и микропрограмму определения протокола для PRU-ICSS.

 

Возможности:

  • Высокая скорость/частота с высокой точностью для точного контроля PTO и синхронизации;
  • Реализован без применения внешнего ASIC или FPGA;
  • Реализован на PRU-ICSS с процессором Sitara;
  • Содержит исходные коды микропрограммы PRU-ICSS для возможности адаптации пользователями;
  • Простая разработка с TMDSICE3359 (ICE - промышленные системы связи) EVM.

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

 

Программируемый модуль реального времени, входящий в промышленную подсистему связи (PRU-ICSS), позволяет клиентам поддерживать приложения, чувствительные к формату реального времени, без использования FPGA, CPLDили ASIC.

В данном проекте TI демонстрируется реализация протокола ведущего устройства SPI с компенсацией задержки распространения сигнала в PRU-ICSS. Он поддерживает 32-битный протокол связи ADS8688 с частотой тактового сигнала SPIдо 16,7 МГц.

Данный базовый проект имеет характер программного решения.

Возможности:

  • Протокол ведущего устройства SPI с регулируемой компенсацией задержки распространения сигнала (не требуется внешнее аппаратное обеспечение для компенсации задержки распространения сигнала)
  • До 16,7 МГц тактового сигнала SPI
  • Поддерживает протокол связи SPI ADS8688
  • Автоматическое измерение задержки распространения сигнала для известного отклика ведомого устройства
  • Данное программное обеспечение для PRU-ICSS проверено на работоспособность в TIDA00164 (ADS8688 и ISO7141CC) и содержит исходный программный код, описание реализации и руководство для начала работы

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Системы на кристалле серии K2E требуют управления напряжением ядра CVDD с применением технологии автоматического масштабирования напряжения (AVS) SmartReflex. В данном проекте представлен способ генерирования необходимого напряжения без необходимости в программном обеспечении. В настоящее время данная схема реализована на базе XEVMK2EX.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Управление напряжением ядра с применением технологии AVS SmartReflex, что требуется в микросхемах семейства K2E
  • Удовлетворяет требованию к точности напряжения CVDD на уровне 5%
  • Работает с использованием интерфейса VCNTL
  • Для интерфейса VCNTL не требуются преобразователи напряжения
  • Для работы не требуется программное обеспечение

Документация:
  • Схемотехника
  • BOM
Описание:

Системы на кристалле серии K2E требуют управления напряжением ядра CVDD с применением технологии автоматического масштабирования напряжения (Adaptive Voltage Scaling, AVS) SmartReflex. В данном проекте представлен способ генерирования необходимого напряжения с использованием программного обеспечения и интерфейса PMBus в TPS544C25. Данная схема может быть реализована на базе XEVMK2EX.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Управление напряжением ядра с применением технологии AVS SmartReflex, что требуется в микросхемах семейства K2E
  • Удовлетворяет требованию к точности напряжения CVDD на уровне 5%
  • Для управления используется интерфейс PMBUS в TPS544C25
  • Для передачи команд об изменении выходного напряжения используется программное обеспечение
  • Полноценная базовая система, реализованная на отладочной платформе K2E для тестирования и отладки, со схемой электрической принципиальной, перечнем элементов, файлами проекта и руководством по аппаратной части проекта

Документация:
  • Схемотехника
  • BOM
Описание:

Стек ведущего устройства EtherCAT EC-Master от Acontis представляет собой программный стек с высокой степенью портируемости, который может быть использован на различных встроенных платформах. EC-Master поддерживает высокопроизводительные микропроцессоры семейства Sitara от TI; в нём реализовано гибкое решение ведущего устройства EtherCAT, которое клиенты могут использовать для реализации интерфейсных печатных плат для связи по EtherCAT, PLC-систем на базе EtherCAT или систем управления движением. Архитектурный дизайн EC-Master не требует планирования дополнительных задач, и таким образом доступен полный функционал стека даже на таких платформах без ОС, как Starterware от TI, поддерживаемая на AM335x. Благодаря данной архитектуре в связке с высокоскоростным драйвером Ethernet возможно реализовать системы с ведущим устройством EtherCAT на платформе семейства Sitara с короткими длительностями цикла (100 мкс или даже меньше).

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Стек ведущего устройства EtherCAT класса A или класса B в соответствии со спецификацией ETG.1500
  • Высокопроизводительный драйвер Ethernet CPSW для максимальной производительности EtherCAT
  • Функция из пакета EtherCAT Feature Pack: резервирование кабелей с использованием двух портов CPSW
  • Функция из пакета EtherCAT Feature Pack: подключение «на горячую» для поддержки гибкого конфигурирования
  • Поддержка различных операционных систем: Linux, TI-RTOS (SYS/BIOS) и партнёрские ОС, такие как VxWorks и QNX

Документация:
  • Схемотехника
  • BOM
Описание:

TI представляет решение системы для связи по интегрированному многопротокольному промышленному Ethernet на базе процессоров семейства Sitara. Данный проект соответствует требованиям различных стандартов промышленного Ethernet по быстроте запуска после включения питания устройства. В данном проекте от TI описывается подход системного уровня к поддержке быстрого запуска благодаря использованию процессоров семейства Sitara от TI.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Анализ быстрого запуска ключевых компонентов системы
  • Пример вторичного загрузчика ARM с функцией быстрого запуска
  • Пример конфигурации распределения загрузки NOR- и SPI-флэш памяти по времени

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:

TI представляет решение промышленной системы обмена данными на базе процессоров семейства Sitara™ с программируемой подсистемой модуля реального времени и промышленного обмена данными (Programmable Real-Time Unit and Industrial Communication Subsystem, PRU-ICSS). PRU-ICSS позволяет использовать пользовательскую прошивку в системах реального времени. I2C-периферия многих процессоров не поддерживает SMBus-команды, такие как считывание блока и запись в блок. Проект TIDEP0065 от TI обеспечивает выполнение данных SMBus-команд с помощью стандартных I2C-команд в периферии PRU-ICSS.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Поддержка интерфейса ведущего устройства I2C и SMBus с PRU-ICSS
  • Динамические считывания блоков и записи в блоки
  • Содержит исходный код PRU-ICSS для кастомизации
  • Эмуляция интерфейса регистров I2C

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:

В базовом проекте описываются особенности системы с интерфейсом памяти с удвоенной скоростью передачи данных (DDR) и поддержкой кода исправления ошибок (ECC) в высоконадёжных применениях на базе многоядерного ЦСП 66AK2Gx и процессорной системы на кристалле (SoC) с ядром от ARM. Благодаря наличию в данном проекте описаний системных интерфейсов, аппаратного обеспечения печатной платы, программного обеспечения, зависимости производительности и процедур диагностики он позволяет разработчикам в кратчайшие сроки реализовать высоконадёжное решение.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Оптимизированная высокоскоростная маршрутизация сигналов
  • 1 разъём PCIe с поверхностным монтажом
  • Пример расположения конденсатора для фильтрации постоянной составляющей
  • Пример рекомендованного расстояния в дифференциальных парах

Документация:
  • Схемотехника
  • BOM
Описание:
This design uses TI's high-performance ARM® Cortex®-M4F based TM4C129x microcontrollers (MCUs) with integrated USB 2.0 controller to interface with an external High Speed USB PHY. The design includes software that allows data exchange between USB high speed and Ethernet. The design also features transceivers for CAN and UART serial interfaces to connect a host to legacy RS232 machines or to interface with CAN bus. Provision for digital communication interfaces like UART, I2C and SSI to bridge external devices and aggregate data from slow interfaces to a high speed USB link has been provided in this reference design.
Возможности:

USB 2.0 High Speed PHY integration with software controlled switch to enumerate USB port as either High Speed or Full Speed. TivaWare™ Software USB Library for ease of developing custom USB software Firmware example and Host application showing how to implement USB to Ethernet. Example code may be extended to support UART, CAN, SPI and I2C over USB. PCB supports connection to external RS232, CAN and Ethernet networks

Документация:
  • Даташит
  • Схемотехника
  • BOM

Сравнение позиций

  • ()