Сервера

Описание:
The DM990004 : IoT Ethernet Kit powered by AWS IoT uses an Ethernet LAN8740A which features deterministic loop back delay, assuring real-time system performance as well as cable diagnostics which reduce network installation costs.The kit is controlled by a PIC32MZ EF 32-bit micro-controller that offers 2MB Flash and provides plenty of memory space for your application and provides a smooth user experience with a preloaded firmware allowing the communication with AWS IoT. Additionally, the kit makes use of MPLAB®Harmony, FreeRTOS™, WolfMQTT.The security is addressed using WolfSSL features. The wolfSSL embedded SSL library is a lightweight, portable, C-language-based SSL/TLS library targeted at IoT, embedded, and RTOS environments primarily because of its size, speed, and feature set.
The connection to the Cloud is achieved leveraging theAWS IoT service. AWS IoT is a managed cloud platform that lets connected devices easily and securely interact with cloud applications and other devices. AWS IoT can support billions of devices and trillions of messages, and can process and route those messages to AWS endpoints and to other devices reliably and securely. With AWS IoT, your applications can keep track of and communicate with all your devices, all the time, even when they aren’t connected.
Regarding the sensors, hundreds of different sensors can be plugged into the MikroElektronka mikroBUS™ footprint allowing for prototyping a large variety of IoT proof-of-concepts. The sensors will have to be purchased separately at www.mikroe.com
Возможности:

    • Connect your PIC32MZ EF to AWS IoT and start prototyping your IoT solution from sensor to Cloud
    • Use a stable connection benefiting from the Ethernet LAN8740A port
    • Setup an AWS IoT account to work with the IoT Ethernet Kit
    • Reduce your time to market by leveraging the firmware as a base for your IoT solution and add your code to address the targeted use cases.
    • Use the board design as a foundation to your solution
    • Customize the Insight on Things Desktop Application to achieve your prototyping goals
    • Developed as a prototyping kit for industrial Ethernet environments 

    • Easy setup out of the box with your own AWS account
    • JSON-based data payload 

    • MPLAB Harmony: integrated software framework 


Документация:
  • Тестирование
Описание:
The Wi-Fi® G Demo Board is a compact demonstration platform for customers to easily evaluate and configure Microchip’s new MRF24WG0MA Wi-Fi module. The demo board is a fully-functional standalone web server powered by 2 AAA batteries. It comes with a PIC32 pre-programmed with the Microchip TCP/IP stack, connected to an onboard, fully-certified MRF24WG0MA Wi-Fi module.

The Wi-Fi G Demo Board Offers:
  • Schematics
  • Complete applications compliant with Microchip TCP/IP reference source code library
  • Reference application source code
Возможности:

    • Complete IEEE 802.11 b/g Wi-Fi Solution
    • Supports Infrastructure/Ad hoc networks and SoftAP networking
    • Web server allows for configuration of network settings
    • Headers bring out signals for quick prototyping

Документация:
  • Програмное обеспечение
  • Топология платы
  • Тестирование
Описание:

В базовом проекте PMP10520 генерируются все шины (1 В/ 20 А, 1,2 В/ 30 А, 1,8 В/ 4 А), необходимые для питания мультигигабитных приёмопередатчиков (MGT) в ППВМ семейства Virtex® Ultrascale™ от Xilinx. В данном проекте используются входное напряжение 5 В интерфейс PMBus для мониторинга тока и напряжения, смещения напряжения, регулировки времён задержек, а также для мониторинга ошибок. В проекте используются TPS544C20 и TPS544B20 с интегрированной функцией измерения тока, благодаря которым в нём отсутствует необходимость применения внешнего токочувствительного резистора. Также данный проект удовлетворяет требованиям Xilinx по низкому уровню пульсаций напряжения на шинах питания MGT.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Генерирует все шины, необходимые для питания MGT в ППВМ семейства Virtex® Ultrascale™ от Xilinx
  • Проект оптимизирован для поддержки входного напряжения 5 В
  • Низкий уровень пульсации выходных напряжений с амплитудой менее 10 мВ
  • Интегрированное секвенсирование при включении и выключении благодаря использованию LM3880
  • POL-преобразователи с интегрированным интерфейсом PMBUS для отслеживания выходных напряжения и тока
  • Измерение тока на шинах MGTAVCC и MGTAVTT с использованием полевых транзисторов, благодаря чему в данном проекте отсутствует необходимость в использовании токочувствительного резистора

Возможность заказа
  • Заказать BOM
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В базовом проекте PMP10555 генерируются все шины, необходимые для питания ППВМ/ систем на кристалле (SoC) семейства Ultrascale® от Xilinx®, выполненных по техпроцессу 16 нм, в составе мобильных базовых радиостанций. В данном проекте используются понижающий преобразователь с интерфейсом PMBus, выходным током 20 А и интегрированным полевым транзистором для питания ядра и две ИС понижающих регуляторов напряжения с несколькими выходами для генерирования остальных требуемых шин напряжений питания ППВМ. В состав данного проекта также входят два LM3880, предназначенные для гибкого секвенсирования напряжений питания при включении и выключении устройства. В данном проекте используется входное напряжение 12 В.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Генерирует все шины, необходимые для питания ППВМ семейства Virtex® Ultrascale® от Xilinx® в составе мобильных базовых радиостанций
  • Проект оптимизирован для поддержки входного напряжения 12 В
  • Интерфейс PMBUS для отслеживания выходных напряжения и тока на шине питания ядра
  • Интегрированное секвенсирование при включении и выключении
  • Возможность изменения напряжения на шине питания ядра

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В базовом проекте PMP10600.1 генерируются все шины напряжений, необходимые для питания ППВМ серии Zynq® 7000 (XC7Z015) от Xilinx®. В данном проекте используются несколько последовательно подключённых модулей LMZ3, LDO-регуляторов напряжения и терминирующий регулятор DDR. В данном проекте также используется один LM3880 для секвенсирования напряжений питания при включении и выключении устройства. В данном проекте используется входное напряжение 12 В.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Генерирует все шины, необходимые для питания ППВМ серии Zynq® 7000 (XC7Z015) от Xilinx®
  • Данный проект оптимизирован для поддержки входного напряжения 12 В
  • Интегрированное секвенсирование напряжений питания при включении и выключении устройства
  • Поддержка памяти типа DDR3
  • Модульный дизайн для простоты использования

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
Типовое решение PMP10613 формирует все шины питания, необходимые для питания ПЛИС Xilinx® Zynq&рег; 7000 серии (XC7Z045). В этой конструкции используются несколько модулей серии LMZ3, LDO и дополнительное напряжение для DDR памяти ( termination voltage), чтобы обеспечить все необходимое для питания FPGA. Последовательность включения и выключения задается контроллером LM3880. Входное напряжение устройства составляет 12 В.
Возможности:

  • Предоставляет все шины питания, необходимые для Xilinx® Zynq&рег; 7000 серии (XC7Z045)
  • Оптимальное входное напряжение 12 В
  • Заданная последовательность включения и выключения напряжений
  • Поддержка памяти DDR3
  • Модульная конструкция для простоты использования

Возможность заказа
  • Заказать BOM
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Проект PMP10630 представляет собой полноценное решение системы питания с высокой плотностью мощности для ППВМ XCKU040 семейства Kintex® UltraScale™ от Xilinx®. В данном проекте для генерирования всех необходимых шин напряжений питания при малых габаритах решения 36 мм x 43 мм (1,4 дюйма x 1,7 дюйма) используется оптимальная связка из модулей семейства SIMPLE SWITCHER® и LDO-регуляторов напряжения. Данный проект включает в себя последовательный модуль LMZ31704 семейства LMZ3 для генерирования шины напряжения питания ядра и три последовательных наномодуля LMZ21700/1. В данном проекте организовано секвенсирование напряжений питания с использованием секвенсора LM3880, а также имеется опциональный источник питания для памяти DDR3 с использованием регулятора напряжения терминирования DDR LP2998. Данный базовый проект работает от постоянного входного напряжения 12 В, а общая выходная мощность составляет 6 Вт.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Полноценное решение системы питания для ППВМ XCKU040 семейства Kintex® UltraScale™ от Xilinx®
  • Простота дизайна и высокая плотность мощности благодаря использованию модулей питания семейства SIMPLE SWITCHER®
  • Простое и гибкое секвенсирование напряжений питания с использованием LM3880
  • Компактное решение с габаритами 1,4 дюйма x 1,7 дюйма (36 мм x 43 мм)
  • Генерирование напряжения терминирования DDR с использованием LP2998
  • Печатная плата данного базового проекта была протестирована, и к ней прилагаются отчёт о результатах тестирований и фалы проекта

Возможность заказа
  • Заказать BOM
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Базовый проект PMP10837 генерирует две выходных шины и предназначен для использования в вычислительных системах предприятий. В данном проект реализован дизайн с изолированной понижающей топологией с использованием неизолированных преобразователей как на первичной, так и на вторичной сторонах.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Малогабаритная печатная плата
  • Хорошие тепловые характеристики (максимальное значение температуры – 60°C)
  • КПД свыше 80% при задействовании как первичной, так и вторичной сторон
  • Отсутствие внешней компенсации позволяет упростить проект

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В базовом проекте представлено решение, предназначенное для контроллера твердотельного накопителя SF3700 от SandForce, на базе сверхмалогабаритного LM10692. На данной печатной плате использована типовая конфигурация, применяемая для твердотельного накопителя с напряжением питания 3,3 В.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Базовый проект специализированного решения системы питания для SF3700
  • Сверхмалогабаритное решение для накопителей типоразмера M.2
  • Простая реализация
  • Сниженные требования к компонентам

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В ЦП, микросхемах памяти и специализированных микросхемах применяется управление в режиме напряжения с постоянной частотой, так как в данных применениях требуются выставление предсказуемого значения частоты и / или синхронизация с внешним тактовым сигналом. В данном проекте два высокоточных синхронных звена питания обеспечивают высокие токи и низкие уровни потерь мощности, что так необходимо в указанных применениях. Наличие нескольких фаз также позволяет устранить пульсации выходного напряжения, а также организовать эффективное управление с увеличенной полосой пропускания для заданной частоты переключения. Акцент в проекте PMP11196 сделан на простоте электрических тестирований и возможности вносить изменения «на ходу» посредством интерфейса PMBus. Насыщенный тестовый интерфейс дополняет высокоскоростная динамическая нагрузка.

Возможности:

  • Два полностью синхронных звена питания для увеличения токов и уменьшения потерь мощности
  • Управление в режиме напряжения с постоянной частотой позволяет пользователю задавать частоту переключения и организовывать синхронизацию с внешним тактовым сигналом
  • Выходное напряжение, уровень ограничения тока, а также пороги детектирования неисправностей и ответные реакции на них можно регулировать «на ходу» посредством интерфейса PMBus
  • Акцент в данной отладочной плате сделан на компактности звеньев питания, включая дроссели
  • Насыщенный тестовый интерфейс, включающий в себя разъём PMBus и высокоскоростную динамическую нагрузку
  • Схема электрическая принципиальная, перечень элементов, трассировка печатной платы, а также отчёт о результате испытаний, в котором акцент сделан на тепловых характеристиках и работе с динамической нагрузкой

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Базовый проект PMP11312 представляет собой 4-фазный преобразователь с интерфейсом PMBus, предназначенный для генерирования стабилизированной шины напряжения питания ядра специализированных микросхем с высоким током. В данном проекте для генерирования шины напряжения питания с высоким током 120 А используется 4-фазный контроллер TPS53647 с режимом управления DCAP+ для достижения быстрого отклика на скачкообразные изменения нагрузки и проприетарная схема AutoBalance от TI для обеспечения точного статического и динамического баланса токов между фазами. TPS53647 управляет интеллектуальными силовыми блоками семейства NexFET от TI для достижения высокой удельной мощности и высокого КПД. Оптимизированная трассировка печатной платы и увеличенное количество слоёв печатной платы (8 слоёв, удельная масса меди – 2 унции / кв. фут) позволяют дополнительно увеличить КПД и удельную мощность. Благодаря наличию интерфейса PMBus и встроенной энергонезависимой памяти данный проект характеризуется простотой дизайна, конфигурирования и кастомизации (производится сбор телеметрии, включая информацию и выходном напряжении, выходном токе, температуре и мощности).

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Компактный модульный проект с габаритами 0,95 дюйма x 2,3 дюйма (24,1 мм x 58,4 мм)
  • Высокий КПД: 91,7% при выходе 1 В / 120 А, частоте переключения 300 кГц и входном напряжении 12 В
  • Отличные тепловые характеристики (температура полевого транзистора 53°C при полной нагрузке и скорости потока воздуха 200 линейных футов в минуту (LFM))
  • Общий отклик на пульсации и скачкообразные изменения нагрузки на уровне +/-1,7%
  • Полноценный сбор телеметрии посредством интерфейса PMBus, включая информацию о выходном напряжении, выходном токе, мощности и температуре

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Проект PMP11328 представляет собой источник питания с высокой удельной мощностью, выходным током 30 А и интерфейсом PMBus, который удовлетворяет требованиям спецификации шины питания ядра ППВМ ZU9EG семейства Ultrascale+ от Xilinx и который предназначен для применения в удалённых радиомодулях (Remote Radio Unit, RRU) базовых станций. Данный источник питания генерирует выходное напряжение 0,85 В для шины питания при токе 25 А и имеет общие габариты печатной платы 55 мм x 40 мм. Наличие интерфейса PMBus упрощает программирование, позволяет производить пользовательское конфигурирование данного источника питания с использованием встроенной энергонезависимой памяти (Non-Volatile Memory, NVM), а также осуществлять адаптивное масштабирование напряжения (Adaptive Voltage Scaling, AVS) и регулировку напряжения. Данный источник питания также позволяет отслеживать выходное напряжение, выходной ток и температуру внешней горячей точки посредством интерфейса PMBus. Во всём диапазоне изменения нагрузки коэффициент нестабильности выходного напряжения составляет ±3%, а КПД превышает 82%.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • POL-преобразователь с входным напряжением 12 В и выходом 0,85 В/ 25 А с габаритами печатной платы 40 мм x 55 мм
  • Высокий КПД (свыше 82%) при выходе 0,85 В/ 25 А и частоте переключения 500 кГц
  • Адаптивное масштабирование напряжения (Adaptive Voltage Scaling, AVS), регулировка напряжения и отслеживание выходных напряжения/ тока/ температуры посредством интерфейса PMBus и графического интерфейса Fusion от TI
  • Потери мощности 4 Вт при входном напряжении 12 В и выходе 0,85 В/ 12 А
  • Увеличение/ уменьшение выходного напряжения на 12 мВ при скачкообразном изменении тока нагрузки на 8 А со скоростью 10 А/мкс
  • Коэффициент нестабильности выходного напряжения ±3% во всём диапазоне изменения нагрузки (по переменному и постоянному току)

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Проект PMP11399 представляет собой полноценную систему питания с интерфейсом PMBus для питания 3 ядер специализированных микросхем / ППВМ, памяти типа DDR3, терминирования напряжения VTT и генерирования вспомогательных напряжений, что обычно требуется в высокопроизводительных Ethernet-свитчах. Аппаратное обеспечение данного проекта дополнено графическим интерфейсом пользователя, который позволяет производить конфигурирование и мониторинг источников питания в формате реального времени.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Решение системы питания с входным напряжением 12 В и мощностью 300 Вт с использованием девяти понижающих преобразователей, предназначенных для установки непосредственно у нагрузки
  • Обмен данными по PMBus позволяет конфигурировать схему горячей замены, понижающие преобразователи семейства SWIFT, многофазный ШИМ-контроллер и секвенсор / супервизор питания
  • Преобразование питания с высокой удельной мощностью благодаря применению трассировки с расположением дросселя над ИС
  • Изменение напряжений посредством PMBus и ШИМ
  • Управление источниками питания с помощью входных сигналов на выводах общего назначения (GPI) UCD90240

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
Проект PMP11438 представляет собой устройство, предназначенное для сравнения трёх различных решений систем питания, преобразующих напряжение шины 12 В в выходное напряжение 1,2 В при токе с диапазоном 6 А – 10 А. Выходное напряжение 1,2 В применяется в памяти типа DDR4. Каждое из данных решений характеризуется определёнными достоинствами: КПД при полной нагрузке, КПД при малой нагрузке, удельной мощностью, высотой, откликом на скачкообразные изменения нагрузки или комбинацией из перечисленных признаков.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Два преобразователя питания с выходом 1,2 В / 10 А и один преобразователь с выходом 1,2 В / 6 А
  • Понижающий преобразователь на переключаемых конденсаторах, многофазный понижающий преобразователь и одиночный понижающий POL-преобразователь
  • Высокий КПД при малой нагрузке у всех решений
  • Решения с высотой менее 2 мм
  • Интегрированные на печатную плату тестовые устройства для управляемых имитаций скачкообразных изменений нагрузки

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В системах связи и компьютерной технике применяется управление в режиме напряжения с постоянной частотой, так как в данных применениях требуются выставление предсказуемого значения частоты и / или синхронизация с внешним тактовым сигналом. Благодаря объединению функций управления и питания в одной ИС, а также установке дросселя с его увеличенными по высоте выводами над ИС данное решение имеет крайне малые габариты. Акцент в проекте PMP20023 сделан на упрощении электрических тестирований и возможности вносить изменения «на ходу» посредством интерфейса PMBus. Насыщенный тестовый интерфейс дополняет высокоскоростная динамическая нагрузка.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Управление в режиме напряжения с постоянной частотой позволяет пользователю задавать частоту переключения и организовывать синхронизацию с внешним тактовым сигналом
  • Выходное напряжение, уровень ограничения тока, а также пороги детектирования неисправностей и ответные реакции на них можно регулировать «на ходу» посредством интерфейса PMBus
  • Акцент в данной отладочной плате сделан на компактности данного проекта благодаря установке дросселя над преобразователем
  • Насыщенный тестовый интерфейс, включающий в себя разъём PMBus, тестовые точки для снятия диаграммы Боде (ЛАФЧХ) и высокоскоростную динамическую нагрузку
  • Схема электрическая принципиальная, перечень элементов, трассировка печатной платы, а также отчёт о результате испытаний, в котором акцент сделан на работе контура управления и работе с динамической нагрузкой как при выходном напряжении 600 мВ, так и при выходном напряжении 1,0 В

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
TPS543C20 представляет собой высокоинтегрированный синхронный понижающий преобразователь, предназначенный для применения в решениях с высокой удельной мощностью, в котором для обеспечения высокого КПД используются высокопроизводительные интегрированные полевые транзисторы с крайне низким сопротивлением "сток-исток" в открытом состоянии (RDSon). Данный преобразователь представляет собой источник питания с выходом 1 В / 20 А и КПД, превышающим 88% при полной нагрузке. Дифференциальный контур управления не требует внешней компенсации, что в свою очередь позволяет уменьшить количество компонентов, необходимых для оптимальной работы устройства.контур управления с дифференциальным усилением

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Интегрированное звено питания с технологией NexFET и крайне низким сопротивлением "сток-исток" в открытом состоянии (RDSon); КПД свыше 88% при токе нагрузки 20 А
  • Высокая гибкость решения благодаря регулируемому опорному напряжению и программируемой частоте переключения
  • Дифференциальный контур управления не требует внешней компенсации
  • Нагрев менее 17°C при полной нагрузке и без применения искусственного воздушного охлаждения
  • Общая площадь решения менее 35 см2

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
TPS546C20A представляет собой ИС, выполняющую функции управления и синхронного звена преобразователя мощности в составе DC/DC-преобразователей с высоким выходным током и позволяющую удваивать значение выходного тока путём использования двух подобных компонентов. Многофазный режим работы обеспечивает подавление пульсаций на выходе, а также эффективное управление с более широкой полосой пропускания для заданной частоты переключения. PMP20071 представляет собой проект с высоким выходным током и двухфазным режимом работы. Отчёт о результатах тестирований, прилагаемый к данному проекту, демонстрирует, что благодаря наличию в данном решении двух фаз потери мощности разделяются между ними, снижается уровень пульсаций на выходе и улучшается динамический отклик системы.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Полноценный 2-фазный DC/DC-преобразователь с высоким выходным током со всеми преимуществами технологии чередования фаз с использованием всего лишь двух однофазных компонентов
  • Управление в режиме напряжения с постоянной частотой позволяет пользователю задавать частоту переключения и организовывать синхронизацию с внешним тактовым сигналом
  • Выходное напряжение, уровень ограничения тока, а также пороги детектирования неисправностей и ответные реакции на них можно регулировать «на ходу» посредством интерфейса PMBus
  • Насыщенный тестовый интерфейс, включающий в себя разъём PMBus и высокоскоростную динамическую нагрузку
  • Схема электрическая принципиальная, перечень элементов, трассировка печатной платы, а также отчёт о результате испытаний, в котором акцент сделан на тепловых характеристиках решения и работе с динамической нагрузкой
  • /ul>

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
В данном базовом проекте представлено компактное и высокопроизводительное многофазное решение системы питания, предназначенное для работы с программируемыми пользователем вентильными матрицами (ППВМ) серии Stratix® 10 GX от компании Intel®, в котором особый акцент сделан на варианте с использованием SG2800-I1V. Наличие интегрированного интерфейса PMBusTM упрощает регулировку выходного напряжения и сбор телеметрии с ключевыми параметрами системы. Данный проект позволяет осуществлять программирование, конфигурирование, интеллектуальную регулировку с помощью интерфейса VID, управление источником питания, а также мониторинг входного и выходного напряжений, тока, мощности и температуры. Fusion Digital Power DesignerTM от компании TI используется для программирования, мониторинга, проверки и численных измерений параметров данной системы питания ППВМ.

Базовый проект имеет характер аппаратно-программного решения.
Возможности:

  • 4-фазный источник питания с выходом 0,9 В / 140 А для работы с ППВМ серии Stratix 10 GX
  • Программирование значения выходного напряжения и изменение диапазона доспустимых рабочих значений напряжения с шагом 10 мВ с использованием интерфейса PMBus для работы интеллектуального интерфейса VID в ППВМ семейства Arria
  • Vониторинг входного и выходного напряжений, тока, мощности и температуры с помощью интерфейса PMBus
  • КПД 90% при входном напряжении 12 В и выходе 0,9 В / 60 А

Документация:
  • Схемотехника
  • BOM
Описание:
TPS546C20A представляет собой ИС, выполняющую функции управления и синхронного звена преобразователя мощности в составе DC/DC-преобразователей с высоким выходным током и позволяющую удваивать значение выходного тока путём использования двух подобных компонентов. Многофазный режим работы обеспечивает подавление пульсаций на выходе, а также эффективное управление с более широкой полосой пропускания для заданной частоты переключения. PMP20292 представляет собой проект с высоким выходным током и двухфазным режимом работы, в котором используются устанавливаемые над управляющими ИС с целью уменьшения общих габаритов решения дроссели и две встроенные динамические нагрузки. Отчёт о результатах тестирований, прилагаемый к данному проекту, демонстрирует, что благодаря наличию в данном решении двух фаз для каждой из двух встроенных динамических нагрузок потери мощности разделяются между фазами и улучшается отклик системы на скачкообразные изменения нагрузки.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Полноценный 2-фазный DC/DC-преобразователь с высоким выходным током со всеми преимуществами технологии чередования фаз с использованием всего лишь двух однофазных компонентов
  • Управление в режиме напряжения с постоянной частотой позволяет пользователю задавать частоту переключения и организовывать синхронизацию с внешним тактовым сигналом
  • С целью обеспечения малогабаритности решения дроссели устанавливаются над контроллерами
  • Насыщенный тестовый интерфейс, включающий в себя автономную высокоскоростную динамическую тестовую нагрузку и управляемую генератором сигналов динамическую тестовую нагрузку
  • Схема электрическая принципиальная, перечень элементов, трассировка печатной платы, а также отчёт о результате испытаний, в котором акцент сделан на КПД, реакции на скачкообразные изменения нагрузки и тепловых характеристиках решения при совместной работе микросхем, а также работе с каждой из встроенных тестовых нагрузок
  • /ul>

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
Проект PMP20322 представляет собой понижающе-повышающий контроллер с 4 ключами, в котором используется LM5175 и который предназначен для применения в бытовой электронике. Данный проект характеризуется минимальным рабочим значением напряжения 10 В и максимальным значением входного напряжения 14 В. Данный проект способен генерировать постоянным выходной ток до 2 В при выходном напряжении 12 В. Значение частоты переключения установлено на уровне 300 кГц. Проект PMP20322 собран на печатной плате проекта PMP20107.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Диапазон входного напряжения от 10 В до 14 В, выход 12 В / 2 А
  • КПД 98% при входном напряжении 12 В
  • Компактное и тонкое решение, которое подходит для применения в USB-ключах с разъёмом USB типа C
  • Габариты решения: 22 мм x 19,5 мм
  • Амплитуда пульсаций выходного напряжения 0,1% без использования выходного фильтра в качестве второго звена

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
Типовое решение повышающе-понижающего преобразователя для промышленного применения с 4 ключами на основе контроллера LM5176. Преобразователь PMP20991 имеет минимальное рабочее входное напряжение 9В и максимальное входное напряжение 36В. Конструкция способна выдавать постоянный ток 25 А при напряжении 12 В. Частота переключения установлена ??на 250 кГц. PMP20991 собран на печатной плате SV601348A.
Возможности:

  • Вход от 9В до 36В, выход 12В при 25А
  • Эффективность 97% при 15В
  • Защита от перегрузки по току, перенапряжению и перегреву
  • Высокая плотность мощности

Документация:
  • Схемотехника
  • BOM
Описание:
Базовый проект PMP21278 представляет собой источник питания мощностью 300 Вт, в котором используется понижающе-повышающий контроллер LM5176 с 4 ключами и который предназначен для применения в промышленных системах. Данный преобразователь способен работать от напряжения с диапазоном от 9 В до 50 В. Данное решение генерирует выходное напряжение 12 В при постоянном выходном токе 25 А. Значение его частоты переключения установлено на уровне 230 кГц. Проект PMP21278 собран на печатной плате SV601348A. Для демпфирования индуктивности обмотки источника входного напряжения во всех тестированиях, результаты которых приведены в прилагаемом к данному проекту отчёте, использованы три электролитических конденсатора ёмкостью 6,8 мФ каждый, рассчитанные на напряжение 65 В.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Диапазон входного напряжения от 9 В до 50 В, выход 12 В / 25 А
  • Максимальное значение КПД 97%
  • Функции защиты от повышенного тока, повышенного напряжения и перегрева
  • Высокая удельная мощность

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
This reference design is a dual-phase synchronous buck solution using TPS53622 controller with two CSD95490Q5MC power-stage ICs. It takes a 12-V input and converts it to 1-V out at 40 A; 20 A per phase.
Возможности:

Features
  • Small form-factor
  • Dual phase
  • 89% peak efficiency

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
The PMP30046 reference design shows a system solution for an enterprise SSD backup power supply. The input voltage of the hotswap controller can be either 5V or 12V. A buck stage converts this input voltage to 3.3V with a maximum load current of 2.5A. The 3.3V are boosted to 28V for charging a backup capacitor. In case of a power fail event another buck stage will supply 5V with a maximum load current of 2.5A to the input rail by using the energy stored in the backup capacitor.
Возможности:

Built and tested Small footprint Works with input voltages of 5V and 12V System solution

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

PMP4482 представляет собой базовый проект полнофункционального модуля питания, среди функций которого можно выделить функции защиты от пониженного напряжения/ повышенного напряжения/ повышенного тока на выходе и пониженного входного напряжения. Данный проект генерирует выходное напряжение с диапазоном 0,7 В – 2 В при токе нагрузки до 50 А с использованием TPS40428 и CSD95372. Встроенные датчики температуры и тока позволяют повысить точность и избавиться от необходимости в использовании дискретных компонентов. Данный проект также имеет возможность объединения с другой печатной платой для поддержки тока нагрузки до 120 А путём простого подключения. Данное решение имеет такие функции, как запуск с предварительным смещением, отслеживание, возможность параллельного включения с другим источником питания для увеличения тока нагрузки и интерфейс PMBus для возможности гибкого конфигурирования.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Отслеживание внешнего сигнала
  • Возможность параллельного включения с другим источником питания для увеличения тока нагрузки и распределения тока по фазам
  • Запуск с предварительным смещением
  • Интерфейс PMBus для конфигурирования и сбора телеметрии
  • Малогабаритное решение: 33 мм (Д) x 23 мм (Ш) x 8,5 мм (В)

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
The PMP4497 is a GaN-based reference design solution for the Vcore such as FPGA, ASIC applications. With high integration and low switching loss, the GaN module LMG5200 enables a high efficiency single stage from 48V to 1.0V solution to replace the traditional 2-stage solution. This design shows the GaN performance and the system advantages, compared with the 2-stages solution. A low cost ER18 planar PCB transformer is embedded on the board. The design was achieved in a compact form factor (45mm*26mm*11mm). The size could be further reduced by optimizing frequency and components.
Возможности:

LMG5200 GaN FET module Single stage Half-Bridge Current-Doubler topology Extra high Efficiency up to 89.9% with full load @48Vin DCAP+ Controlling with the TPS53632G Compact size: 45mm*26mm*11mm

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Проект источника питания предназначен для использования в качестве основного преобразователя питания для ППВМ семейства Arria GX II от Altera. Благодаря диапазону своего входного напряжения он может поддерживать адаптеры, рассчитанные на напряжение до 20 В. TPS40061 используется для генерирования выхода 12 В/ 7,5 А. TPS54550 используется для генерирования выхода 3,3 В/ 4,5 А.

Данный базовый проект имеет характер аппаратного решения.

Возможности:


Возможность заказа
  • Заказать BOM
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Проект представляет собой понижающий преобразователь с диапазоном входного напряжения 9 В – 12,6 В, мощностью 12 Вт, КПД 90% и общей площадью 264 мм2 для применения в системе питания ядра специализированной микросхемы серверной платы расширения, в котором используются ШИМ-контроллер TPS53219 и силовой блок 3x3 CSD86339Q3D.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • КПД 90%
  • Общая площадь данного источника питания составляет 264 мм2 (включая площадь печатной платы, использованную под трассировку)
  • Коэффициент нестабильности выходного напряжения 2%
  • Изменение выходного напряжения менее 42 мм при скачкообразном изменении тока нагрузки на 5 А и входном напряжении 12 В
  • Общее количество использованных в данном источнике питания компонентов – 29 (включая ИС)
  • Плавный монотонный запуск со встроенной функцией разрядки на выходе (плавное отключение)

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Проект представляет собой четырёхфазный источник питания с выходным током 70 А (максимальное значение выходного тока – 100 А) для питания ядра специализированной микросхемы с высоким током , в котором используются 2 TPS40140 и который предназначен для работы в системе от шины напряжения 12 В.

Данный базовый проект имеет характер аппаратного решения.

Возможности:


Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

PMP6685 представляет собой базовый проект DC/DC-преобразователя мощностью 50 Вт (выход 1 В/ 50 А), предназначенный для питания микросхемы цифрового анализатора благодаря использованию двухфазного синхронного понижающего преобразователя TPS40322. Данное решение представляет собой крайне малогабаритный проект, предназначенный для применения в оптимизированных по стоимости системах.

Данный базовый проект имеет характер аппаратного решения.

Возможности:


Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

PMP6776 – недорогой неизолированный синхронный понижающий источник питания. Дизайн использует синхронные понижающие преобразователи TPS56121 и TPS54620 и понижающие переключатели TPS54425 и TPS54225 для генерирования 7 выходов. Входной диапазон питания 10,8…13,2 В, выходные напряжения 1В @ 6А, 1.5В @ 4А, 1.8В @ 6А, 2В @ 2А, 2.5В @ 8А, 3.3В @ 8А, 1.2В @ 4А.

 

Возможности:

  • Диапазон входных напряжений: 10.8…13.2В, поддержка 4,5В…14,5В;
  • Все 7 DC-DC преобразователей расположены на односторонней PCB в форм-факторе 3,5”x3,5”;
  • Дизайн отвечает требованиям по сиквенированию питания;
  • Керамические конденсаторы на входе и выходе для экономии пространства и стоимости;
  • Полностью протестированное решение

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В проекте PMP7340 для создания решения с высоким КПД, высокой удельной мощностью, входным напряжением 12 В и выходом 1 В/ 5,7 А используется синхронный понижающий преобразователь TPS53319 семейства SWIFT с интегрированными силовыми транзисторами и технологией PowerStack. TPS53319 идеально подходит для применения в системе питания низковольтной специализированной микросхемы контроллера SSD-диска с высоким током, а также для генерирования шины напряжения питания для ядра памяти типа DDR.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Небольшая внешняя RC-цепь, которая позволяет использовать керамические выходные конденсаторы с низким эквивалентным последовательным сопротивлением (2 конденсатора ёмкостью 100 мкФ каждый и 1 конденсатор ёмкостью 22 мкФ) в режиме управления D-CAP
  • Быстрый отклик на скачкообразные изменения нагрузки (время отклика 25 мкс при скачкообразном изменении тока нагрузки с 2,8 А до 5,7 А)
  • Малогабаритный дроссель индуктивностью 1 мкГн для экономии пространства
  • Частота переключения 500 кГц
  • Максимальное значение КПД 86% при входном напряжении 12 В и выходном напряжении 1 В
  • Отсутствие необходимости в использовании компенсационных компонентов в контуре управления

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В Xilinx выбрали TI для реализации данного решения для питания ППВМ семейства Zynq (а также других аналоговых решений от TI). Вы найдёте схему электрическую принципиальную и перечень элементов для решения, которое использовали в Xilinx в наборах для разработки.

Данный базовый проект имеет характер аппаратного решения.

Возможности:


Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Xilinx выбрала TI в качестве разработчика системы питания для ППВМ семейства Virtex 7 (наряду с другими аналоговыми решениями от TI). В данном проекте Вы найдёте схему электрическую принципиальную и перечень элементов для данного решения системы питания для Xilinx, реализованного на комплектах для разработки.

Данный базовый проект имеет характер аппаратного решения.

Возможности:


Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В системе управления питанием Artix7 используются силовые модули, линейные регуляторы и контроллеры PMBus для обеспечения основным и вспомогательным питанием всех узлов ПЛИС, включая DDR память. Графический интерфейс пользователя позволяет отслеживать напряжения и токи на шинах питания.

Возможности:

  • Решение оптимизировано для работы от источника питания 12 В;
  • 2 контроллера PMBus управляют в общей сложности 9 линиями питания;
  • Модули питания поддерживают до 6 А выходного тока;
  • Трансиверы питаются от LDO с низким уровнем шума;
  • Синхронная динамическая энергозависимая DDR память с произвольным доступом позволяет хранить пользовательские код и данные;
  • Протестированное решение.

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Компания Xilinx выбрала TI как поставщика решений питания для Kintex 7 FPGA (наряду с другими аналоговыми решениями от TI). Вы найдете схемы и BOM для решения Xilinx с использованием наборов разработчика.

Возможности:


Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Решение использует несколько TPS54325 и другие силовые компоненты TI для питания Xilinx Zynq FPGA. Обеспечивается питание всех шин, включая память DDR3, от входного напряжения 12 В.

 

Возможности:

  • Обеспечивает питанием все шины, необходимые для работы Zynq FPGA;
  • Работает с широким диапазоном входного напряжения: 5..12 В;
  • Высокая плотность компонентов экономит площадь платы;
  • Поддерживает память DDR3;
  • Оптимальное сочетание переключателей и LDO для лучшего распределения электроэнергии;
  • Дизайн протестирован и готов к подключению Zynq FPGA.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
В данном проекте три интегрированных синхронных импульсных понижающих преобразователя генерируют выходной ток до 1 А. В нём из входного напряжения 3,3 В / 5 В эффективно генерируются выходные напряжения 1 В, 1,35 В, 1,8 В и 2,5 В при выходной мощности свыше 4 Вт.

Базовый проект имеет характер аппаратного решения.
Возможности:


Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

PMP8571 представляет собой простое в использовании решение питания, в котором применены силовые модули с интегрированными катушками индуктивности, для FPGA Cyclone5 от Altera. В этом проекте использованы TPS84621 и TPS84320, а также TPS51200 для создания 5 шин питания FPGA.

Возможности:


Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:

Базовый проект представляет собой решение системы питания для ППВМ семейства Arria V от Altera. В данном решении для облегчения процесса разработки решения системы питания для ППВМ семейства Arria V от Altera используются интегрированные модули дросселей. Также в данном проекте реализована функция секвенсирования питания, необходимая для ППВМ.

Данный базовый проект имеет характер аппаратного решения.

Возможности:


Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Проект PMP9335 предназначен для применения с ППВМ семейства Zynq от Xilinx, и в нём используются TPS84A20 и TPS84320. В данном проекте также используется внешний таймер с целью установления частоты переключения на значение 300 кГц. Кроме того, в данном проекте осуществляется управляемое секвенсирование шин напряжений питания при включении и выключении устройства.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Предназначен для применения с ППВМ семейства Zynq от Xilinx
  • Компактное и простое в использовании решение на базе модулей понижающих регуляторов напряжения TPS84A20 и TPS84320
  • Управляемое секвенсирование шин напряжений питания при включении и выключении устройства
  • Будучи предназначенным для использования в качестве подключаемого модуля, данный проект подразумевает использование дополнительной сглаживающей ёмкости или внешней печатной платы

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Базовый проект PMP9357 представляет собой полноценное решение питания для FPGA семейства Arria V от Altera. В данном проекте для организации всех необходимых шин питания для FPGA используются несколько синхронных понижающих преобразователей TPS54620, LDO, а также терминирующий регулятор DDR. Для правильного секвенсирования питания используется секвенсер/ монитор питания UCD90120A, которым можно управлять по I2C.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Имеет все необходимые шины питания для FPGA семейства Arria V от Altera
  • Проект оптимизирован для поддержки входа 5 В
  • Крайне высокая плотность установки компонентов на печатной плате, что позволяет уменьшить её габариты
  • Оптимальное сочетание импульсных регуляторов и LDO позволяет добиться наилучшего распределения питания
  • Поддерживает устройство памяти DDR3
  • Данный проект протестирован и готов к работе по организации питания для FPGA семейства Arria V

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В базовом проекте PMP9365 генерируются все шины, необходимые для питания ППВМ семейства Stratix V от Altera. В данном проекте используются несколько последовательно соединённых модулей LMZ3, LDO и терминирующий регулятор DDR для обеспечения всех необходимых шин для питания ППВМ. В данном проекте также используются два LM3880 для гибкого секвенсирования питания при включении и выключении. В данном проекте используется входное напряжение 12 В.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Генерирует все шины, необходимые для питания ППВМ семейства Stratix® V от Altera®
  • Данный проект оптимизирован для поддержки входного напряжения 12 В
  • Интегрированное секвенсирование питания при включении и выключении
  • Поддержка памяти типа DDR3
  • Модульный дизайн для простоты использования

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В базовом проекте PMP9407 генерируются все шины, необходимые для питания мультигигабитных приёмопередатчиков (MGT) в ППВМ Virtex® Ultrascale™ от Xilinx. Данный проект поддерживает входное напряжение 5 В и имеет интерфейс PMBus для мониторинга тока и напряжения, изменения напряжения, управления временами задержек и мониторинга ошибок. В нём используются два TPS544B20 с встроенной функцией измерения тока, наличие которых позволяет избавиться от необходимости в использовании внешнего токочувствительного резистора. Также данный проект соответствует требованиям Xilinx к низкому уровню пульсации выходного напряжения на шинах MGT.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Генерирует все шины, необходимые для питания MGT в ППВМ Virtex® Ultrascale™ от Xilinx
  • Проект оптимизирован для поддержки входного напряжения 5 В
  • Низкий уровень пульсации выходного напряжения с амплитудой менее 10 мВ
  • Интегрированное секвенсирование при включении и выключении
  • Интерфейс PMBUS для отслеживания выходных напряжения и тока
  • На шинах MGTAVCC и MGTAVTT производится измерение тока полевыми транзисторами без потерь, благодаря чему отсутствует необходимость в использовании внешнего токочувствительного резистора

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В базовом проекте PMP9408 генерируются все шины, необходимые для питания мультигигабитных приёмопередатчиков (MGT) в ППВМ Virtex® Ultrascale™ от Xilinx. В нём используется интерфейс PMBus для мониторинга тока и напряжения, а также он соответствует требованиям Xilinx к низкому уровню пульсации выходного напряжения. В данном проекте используется входное напряжение 5 В, и он представляет собой бюджетное дискретное решение.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Генерирует все шины, необходимые для питания MGT в ППВМ Virtex® Ultrascale™ от Xilinx
  • Проект оптимизирован для поддержки входного напряжения 5 В
  • Низкий уровень пульсации выходного напряжения с амплитудой менее 10 мВ
  • Интегрированное секвенсирование при включении и выключении
  • Интерфейс PMBUS для отслеживания выходных напряжения и тока
  • Дискретное бюджетное решение

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В базовом проекте PMP9444 генерируются все шины, необходимые для питания ППВМ семейства Kintex UltraScale от Xilinx. В нём используются два UCD90120A для гибкого секвенсирования при включении и выключении питания, а также для мониторинга напряжения и тока и определения диапазона допустимых рабочих напряжением по интерфейсу PMBus. В данном проекте используется входное напряжение 12 В.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Генерирует все шины, необходимые для питания ППВМ семейства Kintex UltraScale от Xilinx
  • Проект оптимизирован для поддержки входного напряжения 12 В
  • Интегрированное секвенсирование при включении и выключении питания
  • Интерфейс PMBUS для отслеживания выходных напряжения и тока
  • Модульный дизайн для простоты использования

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В базовом проекте PMP9449 генерируются все шины, необходимые для питания ППВМ семейства Arria V GX от Altera. В нём используется TPS38600 для мониторинга входного напряжения и секвенсирования питания при включении. В данном проекте используются бюджетные и малогабаритные дискретные ИС, и он работает от одного напряжения питания 5 В.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Генерирует все шины, необходимые для питания ППВМ семейства Arria® V GX от Altera®
  • Проект оптимизирован для поддержки входного напряжения 5 В
  • Интегрированное секвенсирование питания
  • Бюджетное дискретное решение
  • Малогабаритное решение

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В базовом проекте PMP9463 генерируются все шины, необходимые для питания мультигигабитных приёмопередатчиков (MGT) в ППВМ Ultrascale™ Kintex® от Xilinx. В нём используется интерфейс PMBus для мониторинга тока и напряжения, а также он соответствует требованиям Xilinx к низкому уровню пульсации выходного напряжения. В данном проекте используется входное напряжение 5 В, и он представляет с собой бюджетное дискретное решение.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Генерирует все шины, необходимые для питания MGT в ППВМ Ultrascale™ Kintex® от Xilinx
  • Проект оптимизирован для поддержки входного напряжения 5 В
  • Низкий уровень пульсации выходного напряжения с амплитудой менее 10 мВ
  • Интегрированное секвенсирование при включении и выключении
  • Интерфейс PMBUS для отслеживания выходных напряжения и тока
  • Дискретное бюджетное решение

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Референс дизайн PMP9475 с входом 12 В обеспечивает все шины питания, необходимые для  питания системы Xilinx's Virtex® UltraScale FPGA в компактном, высокоэффективном решении. Этот дизайн использует несколько регуляторов напряжения PMBus Point-Of-Load компании TI для простоты проектирования/ конфигурации и телеметрии критических шин. Дизайн включает UCD90120A для гибкого определения последовательности включения и выключения питания, а также контроля напряжения, тока и допустимых рабочих напряжений через интерфейс PMBus.

 

Возможности:

  • Обеспечивает все шины питания, необходимые для Xilinx Virtex® UltraScale™ FPGA;
  • Модель оптимизирована для входного напряжения питания 12 В;
  • Определение последовательности включения и выключения питания;
  • PMBus интерфейс с предоставлением информации о выходным напряжением и токе;
  • Функция диапазона допустимых напряжений.

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В проекте PMP9667 для генерирования шины напряжения питания ядра специализированной микросхемы контроллера SSD в виде выхода 1 В / 8 А с источника питания площадью всего лишь 250 мм2 и с 19 компонентами используется понижающий DC/DC-преобразователь TPS53513 семейства SWIFT с режимом управления DCAP3. Данный проект соответствует требованиям карт расширения HDD- и SSD-дисков на базе PCIE по высокой удельной мощности и малым габаритам.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Интегрированные полевые транзисторы с сопротивлениями открытого канала 13,8 мОм и 5,9 мОм и постоянным выходным током 8 А
  • Режим управления DCAP3 позволяет уменьшить общую площадь данного источника питания до 250 мм2 и использовать в нём 19 компонентов
  • Диапазон входного напряжения от 10,8 В до 13,2 В
  • Выходное напряжение 1 В при номинальном значении выходного тока 8 А
  • Частота переключения 750 кГц
  • КПД 86% при входном напряжении 12 В, выходном напряжении 1 В и выходном токе 8 А

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В проекте PMP9703 используется понижающий преобразователь TPS53915 семейства SWIFT с выходным током 12 А и интерфейсом PMBus для обеспечения полноценной стабилизации напряжения и системной защиты контроллера специализированной микросхемы сетевого SSD-хранилища, который обычно используется для управления и увеличения потока трафика в / из SSD-дисков. Значение входного напряжения можно динамически регулировать с шагом +/-0,75% в общем диапазоне +/-22% от номинального значения выходного напряжения (VOUT_ADJUST и VOUT_MARGIN используются вместе) и с программируемой длительностью изменения шага от 4 мкс. PMBus позволяет регулировать типовые параметры источника питания и отслеживать неисправности с помощью команды STATUS_WORD. Данный проект с интерфейсом PMBus идеально подходит для применений, в которых требуются гибкость дизайна, уменьшенное количество использованных компонентов и адаптивное масштабирование напряжения для повышения производительности и оптимизации рассеиваемой мощности.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Программирование параметров источника питания посредством PMBus, включая выходное напряжение, задержку при включении устройства, задержку установки сигнала Power Good, функцию плавного старта, частоту переключения и функцию отключения устройства при пониженном входном напряжении
  • Интегрированные полевые транзисторы с сопротивлениями открытого канала 13,8 мОм и 5,9 мОм и постоянным выходным током 12 А
  • Оптимизирован для применения со специализированными микросхемами, для которых требуется адаптивное масштабирование напряжения (Adaptive Voltage Scaling, AVS)
  • Общая площадь источника питания 335 мм2
  • Выходное напряжение 1,2 В при номинальном значении выходного тока 12 В
  • КПД 81% при входном напряжении 12 В, выходном напряжении 1,2 В и выходном токе 12 А

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Данный базовый проект представляет собой резервный источник питания, который способен мгновенно предотвратить обрыв питания системы благодаря использованию в нём понижающе-повышающего преобразователя и резервного конденсатора. Практическая реализация источника базируется на полностью интегрированном понижающе-повышающем преобразователе TPS63060, благодаря чему достигается компактность решения. Данная конфигурация была протестирована, к ней прилагается полный отчёт об испытаниях и инструкция по эксплуатации.

 

Возможности:

  • Малые размеры резервного конденсатора и решения в целом благодаря широкому диапазону напряжения конденсатора (2,5 - 12 В)
  • Бесперебойное переключение от основного источника питания к резервному источнику
  • Тип и размер резервного конденсатора можно изменять в зависимости от требований к резервному источнику
  • Выходная мощность до 10 Вт
  • Небольшое и высокоэффективное решение на базе одного преобразователя
  • Поддержка импульсной нагрузки, подключённой к слабому источнику питания

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В данном базовом проекте представлен резервный источник питания, который способен мгновенно предотвратить обрыв питания системы благодаря использованию в нём понижающе-повышающего преобразователя и двух последовательно соединённых суперконденсаторов. Практическая реализация данного источника базируется на полностью интегрированном понижающе-повышающем преобразователе TPS63020, благодаря чему достигается компактность данного решения. Кроме того, данный проект имеет функцию активной балансировки ячеек. Данная конфигурация была протестирована, и к ней прилагаются полный отчёт о результатах тестирования и теоретическое объяснение принципа работы.

Возможности:

  • Бесперебойное автоматическое переключение от основного источника питания к резервному источнику
  • Активная балансировка ячеек
  • Тип и размер резервного конденсатора возможно изменять в зависимости от требований к резервному источнику
  • Выходная мощность до 15 Вт
  • Небольшое и высокоэффективное решение на базе одного преобразователя
  • Поддержка импульсных нагрузок, подключённых к слабому источнику питания

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Данное решение позволяет хранить и выдавать небольшую энергию для таких систем, как твердотельные накопители (SSD), для которых необходимо работать в течение короткого промежутка времени после потери питания для контролируемого выключения. Благодаря хранению энергии при большем напряжении, чем на шине питания, ёмкость можно уменьшить на величину до 80%, что позволит уменьшить габариты решения и снизить его стоимость при повышении его надёжности.

Обычно для подобных целей требуется сложная электронная схема, которая повышает входное напряжение, мультиплексирует полученное напряжение с напряжением понижающего входа при потере питания и понижает его до напряжения нагрузки 3,3 В или 5 В.

В данном же базовом проекте для управления пусковым током, защиты от повышенного и пониженного напряжения, защиты от короткого замыкания и предотвращения утечки запасённой энергии обратно на закороченную шину входного напряжения используется TPS25942 от TI на входной стороне. Повышающий преобразователь заряжает конденсаторную сборку до напряжения 12 В при входном напряжении 5 В или до напряжения 18 В при входном напряжении 12 В. При детектировании и объявлении ошибки с помощью TPS25942 для управления P-канальным полевым транзистором, который соединяет конденсаторы системы хранения с понижающим входом, используется сигнал FLTb.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Система хранения энергии для кратковременной работы устройства с целью его контролируемого выключения
  • Позволяет уменьшить габариты решения и снизить его стоимость при повышении его надёжности
  • Обеспечивает несколько уровней защиты нагрузки и шины напряжения питания
  • Отсутствует необходимость в использовании внешнего контроллера
  • Предотвращает утечки запасённой энергии обратно на закороченную шину напряжения питания

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

TIDA-00324 представляет собой базовый проект источника питания с входным напряжением 12 В и выходом 1,2 В/ 120 А, в котором акцент делается на многофазном контроллере TPS53631 и интеллектуальном звене питания CSD95372BQ5M. Данный базовый проект может быть использован для разработки решения системы питания для ядра ЦП или решения системы питания для DDR4 с целью ускорения процессов разработки и вывода продукции на рынок.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Базовый проект с входным напряжением 12 В и выходом 1,2 В / 120 А, в котором используются многофазный контроллер и звено питания
  • В данном базовом проекте доступны перечень элементов, схема электрическая принципиальная и тестовые данные
  • Данный проект может быть использован для питания ядра ЦП, памяти DDR или других применений, в которых требуется использование многофазного контроллера в связке со звеном питания
  • TPS53631 совместим с последовательным VID (SVID) платформы VRx от Intel® и способен работать в 1-, 2- или 3-фазной конфигурациях, имея продвинутую архитектуру управления D-CAP+ с продвинутым интерфейсом связи PMBus для настройки устройств и получения данных телеметрии системы
  • Интеллектуальное звено питания CSD95372BQ5M представляет собой устройство с высокой степенью оптимизации для использования в высокомощных применениях с высокой удельной мощностью, в котором интегрированы ИС драйвера и силовые полевые транзисторы для реализации коммутационной функции звена питания с точными измерениями тока и температуры с целью упрощения дизайна системы и повышения точности

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В проекте TIDA-00399 реализовано полноценное решение подачи питания для SSD в форм-факторе M.2. Переключатель нагрузки TPS22954 используется для ограничения пускового тока и исключения необходимости в отдельной управляющей схеме на входе системы. Данный проект протестирован и включает в себя графический интерфейс пользователя, демонстрационную программу и руководство пользователя.

 

Возможности:

  • Оптимизированное под форм-фактор M.2 решение
  • Полноценное решение питания для стандартных шин 3,3 В, 1,8 В и 1 В с током до 3 А
  • Управления скоростью изменения тока на всех подключенных шинах питания для ограничения пускового тока
  • Программируемые пороги низкого напряжения и «питание исправно» для эмуляции реальных условий
  • Программная защита от перегрева
  • Данный проект протестирован и включает в себя графический интерфейс пользователя, демонстрационную программу и руководство пользователя

Возможность заказа
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Базовый проект представляет собой решение устройства формирования сигнала для коммутаторов стандарта QSFP+ с портами на передней панели с поддержкой двух портов 40GbE, удовлетворяющих требованиям SFF-8431 к 40GbE (CR4/ SR4/ LR4) и 10GbE. Данный проект предназначен для использования с оптическими и пассивными/ активными медными кабелями. Он является своего рода «удлинителем» между переключающей специализированной микросхемой и портом QSFP+ на передней панели, что часто требуется для наиболее удалённых портов коммутаторов с инфраструктурой «Top-of-Rack» (ToR) или для встраиваемых промежуточных реализаций линейных карт QSFP+.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Наращиваемая реализация QSFP+ с портами на передней панели с формированием сигнала для поддержки стандартов 40GbE/ 10GbE по оптическим и пассивным медным кабелям
  • Является своего рода «удлинителем» между коммутатором и портом на передней панели, увеличивая ограничение по потерям в головном канале согласно nPPI/ SFF-8431 на величину до 3 раз
  • Малопотребляющее бюджетное решение устройства формирования сигнала с портами на передней панели
  • Предназначен для коммутаторов с инфраструктурой «Top-of-Rack» (ToR) и систем линейных карт
  • Одно напряжение питания, отсутствие необходимости в прошивке, отсутствие необходимости в радиаторе, отсутствие необходимости в опорном тактовом сигнале
  • Протестированный в лабораторных условиях пример программного обеспечения с прилагающимися тестовыми данными согласно спецификациям 40GbE/ 10GbE

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Базовый проект представляет собой высокоскоростную аппаратную карту PCIe 3 поколения, предназначенную для использования в качестве удлинителя PCIe-подсистемы. Данная плата предназначена для установки в слот PCIe 3 поколения шириной 16 дорожек между материнской платой и дополнительной картой PCIe 3 поколения. Данный базовый проект предоставляет пользователям вариант использования повторителя DS80PCI810 в своих проектах на базе специализированных микросхем корневого комплекса PCIe и дополнительных карт.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Райзер-карта PCIe 3 поколения, совместимая с 16-проводным слотом PCIe 3 поколения на материнской плате
  • Удлинитель PCIe-подсистемы 3 поколения
  • Повышает целостность сигналов и надёжность системы
  • Полная совместимость с режимом настройки связи между головным устройством на материнской плате и конечной картой
  • Утверждённый проект с отчёт о результатах тестирований на совместимость

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Данный базовый проект позволяет увеличить расстояние передачи данных и снизить потери на передачу по высокоскоростному интерфейсу SAS-3 благодаря настраиваемым функциям эквализации, частотной коррекции и выходного напряжения. Он поддерживает интерфейсы SAS и SATA с диапазоном скорости передачи данных от 1,5 Гбит/с до 12 Гбит/с благодаря наличию интерфейса miniSAS-HD.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Проект с 40-проводным интерфейсом SAS-3, совместимым с внешним разъёмом miniSAS-HD
  • Простая интеграция в существующие SAS-системы без необходимости в дополнительном программном обеспечении
  • Используются стандартный FR4, а также другие бюджетные материалы для внутренних соединений
  • Повышение целостности сигналов и надёжности системы
  • Совместимость с режимом настройки связи между системными компонентами головного устройства и устройства хранения данных
  • Совместимость с режимом внеполосной передачи сигналов в SAS- / SATA-системах

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Базовый проект представляет собой решение устройства формирования сигнала для коммутаторов стандарта QSFP28 с портами на передней панели с поддержкой двух портов 100GbE, удовлетворяющих требованиям SFF-8431 к 100GbE (CR4/ SR4/ LR4), 40GbE (CR4/ SR4/ LR4) и 10GbE. Данный проект предназначен для использования с оптическими и пассивными / активными медными кабелями. Он является своего рода «удлинителем» между переключающей специализированной микросхемой и портом QSFP28 на передней панели, что часто требуется для наиболее удалённых портов коммутаторов с инфраструктурой «Top-of-Rack» (ToR) или для встраиваемых промежуточных реализаций линейных карт QSFP28. Данный базовый проект предоставляет пользователям гибкость в виде возможности модернизации повторителя DS280BR810 до совместимого по выводам ретаймера DS250DF810.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Наращиваемая реализация QSFP28 с портами на передней панели с формированием сигнала для поддержки стандартов 100GbE/ 40GbE/ 10GbE по оптическим и пассивным медным кабелям
  • Является своего рода «удлинителем» между коммутатором и портом на передней панели, увеличивая ограничение по потерям в головном канале согласно CAUI-4 на величину до 3 раз
  • Малопотребляющее бюджетное решение устройства формирования сигнала с портами на передней панели
  • Предназначен для коммутаторов с инфраструктурой «Top-of-Rack» (ToR) и систем линейных карт
  • Одно напряжение питания, отсутствие необходимости в прошивке, отсутствие необходимости в радиаторе, отсутствие необходимости в опорном тактовом сигнале
  • Протестированный в лабораторных условиях пример аппаратного обеспечения с прилагающимися тестовыми данными согласно спецификациям 100GbE/ 40GbE/ 10GbE

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Данный базовый проект представляет собой вентилятор с 3-фазный вентильным двигателем постоянного тока, рассчитанный на напряжение 12 В и предназначенный для серверных систем охлаждения. Данный проект базируется на однокристальном контроллере DRV10975, который управляет BLDC-двигателями без использования датчиков с помощью синусоидального тока, благодаря чему минимизируются уровни акустических шумов и пульсации крутящего момента. В данном проекте не требуется наличие микроконтроллера или прошивки, благодаря чему ускоряется процесс вывода готовой продукции на рынок.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Оптимизированный по стоимости и высокопроизводительный проект
  • Используется стандартный и готовый к работе вентилятор с BLDC-двигателем производства компании Sunon (SG40281B1), и печатная плата данного проекта соответствует форм-фактору данного вентилятора
  • Поддерживает частоту вращения до 20000 оборотов в минуту при входном напряжении 12 В и входной мощности 7 Вт
  • Синусоидальный алгоритм управления без использования датчиков с частотой 25 кГц для минимизации уровней пульсации крутящего момента и акустических шумов
  • Гибкость в поддержке других моделей вентиляторов благодаря возможности настроек регистров данного проекта
  • Данный проект был собран и утверждён

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Базовый проект TIDA-00531 имеет функцию динамического масштабирования напряжения (DVS) в качестве решения управления питанием для обеспечения ядра ЦП/ ЦСП напряжениями питания.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Программируемое выходное напряжение с диапазоном от 1,2 В до 1,6 В с 90 промежуточными значениями
  • Выходное напряжение программируется по стандартному интерфейсу I2C
  • Функция включения и отключения выходного напряжения
  • Высокий коэффициент подавления пульсаций напряжения питания
  • Выходной ток до 800 мА
  • Схема данного проекта была протестирована и включает в себя подробное руководство проекта, данные о результатах тестирования и файлы проекта

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В TIDA-00574 реализовано малогабаритное и малошумящее решение источника питания с высокой плотностью тока. В нём присутствует поддержка внутреннего секвенсирования, а также для него характерна высокая точность выходного напряжения.

 

Возможности:

  • Малогабаритное решение
  • Высокий КПД на нагрузке
  • Внутреннее секвенсирование питания
  • Мультиканальная конфигурация
  • Малошумящий LDO с высоким коэффициентом подавления пульсаций напряжения питания (PSSR)

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В TIDA-00596 представлено малогабаритное решение с шинами питания с высоким дельным током. Данный проект поддерживает внутреннее секвенсирование напряжений питания и обеспечивает высокую точность выходных напряжений.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Малогабаритное решение
  • Высокий КПД во всём диапазоне нагрузки
  • Внутреннее секвенсирование напряжений питания
  • Многоканальная конфигурация

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Базовый проект TIDA-00657 характеризуется высоким значением КПД (более 90% в диапазоне тока нагрузки 1 А – 2 А) и быстрый зарядом благодаря высокому значению зарядного тока (до 3 А). В данном проекте используется инновационный промышленный контроллер заряда BQ24780 от TI с гибридным режимом повышения мощности, а также функциями мониторинга мощности и перегрева процессора.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Поддерживает батареи с количеством ячеек от 1 до 4 от адаптера с диапазоном напряжения 4,5 В – 24 В
  • Инновационный промышленный контроллер заряда с гибридным режимом повышения мощности
  • Высокоточный мониторинг мощности и тока для обеспечения ускоренного режима работы ЦП
  • Автоматический выбор источника питания (адаптер или батарея) на базе N-канального полевого транзистора
  • Программируемые значения входного тока, зарядного напряжения, зарядного тока и ограничения тока разряда
  • И управление головным устройством, и автономная зарядка в тех случаях, когда головное устройство недоступно
  • Высокий уровень интеграции: функция обучения, функция мониторинга присутствия батареи, индикатор режима повышения мощности, компенсация в контуре обратной связи, ограничивающий диод

Документация:
  • Даташит
  • Схемотехника
  • Програмное обеспечение
  • BOM
  • Топология платы
  • Тестирование
Описание:

Проект TIDA-00716 представляет собой компактное интегрированное решение для FPGA Spartan6 от Xilinx. В данном проекте показывается пример применения TPS650250 в качестве микросхемы по принципу «всё в одном» для организации шин питания Spartan6. Данный проект базируется на семействе Spartan6 LXT, но может быть применён для питания семейства Spartan6 LX. Благодаря управляемому пользователем внешнему секвенсированию, а также наличию независимых сигналов разрешения и внешних резистивных делителей TPS650250 является простым и гибким решением, которое может быть использовано для нескольких семейств Spartan6. Данная микросхема управления питанием имеет диапазон входного напряжения от 3,5 до 5,5 В и может работать от напряжения питания 5 В или от одиночной Li-Ion батареи. Данный проект был испытан и соответствует требованиям промышленных применений (от -40 до 85 °C).

Возможности:

  • Для питания Spartan 6 используются 3 высокоэффективных понижающих преобразователя
  • Дополнительные LDO на 200 мА для питания периферийных шин или других шин входа/ выхода FPGA
  • Независимые сигналы разрешения для DC/ DC-преобразователей и LDO
  • Регулируемое посредством резистивного делителя выходное напряжение
  • Данный проект включает в себя отчёт об испытаниях, руководство по отладочному модулю и файлы проекта для ускорения процесса отладки

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В TIDA-00719 продемонстрирован базовое решение малогабаритной высокоинтегрированной системы питания для SSD-дисков. Данный базовый проект поддерживает внутреннее секвенсирование напряжений питания, а также генерирует выходные напряжения с высокой точностью.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Отличный отклик на скачкообразные изменения нагрузки
  • Высокий КПД
  • Малогабаритное решение
  • Экономически эффективное решение всего лишь с несколькими внешними пассивными компонентами
  • Несколько шин выходных напряжений

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Базовый проект «удлинителя» для USB-порта типа C на передней панели компьютера подключается к интегрированным разъёмам USB3.0 на материнской плате и осуществляет обработку высокоскоростных и сверхскоростных сигналов для последующей их передачи на удалённый USB-разъём типа C на передней панели компьютера. Данный модуль позволяет добавить на материнскую плату два полнофункциональных USB-разъёма типа C вместо одно интегрированного USB-разъёма.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Работает от напряжения питания 5 В, передаваемого по шине VBUS от материнской платы, и не требует наличия внешнего источника питания
  • Совместимость с USB2.0 и USB3.0
  • Поддержка всех состояний системы с низким уровнем энергопотребления
  • Подключение на USB типа C
  • Данный малогабаритный проект позволяет упростить реализацию системы

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
Проект TIDA-00976 от компании TI представляет собой схему высокоскоростного преобразования тока в напряжение. Данное решение оптимизировано под применение в системах измерения тока, в которых требуется выполнение высокоскоростных измерений тока на шине положительного напряжения питания с диапзоном от 5 В до 30 В. Данный проект понижает синфазное напряжение 30 В до выходного напряжения с номинальным значением 2,5 В для дискретизации с использованием аналого-цифрового преобразователя (АЦП). Синфазный режим выходного напряжения может быть с лёгкостью изменён путём использования других прецизионных источников опорного напряжения.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Ширина полосы пропускания более 15 МГц
  • Преобразование тока в напряжение
  • Диапазон напряжения питания верхнего плеча от 5 В до 30 В
  • Регулируемое выходное синфазное напряжение

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
В проекте TIDA-01366 (известном также как PMP9799) демонстрируется полноценное решение системы питания, предназначенной для работы с ППВМ семейства MAX® 10 от компании Altera. Для экономически эффективной организации питания MAX 10 в данном простом решении используются всего лишь три DC/DC-преобразователя. Данный проект от компании TI подойдёт для применения в многочисленных промышленных системах, а также в любой системе, в которой требуется наличие малогабаритного и высокоэффективного источника питания, рассчитанного на работу при высоких температурах.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Поддерживает опцию двух напряжений питания ППВМ семейства MAX 10 для задействования её полного функционала
  • Для организации данного экономически эффективного и простого решения системы питания требуется использование лишь трёх DC/DC-преобразователей
  • Благодаря своей небольшой площади (менее 300 мм2) данный проект подходит для применения в системах с ограничением по габаритам
  • КПД 92% при нагрузке, равной половине от максимального номинального значения, и КПД 89% при полной номинальной нагрузке, медленный нагрев и высокая степень надёжности
  • Поддерживает функцию мгновенного запуска для обеспечения запуска ППВМ семейства MAX 10 за минимально возможное время
  • Данный проект подходит для применения в высокотемпературных системах благодаря тому, что использованные в нём устройства и пассивные компоненты рассчитаны на работу при температуре до 125°C, а также благодаря наличию в нём функции предупреждения о достижении высокой температуры (120°C)

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
В проекте TIDA-01367 для реализации высокопроизводительного решения, предназначенного для питания ARM-процессоров семейства ThunderX2® от компании Cavium, используются многофазный контроллер TPS53679 и интеллектуальные силовые звенья CSD95490Q5MC.
Два выхода данного контроллера рассчитаны на удовлетворение требований шестифазной шины питания ядра по току 240 А и напряжению 0,8 В, а также вспомогательной шины питания с током 20 А и напряжением 0,85 В. Наличие интеллектуальных силовых питания и интегрированного интерфейса PMBusTM упрощает регулировку выходного напряжения и сбор телеметрии с ключевыми параметрами системы. Данный проект позволяет осуществлять конфигурирование, регулировку выходного напряжения и компенсационную регулировку источника питания, а также мониторинг входного и выходного напряжений, тока, мощности и температуры.
Fusion Digital Power DesignerTM от компании TI используется для программирования, мониторинга, проверки и численных измерений параметров данной системы питания ППВМ.

Базовый проект имеет характер аппаратно-программного решения.
Возможности:

  • Дизайн с двумя шинами по схеме "6 + 1": высокомощная шина питания и однофазная вспомогательная шина
  • Программирование значения выходного напряжения и других параметров ИС, а также изменение диапазона допустимых рабочих значений напряжения с использованием интерфейса PMBus
  • Мониторинг входного и выходного напряжений, тока, мощности и температуры с помощью интерфейса PMBus
  • Максимальные значения КПД шины питания и вспомогательной шины 90% и 91% соответственно

Документация:
  • Даташит
  • Схемотехника
  • Програмное обеспечение
  • BOM
  • Топология платы
  • Тестирование
Описание:
Проект TIDA-01379 позволяет генерировать короткоимпульсные нагрузочные сигналы, требуемые для отладки стабильности преобразователей. Данная печатная содержит три отдельных генератора импульсных нагрузочных сигналов (стабилизированных и нестабилизированных), которые поддерживают различные конфигурации нагрузки. Данные нагрузочные сигналы могут иметь или не иметь опору относительно заемли.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Возможность генерирования короткоимпульсных сигналов
  • Нагрузочные сигналы без опоры относительно земли и с ней
  • Возможность генерирования стабилизированных сигналов
  • Изолированное решение

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
В базовом проекте TIDA-01444, предназначенном для применения в серверных источниках питания, компьютерных источниках питания и других понижающих преобразователях, реализован понижающий двухканальный DC/DC-преобразователь мощностью 180 Вт с постоянным входным напряжением 12 В, преднащначенный для генерирования напряжения для конечной нагрузки при КПД, превышающем 97%, и хороших тепловых характеристиках. В данном преобразователе легко реализуется синхронизация частот переключения двух каналов. Прецизионное дифференциальное дистанционное измерение напряжений на двух каналах позволяет компенсировать падение напряжения, что в свою очередь обеспечивает генерирование более точного напряжения для конечной нагрузки. В данной интегральной схеме с целью увеличения коэффициента мощности и обеспечения низкопрофильности решения вместо традиционного дискретного дросселя используется дроссель с планарными выводами. Данный проект от компании TI имеет полный набор функций защиты и измерения температуры.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Понижающий преобразователь мощностью 180 Вт с двумя выходами
  • КПД: 96% (типовое значение) при нагрузке мощностью 180 Вт; 97% (типовое значение) при нагрузке мощностью 83 Вт
  • Синхронизация частот переключения двух каналов
  • Дифференциальное дистанционное измерение напряжений на обоих выходных каналах
  • Выходной дроссель с планарными выходами
  • Компактное решение с габаритами 47 мм x 59 мм, предназначенное для применения в серверных источниках питания

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TIDA-01480 reference design is a scalable power supply designed to provide power to the Xilinx Zynq UltraScale+ (ZU+) family of MPSoC devices and Artix- 7 FPGA devices. The design receives power from a standard DC power supply and provides power to all rails of the Xilinx chipset and DDR memory through a well-defined Samtec socket-terminal strip connection. The design is scalable to support the most basic ZU2CG device with dual-core ARM® Cortex™-A53 application processor and dual-core ARM® Cortex™-R5 real-time processor to the ZUxEG products that add graphics processing (GPU) up to the ZU5EV device which also includes a video Codec unit and up to 16 16.3-Gbps transceivers (MGTH). Due to its similarity with the ZU2CG power needs, the Artix-7 FPGA is also supported by this design.

Возможности:

17 hardware configurable power rRails Easy to change any output voltage in hardware Only 1 input voltage required Ideal power supply for the following Xilinx products: Zynq Ultrascale_ MPSoCs (ZU2CG, ZU3CG, ZU4CG, ZU5CG, ZU2EG, ZU3EG, ZU4EG, ZU5EG, ZU4EV, ZU5EV) and Artix-7 FPGAs Small 3.5' x 2.5' PCB for use as a prototyping tool

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
This reference design demonstrates various power sequencing configurations using load switches. By using integrated load switches, the timing of each voltage rail can be adjusted independently. Each voltage rail can be controlled without extensive processor intervention or external digital components. This design is useful in applications such as multi-function printers (MFPs) and set-top box (STB), where specific timing sequences are required to turn on various subsystems and processor rails.
Возможности:

Three different Power Sequencing configurations: CT Configuration, QOD configuration, and independent GPIO configuration Adjustible timing thresholds using CT and QOD pins Pin-to-pin footprints allow for swapping between multiple load switches for different voltage, current, and Ron requirements Load switches offer smaller solution size and lower component count when compared to Discrete MOSFET solutions

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This verified design can accurately measure current on a bus that carries hundreds of volts. This design is targeted for solar and server applications due to their wide high-voltage input range requirements. This design uses the INA260 current shunt monitor with integrated shunt resistor for current measurements, two P82B96 bidirectional buffers to facilitate I2C communication, and the ISOW7842 to allow isolated current measurements. The INA260 is limited by a common-mode voltage of 36 V; using the ISOW7842 allows the designer to float the INA260 side of the design to facilitate higher bus voltages.
Возможности:

Current Measurement on High-Voltage Bus (±1 kV) Power Isolated I2C Compatibility Reinforced Digital I2C Isolation to Microcontroller 1% System Accuracy

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This reference design implements a multi-MHz power stage design based on the LMG1210 half-bridge GaN driver and GaN power High Electron Mobility Transistors (HEMTs). With highly efficient switches and flexible dead-time adjustment, this design can significantly improve power density while achieving good efficiency as well as wide control bandwidth. This power stage design can be widely applied to many space-constrained and fast response required applications such as 5G telecom power, servers, and industrial power supplies.
Возможности:

Compact GaN-Based Power Stage Design With Switching up to 50 MHz Independent PWM inputs for high side and low side, or single PWM input with adjustable dead time Minimum pulse width of 3 ns High slew rate immunity of 300 V/ns Driver UVLO and overtermpertaure protection

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This TI reference design showcases Power MUXing with redundant power. If one power source fails, the system needs to switchover to a backup power source and provide an uninterrupted source of power to downstream loads. Therefore, power redundancy ensures that if one power supply were to fail, the system can automatically switchover to the other power rail to prevent data loss.
Возможности:

Features
  • 5µs Transition time and external voltage reference provide seamless switchover
  • Priority source selection
  • Over-voltage protection and current limit
  • Hot-plug protection
  • Input settling, soft start control
  • Status output indication

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This reference design implements a high frequency power stage design based on the UCC27282 120-V half-bridge MOSFET driver and CSD19531 100-V power MOSFETs. With efficiency switches and flexible VGS operating range, this design can reduce overall gate drive and conduction losses to achieve optimum efficiency. This power stage design can be widely applied to many space-constrained applications suche as telecom brick power modules, solar inverters and DC motor drives.
Возможности:

Features
  • Compact 100-V power stage design with switching up to 1MHz
  • Independent PWM inputs for high side and low side with cross conduction protection
  • Low propagation delay of 16ns, delay matching of 1ns typical
  • Driver VDD operating range 6 V to 16 V
  • Negative voltage capability tolerates high noise environments
  • Enable with low standby current

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This reference design provides the front end protection of a SSD module and showcases the fully featured power tree for standard 3.3-V, 1.8-V, and 1.5-V rails. This size optimized design helps customers with appropriate selection of the integrated circuit protection device, load switches, and DC/DCs converters.
Возможности:

Features
  • A fully featured SSD power tree for standard 3.3-V, 1.8-V, and 1.5-V rails up to 3 A allows appropriate selection of load switches and DC/DCs in system design
  • The fast overvoltage clamp feature of the TPS2595 eFuse ensures stable and robust system power bus VBus
  • Load switches offer a smaller solution size and lower on-resistance when compared to a discrete MOSFET solution
  • All switched power rails include slew rate control to limit inrush current

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данный проект позволяет разработчикам уменьшить площадь печатной платы, снизить стоимость и уменьшить уровень энергопотребления благодаря отсутствию необходимости в терминировании напряжения VTT в DDR3. В данном решении показывается, как это возможно реализовать с помощью AM437x. Однако проект подойдёт не во всех случаях, так как у него имеется ряд ограничений по применению. Обязательными требованиями являются минимумы длин проводников, использование максимум двух DDR3-компонентов и применение сбалансированной T-топологии; при нарушении данных условий следует применять терминирование напряжения VTT.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Проект DDR3/ DDR3L с оптимизацией на системном уровне на базе процессоров семейства AM437x с интегрированным DDR-контроллером
  • Терминирование напряжения VTT не требуется благодаря оптимизированной трассировке печатной платы
  • Два компонента DDR3-/ DDR3L-памяти ёмкостью 4 Гбит каждый
  • Частота тактового сигнала до 400 МГц (скорость передачи данных DDR-800)
  • Полноценный базовый проект подсистемы со схемой электрической принципиальной, перечнем элементов, файлами проекта и руководством пользователя по аппаратной части, реализованный на полностью собранной печатной плате и предназначенный для тестирования и проверок

Возможность заказа
  • Заказать BOM
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Емкостные сенсорные дисплеи, как правило, представляют более высокое качество и большие возможности для пользователей, чем традиционные дисплеи с резистивной сенсорной панелью. Этот референс дизайн показывает, как подключить емкостной сенсорный дисплей к процессору Sitara AM437x. Дисплей имеет встроенный контроллер сенсорной панели, который подключается к AM437x по интерфейсу I2C.

 

Возможности:

  • Цветной 7-дюймовый TFT LCD дисплей с емкостной сенсорной панелью;
  • WVGA 800x480 разрешение пикселей с 24-битным RGB интерфейсом;
  • LCD интерфейс, подключенный к встроенному DSS (Display Sub-System) Sitara AM437x процессора;
  • Емкостная сенсорная панель подключена к процессору Sitara AM437x по интерфейсу I2C;
  • 27 белых светодиодов для подсветки, управляются ШИМ контроллером TPS61081;
  • Необходимое питание для ЖК-дисплея обеспечивается линейным стабилизатором  TPS65105;
  • Полная опорная подсистема с принципиальной схемой, BOM, проектные файлы и руководство пользователя.

Возможность заказа
  • Заказать BOM
Документация:
  • Даташит
  • Схемотехника
  • Програмное обеспечение
  • BOM
  • Топология платы
Описание:

Интерфейс QSPI в процессорах AM437x семейства Sitara позволяет разработчикам систем подключать к ним флэш-память NOR. Интерфейс имеет достаточную скорость для поддержки выполнения программы на носителе (execute-In-Place, XIP). Данный проект позволяет добиться гибкого подхода к разделению кода и снижению общей стоимости системы благодаря использованию недорогой NOR флэш- или DDR-памяти.

Данный базовый проект имеет характер программного решения.

Возможности:

  • 512-мегабитная флэш-память NOR, подключенная через интерфейс Quad-SPI к процессору AM437x семейства Sitara
  • 4-выводной интерфейс SPI с внешним сигналом выбора микросхемы
  • SPI MODE 3
  • Полноценный базовый проект подсистемы со схемой электрической принципиальной, перечнем элементов, файлами проекта, а также руководство пользователя по аппаратной части, реализованной на полностью смонтированной печатной плате, предназначенной для тестирования и проверок

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Функция упрощённого секвенсирования питания процессоров AM437x семейства Sitara делает гибким процесс разработки системы питания. Данная реализация базового проекта представляет собой оптимизированное с точки зрения количества использованных компонентов решение дискретной системы питания для процессоров AM437x с минимальным количеством дискретных ИС и базовым набором функций. Данное решение представляет собой начальную систему дискретного питания, которую можно расширить за счёт дополнительных функций и возможностей процессоров AM437x.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Упрощённое, оптимизированное с точки зрения количества использованных компонентов решение системы дискретного питания для процессоров AM437x семейства Sitara
  • Процессоры AM437x имеют интегрированный LDO, благодаря наличию которого смягчаются требования к секвенсированию питания процессоров
  • Системы без функции управляемого отключения получат от неё заметные преимущества, так как интегрированный LDO постоянно обеспечивает секвенсирование напряжений питания VDDS и VDDSHVx при включении / выключении
  • Понижающий преобразователь TLV62565 генерирует напряжения питания 3,3 В, а TLV62080 генерирует напряжения питания 1,1 В
  • Два регулятора с малым падением напряжения (LDO) TLV702xx генерируют напряжения питания 1,5 В и 1,8 В
  • Контроллер напряжения TLV803M удерживает процессор в состоянии сброса до тех пор, пока все шины напряжения не перейдут в рабочий режим, а также переводит процессор в данный режим в случае потери входного питания
  • Данный проект был протестирован и включает в себя схему электрическую принципиальную, перечень элементов, руководство по проекту и тестовые данные

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Эта реализация режима низкого потребления энергии демонстрирует энергопотребление менее 0,1 мВт при сохранении поддержки регенерации памяти LPDDR2 ~1,6 мВт.

Решение состоит из процессора AM437x Sitara, памяти LPDDR2 и контроллера питания TPS65218. Оно оптимизировано для нового режима сохранения энергии совместно с поддержкой унаследованных режимов низкого энергопотребления.

Энергопотребление процессора минимизируется за счет полного отключения питания процессора, за исключением питания часов реального времени (RTC). Переход системы во включенное состояние может быть реализован с помощью одного интерфейсного сигнала (PMIC_PWR_EN), запрограммированного для регистра PMIC.

Возможности:

  • Режим ожидания для RAM с низким энергопотреблением:
    • AM437x в режиме RTC-only,
    • TPS65218 в состоянии ожидания,
    • саморегенерация LPDDR2;
  • Система может вернуться в состояние, которое было до включения ожидания
  • Потребление энергии в режиме RTC-only:
    • AM43x + TPS65218: < 0,1 мВт,
    • 2 ГБ LPDDR2 (тип.): 1,6 мВт;
  • События для перехода в/из режима ожидания:
    • программирование регистров RTC,
    • установка времени пробуждения RTC;
  • События возобновления работы:
    • срабатывание пробуждения RTC,
    • нажата кнопка PMIC или подача переменного напряжения;
  • Время возобновления работы:
    • задержка включения аппаратной части < 300 мсек.,
    • восстановление программного обеспечения в предшествующее ожиданию состояние < 1 сек. (в зависимости от используемого ПО);
  • Это решение протестировано и содержит схемы, BOMи руководство по разработке.

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Одноканальный источник тактовых импульсов нельзя использовать для тактирования нескольких тактовых входов в высокопроизводительных процессорных устройствах, например, таких как многоядерные ARM Cortex-A15 процессоры 66AK2Ex и AM5K2Ex, так как чрезмерная нагрузка, помехи от рассогласования и шумы негативно влияют на производительность. Однако этого можно избежать, используя несколько источников тактовых импульсов вместо одного. Этот дизайн демонстрирует генерирование тактовых сигналов для семейств 66AK2Ex и AM5K2Ex процессоров Keystone II с ядром ARM Cortex-A15 + DSP и многоядерных ARM процессоров путем использования дерева дифференциальных тактовых сигналов. Дизайн демонстрирует законченное решение для генерации всех необходимых тактовых сигналов для ядер и периферии SoC.

 

Возможности:

  • Дерево дифференциальных тактовых сигналов для многоядерных ARM Cortex-A15 систем на кристалле 66AK2Ex и AM5K2Ex;
  • Использование CDCM6208 для генерации всех необходимых тактовых сигналов, необходимых для ядер и периферии;
  • Графический интерфейс пользователя для управления регистрами;
  • Завершенный системный дизайн с принципиальной схемой, BOM, дизайн файлами и руководству по проектированию аппаратной части.

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Высокопроизводительные процессоры TIAM57x на базе ARM® Cortex®-A15 так же содержат цифровые сигнальные процессоры (ЦСП, DSP) C66x. Эти ЦСП были разработаны для быстрой обработки большого потока данных, что часто требуется в индустриальных, автомобильных и финансовых приложениях. Применение технологии OpenCL в процессорах AM57x позволяет пользователю использовать всю вычислительную мощь ЦСП, применив привычную модель и язык программирования, при этом не обладая глубокими познаниями архитектуры ЦСП. Типовое решение TI TIDEP0046 реализует пример использования ЦСП для ускорения генерации очень длинной последовательности случайных чисел, используя стандартный C/C++ код.

Возможности:

  • Типовое решение TIDEP0046 от TI использует технологию OpenCL, что не требует от пользователя экспертных знаний в сфере цифровой обработки сигналов (DSP)
  • В решении использован пример реализации алгоритма Monte-Carlo для генерации случайных последовательностей Гаусса, который на C66x DSP работает быстрее, чем на ядре ARM Cortex-A15
  • Это законченное типовое решение с примером приложения, разработанное и протестированное с применением SDK процессора TI отладочного модуля TI AM57x, включающее исходный код приложения, схему, перечень компонентов и файлы проекта печатной платы

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данный проект TI (TIDEP0047) является базовой платформой на основе процессора AM57x и интегральной микросхемы управления питанием (PMIC) TPS659037. Данный проект TI освещает такие важные вопросы проектирования, как организация питания и управление теплом, и методы решения соответствующих проблем в системах, базирующихся на AM57x и TPS659037. Он включает в себя справочные материалы и документацию по темам управления питанием, организации сети распределения мощности (PDN), управления теплом, а также оценки и анализа энергопотребления. 

Возможности:

  • Процессор AM57x с Dual ARM Cortex-A15, ДСП C66x, ARM Cortex-M4, графикой SGX544 и четырёхъядерным набором PRU-ICSS
  • PMIC TPS659037
  • Базовый проект для PMIC, PDN и управления теплом
  • Средство оценки мощности (PET) для оценки и анализа мощности и энергопотребления системы
  • Данный базовый проект протестирован и включает в себя аппаратное средство отладки (EVM), схемы электрические принципиальные, дизайн-файлы, перечни элементов, руководство и ссылки на несколько инструкций по применению, содержащих материалы данного проекта

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы

Сравнение позиций

  • ()