Малые сети - фемто-базы

Описание:

Данный отладочный модуль на базе Bluetooth® контроллера CC256X представляет собой беспроводное решение с антенной, которое может быть подключено к большому количеству разнообразных микроконтроллеров, таких как MSP430 или Tiva серии C от TI. Данное типовое решение может быть применено в вашем устройстве, что позволит сократить стоимость разработки и сократить выход устройства на рынок. В данное типовое решение входит Bluetooth модуль, бесплатное программное обеспечение и документация, поддержка сообщества разработчиков. Дополнительную информацию можно получить в нашей Википедии.

Возможности:

  • Гибкое решение для широкого спектра применений
  • Одно Bluetooth и BLE решение для применения совместно со смартфонами/ планшетами
  • Бесплатное программное обеспечение для контроллеров TI
  • Бюджетное решение для добавления Bluetooth и BLE в любые приложения
  • Лучшая в своем классе производительность для увеличения дальности связи
  • Основано на 7-ом поколении технологии Bluetooth

Возможность заказа
  • Заказать BOM
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Проект с обратноходовой топологией и диодным выпрямлением представляет собой бюджетное решение, предназначенное для применения в PoE-системах класса 4. TPS23751 представляет собой связку из контроллера питаемого по PoE устройства и ШИМ-контроллера, благодаря чему удалось снизить стоимость и уменьшить площадь данного решения. Данный преобразователь отлично подойдёт для применения в таких PoE-системах, как камеры системы безопасности и беспроводные точки доступа.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Лицензия Ethernet Alliance о возможности приёма мощности класса 4
  • Бюджетный изолированный несинхронный обратноходовой преобразователь
  • Очень высокий КПД (88% при полной нагрузке)
  • Режим работы с переменной частотой для увеличения КПД при малых нагрузках

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
TPS543C20 представляет собой высокоинтегрированный синхронный понижающий преобразователь, предназначенный для применения в решениях с высокой удельной мощностью, в котором для обеспечения высокого КПД используются высокопроизводительные интегрированные полевые транзисторы с крайне низким сопротивлением "сток-исток" в открытом состоянии (RDSon). Данный преобразователь представляет собой источник питания с выходом 1 В / 20 А и КПД, превышающим 88% при полной нагрузке. Дифференциальный контур управления не требует внешней компенсации, что в свою очередь позволяет уменьшить количество компонентов, необходимых для оптимальной работы устройства.контур управления с дифференциальным усилением

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Интегрированное звено питания с технологией NexFET и крайне низким сопротивлением "сток-исток" в открытом состоянии (RDSon); КПД свыше 88% при токе нагрузки 20 А
  • Высокая гибкость решения благодаря регулируемому опорному напряжению и программируемой частоте переключения
  • Дифференциальный контур управления не требует внешней компенсации
  • Нагрев менее 17°C при полной нагрузке и без применения искусственного воздушного охлаждения
  • Общая площадь решения менее 35 см2

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
Проект PMP20178 представляет собой синхронный понижающий преобразователь, работающий в режиме напряжения и предназначенный для генерирования выходного напряжения 5,2 В при выходном токе 11 А из входного напряжения с диапазоном от 15 В до 60 В. В данном решении используется синхронный понижающий контроллер LM5145 с частотой переключения 200 кГц. Среди функций данного решения можно выделить сигнал "питание в норме" ("Power Good"), возможность синхронизации с внешним тактовым сигналом и возможность изменения выходного напряжения.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Постоянная выходная мощность 57 Вт
  • Управление в режиме напряжения с компенсацией изменения входного напряжения
  • Измерение тока с помощью полевого транзистора
  • Сигнал "питание в норме" ("Power Good")
  • Возможность синхронизации с внешним тактовым сигналом

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
В данном проекте реализовано питаемое по Power over Ethernet устройство (Power over Ethernet Powered Device, PoE PD), удовлетворяющее требованиям спецификации IEEE802.3bt (draft), с двумя дублирующими друг друга входами и плавным переключением между данными входами и вспомогательным входом. Данное решение включает в себя синхронный обратноходовой преобразователь с выходом 5 В / 6 А и позволяет использовать до трёх источников питания (два источника питания (PSE) PoE и один вспомогательный сетевой AC/DC-адаптер) с целью снижения вероятности потери питания и данных в вашей системе.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Дублирующие друг друга входы: два источника питания PoE и адаптер с выходным напряжением 48 В
  • Обеспечивает непрерывное генерирование выхода при переключении между входами
  • КПД 84% при выходе 5 В / 6 А и входе от источника питания PoE

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Данный проект представляет собой высокомощное питаемое по PoE устройство (Powered Device, PD) с однотактным прямоходовым преобразователем с активным демпфером. Отладочный модуль высокомощного контроллера PD TPS2373 (TPS2373-4EVM-758) обладает всеми функциями, необходимыми для реализации готового PD, удовлятворяющего требованиям спецификации IEEE802.3bt. Он работает в паре с однотактным прямоходовым преобразователем с активным демпфером, в котором используется контроллер UCC2897A. Благодаря выходу 24 В / 3 А, генерируемому с высоким КПД благодаря использованию синхронных выпрямителей, данное решение идеально подойдёт для применения в таких высокомощных PoE-системах, как IP-камеры систем безопасности и системы светодиодного освещения.

Нужен готовый контроллер PSE, удовлятворяющий требованиям спецификации IEEE802.3bt? Обратите внимание на TPS23880 .

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Питаемое по PoE устройство (PoE PD) класса 8, удовлетворяющее требованиям спецификации IEEE802.3bt
  • Автоматическая функция MPS
  • Продвинутый запуск устройства
  • Синхронные выпрямители для обеспечения высокого КПД (92% при выходном токе 3 А)
  • Рейтинг изоляции 1500 В (среднеквадратичное значение)

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
В данном проекте реализовано питаемое по Power over Ethernet устройство (Power over Ethernet Powered Device, PoE PD) класса 5, удовлетворяющее требованиям спецификации IEEE802.3bt, с плавным переключением междувходом PoE-формата и вспомогательным источником питания, подключённым к выходу. Данное решение включает в себя однотактный прямоходовой преобразователь с активным демпфером с выходом 12 В / 2,5 А на базе контроллера UCC2897A и позволяет использовать один источник питания (PSE) PoE и один вспомогательный сетевой AC/DC-адаптер с целью снижения вероятности потери питания и данных в вашей системе. Для управления всеми функциями PoE в данном решении используется высокомощный контроллер питаемого устройства TPS2373-4, соответствующий требованиям спецификации IEEE802.3bt.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Плавное переключение между входом PoE-формата и адаптером с выходным напряжением 12 В
  • КПД 89% при выходе 12 В / 2,5 А и входе PoE-формата (схема "OR-ing" на базе полевого транзистора)
  • Возможность использования схемы "OR-ing" на базе диода для снижения стоимости решения

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В базовом проекте представлена простая и эффективная схема инвертирования напряжения на базе TPS62125 для использования с шинами отрицательного напряжения с низким уровнем энергопотребления, присутствующими, например, в оптических модулях. Данная конфигурация была протестирована, и к данному проекту прилагаются подробный отчёт о результатах тестирований и объяснение принципа работы.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Для создания полноценного решения требуются всего лишь 6 внешних компонентов
  • МС доступна в SON-корпусе с габаритами 2 мм x 2 мм для достижения минимальных размеров решения
  • Функция обнуления выходного напряжения, активируемая пользователем
  • КПД 85% в широком диапазоне изменения нагрузки
  • Выходной ток до 120 мА при входном напряжении 5 В
  • Программируемые пользователем пороги включения и выключения

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Решение для разработки небольших сотовых базовых станций. Оно предоставляет два реальных канала приема, два комплексных канала передачи и общий реальный канал обратной связи. Эта конструкция обладает производительностью больших станций, но при этом имеет небольшие размеры. Текущий дизайн сделан для частотного диапазона до 20 МГц.

Возможности:

  • 2 ComplexT x канала;
  • 2 Shared Real FB канала;
  • 2 Real Rx канала;
  • 30.72M типовой вход;
  • Кварцевый генератор: CDCE72010;
  • Управление: USB/ Последовательный интерфейс;
  • Источник питания 6 В.

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Референс дизайн, и связанный с ним код Verilog, может быть исользован в качестве отправной точки для взаимодействия ПЛИС Altera c высокоскоростными LVDS интерфейсами аналого-цифровых и цифро-аналоговых преобразователей.

 

Возможности:

  • Этот дизайн представляет собой исключительно прошивку и детельно обсуждается в целях понимания;
  • Пример кода Verilog является простой отправной точкой для высокоскоростных решений на основе ПЛИС;
  • Дизайн легко распространяется на другие высокоскоростные преобразователи данных TI;
  • АЦП и ЦАП разделены между собой на тот случай, если требуется только одно решение;
  • Временные ограничения интерфейса подробно обсуждаются для АЦП и ЦАП;
  • Прошивка протестирована с помощью доступных оценочных плат TI.

Возможность заказа
  • Заказать BOM
Документация:
  • Даташит
  • Схемотехника
  • Програмное обеспечение
  • BOM
Описание:

TSW308x представляет собой пример проекта решения двухканального широкополосного приёмника-преобразователя «цифровой код – РЧ», который способен генерировать сигналы со смежным РЧ-спектром с полосой частот до 600 МГц. В данном системе представлен базовый пример того, как можно использовать DAC34x8x, интеллектуальный модулятор TRF3705 и LMK0480x для решения данной задачи. Данный базовый отладочный модуль в связке с картой захвата (такой как, например, TSW1400EVM) может быть использован для генерирования случайных сигналов узкополосных и широкополосных РЧ-сигналов. В данном проекте приводятся примеры конфигураций для генерирования тестовых сигналов, удовлетворяющих требованиям стандарта WCDMA.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Полноценное решение широкополосного передатчика с преобразованием «цифровой код – РЧ»
  • Генерирование сигналов со смежным РЧ-спектром с полосой частот до 600 МГц
  • Генерирование РЧ-сигналов с частотами от 3000 МГц до 4 ГГц
  • Интегрированные РЧ-усилитель и аттенюатор
  • Платформа для простой отладки с программным обеспечением TSW1400 и HSDC Pro

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:

TSW1265EVM представляет собой пример проекта решения двухканального широкополосного приёмника-преобразователя «РЧ – цифровой код», который способен оцифровывать сигналы со спектром до 125 МГц. В данном системе представлено базовый пример того, как можно использовать ADS4249, LMH6521, LMK0480x и двухканальный смеситель для решения данной задачи. Данный базовый отладочный модуль в связке с картой захвата (такой как, например, TSW1400) может быть использован для захвата и анализа узкополосных и широкополосных сигналов. В данном проекте приводятся инструкции по изменению низких и промежуточных частот в соответствии с требованиями различных применений. TIDA-00073 был реализован с использованием аппаратного обеспечения TSW1265EVM.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Полноценное решение широкополосного приёмника с преобразованием «РЧ – цифровой код»
  • Возможность дискретизации с частотой до 125 МГц
  • Поддержка РЧ-сигналов с частотами от 1700 МГц до 2200 МГц (в зависимости от смесителя – возможность заменить смеситель на другой из того же семейства)
  • Интегрированный DVGA для управления коэффициентом усиления
  • Платформа для простой отладки с программным обеспечением TSW1400 и HSDC Pro для анализа

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данный проект представляет собой широкополосный базовый проект комплексного приёмника и отладочную платформу, которая идеально подойдёт для использования в качестве приёмника с обратной связью для цифрового предыскажения передатчика. Сигнальная цепь данного отладочного модуля идеально подойдёт для применений с комплексной обратной связью с высокими частотами среднего диапазона и включает в себя комплексный демодулятор, а также двухканальный усилитель с цифровым управлением и переменным коэффициентом усиления (DVGA) LMH6521 и 12-битный двухканальный АЦП ADS5402 с частотой выборок 800 MSPS от TI. Благодаря возможности изменения интегрированных фильтрующих компонентов данную сигнальную цепь можно настроить для широкого ряда диапазонов частот. Данный отладочный модуль также включает в себя фильтр джиттера тактового сигнала LMK04808 c двумя контурами ФАПЧ и интегрированным генератором от TI для организации решения с малошумящим тактовым сигналом. Коэффициент усиления DVGA LMH6521 управляется с помощью графического интерфейса пользователя или посредством высокоскоростного разъёма с помощью ППВМ.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Полноценное решение комплексного широкополосного приёмника с преобразованием «РЧ – цифровой код»
  • Возможность дискретизации с частотой до 800 МГц
  • По умолчанию поддерживаются РЧ-сигналы с частотами от 1800 МГц до 2400 МГц, возможность поддержки диапазона от 700 МГц до 3 ГГц
  • Интегрированный DVGA для управления коэффициентом усиления
  • Платформа для простой отладки с программным обеспечением TSW1400 и HSDC Pro для анализа

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В базовом проекте описывается использование TSW3085EVM с генератором шаблонов TSW3100 для проведения тестовых измерений коэффициента мощности в соседнем канале (Adjacent Channel Power Ratio, ACPR) и величины вектора ошибки (Error Vector Magnitude, EVM) LTE-сигналов основной полосы. Благодаря использованию графического интерфейса пользователя LTE в TSW3100 шаблоны загружаются на TSW3085EVM, который состоит из DAC3482, TRF3705 и LMK04806

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Аппаратный базовый проект и демонстрационная платформа для создания полноценного передатчика «цифровой код – РЧ»
  • В данном проекте описаны подготовка и процесс измерения значений таких характеристик модулированных сигналов, как коэффициента мощности в соседнем канале (Adjacent Channel Power Ratio, ACPR) и величины вектора ошибки (Error Vector Magnitude, EVM)
  • Результаты заносятся в таблицу с целью внешнего тактирования ЦАП, а также с целью использования внутренней ФАПЧ ЦАП
  • Простая в использовании отладочная платформа для проведения измерений в соответствии со стандартами

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Схемы аналоговых интерфейсов, представленные в данном базовом проекте, обычно используются для сопряжения цифро-аналоговых преобразователей (ЦАП) на базе источников тока и квадратурных модуляторов. Несмотря на то, что в данном базовом проекте в качестве примера высокоскоростного ЦАП от TI используется DAC348x, данные схемы с небольшими изменениями могут применяться и для других преобразователей на базе источников тока. DAC348x и аналоговый интерфейс TRF3705 по умолчанию устанавливаются на отладочные модули TSW308xEVM. И DAC348x, и TRF3705 спроектированы с одинаковыми постоянными напряжениями смещения и параметрами размаха переменного тока для обеспечения однородного интерфейса. Также описываются прочие топологии схем для соответствия другим постоянным напряжениям смещения и параметрам размаха переменного тока. Выбрав правильные напряжение смещения и параметры размаха переменного тока, разработчики использовать данные схемы в соответствии с требованиями их применений с целью обеспечения оптимальной работы системы.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Проводится анализ интерфейса на TSW308x для демонстрации непосредственного подключения между DAC3484 и TRF3705
  • Демонстрируются и объясняются общие принципы сопряжения между ЦАП на базе источников тока и I/Q-модуляторами
  • Spice-модели TINA для различных сетей интерфейсов с постоянным и переменным током, а также интерфейсов с фильтрами с целью удовлетворения нужд заказчиков

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В данном базовом проекте демонстрируется способность высокоскоростного усилителя LMH6554 выполнять преобразование несбалансированного сигнала в дифференциальный для управления высокоскоростными аналого-цифровыми преобразователями (АЦП) при сохранении превосходных характеристик по шумам и искажениям. Демонстрируются зависимости характеристик от частоты входного сигнала для приложений как с фильтрацией постоянной составляющей, так и без неё при сопряжении с четырёхканальным 14-битным АЦП ADS4449 с частотой выборок 250 MSPS. Для соответствия требованиям широкого ряда приложений приводятся различные варианты синфазных напряжений, источников питания и интерфейсов. Также приводятся примеры сглаживающих фильтров наряду с указанием улучшений характеристик системы, которые они вносят.

Базовый проект имеет характер аппаратного решения.

Возможности:

  • Высокоскоростное преобразование несбалансированного сигнала в дифференциальный при сохранении превосходных характеристик
  • Характеристики системы при управлении ADS4449 со стороны LMH6554:
    • первая зона Найквиста: динамический диапазон, свободный от паразитных составляющих (SFDR) – свыше 82 дБ в полной мощности сигнала (dBFs); отношение «сигнал-шум» (ОСШ) – свыше 71 dBFs;
    • вторая зона Найквиста: SFDR – свыше 80 dBFs; ОСШ – свыше 68 dBFs
  • Примеры интерфейсов с фильтрацией постоянной составляющей и без неё
  • Примеры сглаживающих фильтров наряду с указанием улучшений характеристик системы
  • Указываются особенности дизайна источника питания усилителя для достижения наилучших характеристик системы

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В данном базовом проекте демонстрируется способность высокоскоростного THS4509 производить преобразование несбалансированного сигнала в дифференциальный для управления высокоскоростными аналого-цифровыми преобразователями (АЦП) при сохранении превосходных характеристик по шумам и искажениям. Демонстрируются зависимости характеристик от частоты входного сигнала для приложений как с фильтрацией постоянной составляющей, так и без неё при сопряжении с четырёхканальным 14-битным АЦП ADS4449 с частотой выборок 250 MSPS. Для соответствия требованиям широкого ряда приложений приводятся различные варианты синфазных напряжений, источников питания и интерфейсов. Также приводятся примеры сглаживающих фильтров наряду с указанием улучшений характеристик системы, которые они вносят.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Высокоскоростное преобразование несбалансированного сигнала в дифференциальный при сохранении превосходных характеристик
  • Характеристики системы при управлении ADS4449 со стороны THS4509:
    • первая зона Найквиста: динамический диапазон, свободный от паразитных составляющих (SFDR) – свыше 77 дБ в полной мощности сигнала (dBFs); отношение «сигнал-шум» (ОСШ) – свыше 71 dBFs;
    • вторая зона Найквиста: SFDR – свыше 69 dBFs; ОСШ – свыше 67 dBFs
  • Примеры интерфейсов с фильтрацией постоянной составляющей и без неё
  • Примеры сглаживающих фильтров наряду с указанием улучшений характеристик системы
  • Указываются особенности дизайна источника питания усилителя для достижения наилучших характеристик системы

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

JESD204B является новейшим веянием в цифровых интерфейсах для преобразователей данных. Данный интерфейс обладает преимуществами высокоскоростной последовательной цифровой технологии, что позволяет добиваться выгоды в виде, например, увеличенной пропускной способности канала. В данном базовом проекте акцент делается на одной из сложностей адаптации данного нового интерфейса: понимание и определение времени задержки связи. В данном примере определяется время задержки связи в системе, содержащей АЦП LM97937 от Texas Instruments и ППВМ семейства Kintex 7 от Xilinx.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Гарантированное определение времени задержки связи по интерфейсу JESD204B
  • Помогает понять компромисс между временем задержки связи и возможностью изменения времени задержки передачи последовательных данных
  • Возможность использования стандартного и процедурного подходов к определению времени задержки связи
  • Реализация интерфейса JESD204B с использованием АЦП ADC16DX370 или LM97937 от Texas Instruments и ППВМ семейства Kintex 7 от Xilinx

Документация:
  • Даташит
  • BOM
  • Топология платы
  • Тестирование
Описание:

С помощью данного проекта возможно точно измерять ток, напряжение и мощность на шине -48 В и передавать эту информацию по интерфейсу, совместимому с I²C. Проект нацелен на применение в телекоммуникациях, так как наиболее распространённое телекоммуникационное оборудование питается отрицательным напряжением. В нём использованы INA226 и ISO1541. INA226 – это токовый шунт и монитор мощности со совместимым с I²C интерфейсом. Данное устройство точно измеряет указанные величины и использует ISO1541 для преобразования отрицательного напряжения в сигналы с опорой на земле. ISO1541– это малопотребляющий двунаправленный изолятор, совместимый с I²C.

Возможности:

  • Возможность измерения тока, напряжения и мощности на шине -48 В
  • Высокая точность:
    • смещение 10 мкВ (максимальное значение)
    • погрешность коэффициента усиления 0,1 % (максимальное значение)
  • Интерфейс, совместимый с I²C
  • Гальваническая развязка даёт возможность для связи между платами
  • Гальваническая развязка, совместимая с I²C, преобразует напряжение -48 В в сигналы с опорой на земле 
 

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • Програмное обеспечение
  • BOM
  • Топология платы
  • Тестирование
Описание:

Это решение демонстрирует модификации платы, требуемые для приложений с поддержкой высокой пропускной способности и высокой частоты, использующий текущий источник ЦАП DAC38J84 с модулятором TRF3704. TRF3704 – это модулятор 6 ГГц, поддерживающий широкие диапазоны модуляций. DAC38J84 – это конвертер 2,5 Гвыборок/с, поддерживающий базовый диапазон 600 MГц. Комбинация облегчает работу на частотах и с пропускной способностью, которые ранее были недостижимы для высокопроизводительных систем связи.

Возможности:

  • Поддержка полосы пропускания 600 МГц, соответствующей полосы пропускания радиочастотного диапазона 1,2 ГГц;
  • Работа до 6 ГГц с хорошим коэффициентом усиления и линейностью характеристики;
  • Обеспечивает правильное преобразование сетевого интерфейса ЦАП для модулятора;
  • Обеспечивает резервирование для LPF между ЦАП и модулятором;
  • Вносит изменения для обеспечения плоской частотной характеристики ББ для приложений с высокой пропускной способностью;
  • TSW38J84 - это типовое решение с графическим интерфейсом, которое можно купить; любые изменения могут быть простестированы на этой отладочной плате.

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Широкополосные РЧ-усилители требуют внешних разделительных конденсаторов и РЧ-дросселя для подачи напряжения смещения на коллектор выходного транзистора. По мере уменьшения рабочей частоты выбор данных компонентов должен изменяться для сохранения требуемого коэффициента усиления и уровня линейности устройства. В данном проекте приводятся рекомендации по изменениям печатной платы для адекватной работы широкополосного РЧ-усилителя наподобие TRF37x73 в диапазоне сверхнизких частот. Для демонстрации эффективности данного проекта в него включены результаты тестирований для сверхнизких (1 МГц – 50 МГц) и средних (20 МГц – 400 МГц) частот во всех диапазонах температуры и напряжения.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Приводятся рекомендации по изменениям печатной платы для работы на частотах до 1 МГц (минимальное значение)
  • Произведены изменения печатной платы для работы в диапазоне средних частот (от 20 МГц до 400 МГц)
  • Приводятся данные об изменениях коэффициента усиления, выходной точки пересечения третьего порядка (OIP3), коэффициента шума (NF) и точки децибельной компрессии (P1dB) во всех диапазонах температуры и напряжения

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Применение методов выравнивания – это эффективный способ компенсирования потерь в канале передачи по последовательному интерфейсу JESD204B в преобразователях данных. В данном базовом проекте использован ADC16DX370, сдвоенный 16-битный аналого-цифровой преобразователь (АЦП) на 370 MSPS, в котором используется метод выравнивания с ослаблением для подготовки последовательных данных для передачи со скоростью 7,4 Гбит/с. У пользователя существует возможность оптимизировать ослабление (DEM) и размах выходного напряжения (VOD) выходного драйвера, чтобы эти параметры канала находились в обратно пропорциональной зависимости. Эксперименты показывают чистый приём сигнала на расстоянии 20 дюймов с использованием материала FR-4.

Возможности:

  • Позволяет добиться высокоточной работы последовательного интерфейса JESD204B с учётом использования недорогих материалов печатной платы
  • Дает возможность прийти к пониманию ограничений, которые накладывают каналы с потерями, и освоить методы выравнивания для снятия этих ограничений
  • Использовать выверенный подход к оптимизации параметров выравнивания ADC16DX370
  • Базовый проект протестирован и включает в себя отладочный модуль, конфигурационное программное обеспечение и руководство пользователя

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Растущий спрос на беспроводные сети для обеспечения быстрой передачи данных пользователям увеличивает производительность приемопередающего оборудования для обеспечения достаточной пропускной способности и поддержки крупнейших стандартизированных несущих частот (с агрегацией частот в некоторых случаях), а также достаточную чувствительность приемника и динамический диапазон для работы в присутствии сильных блокирующих сигналов в рабочем окружении.

Это решение от TI описывает подсистему RF-приемника с 16-битным сэмплером, пропускная способность которого превышает 100 МГц, включающую понижающий микшер, цифровой усилитель с переменным коэффициентом усиления (DVGA), высокоскоростной конвейерный аналого-цифровой преобразователь (ADC), гетеродин (LO), RF-синтезатор и тактовый генератор устранения джиттера.

 

Возможности:

  • Реализует подсистему RF супергетеродинного приемника с входным диапазоном частот 700-2700 МГц, шириной полосы пропускания 100 МГц и 16-битным АЦП;
  • Ускоряет время разработки беспроводной связи, программного обеспечения для радио, военных или тестово-измерительных приложений с проверкой IF сигналов цепи;
  • Оценить этот дизайн легко с поддержкой сбора данных и инструментов анализа;
  • Эта конструкция протестирована и включает оценочный модуль (EVM), приложение для настройки и руководство пользователя.

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Базовый проект TSW38J84 EVM представляет собой платформу для демонстрации решения двухканального передатчика с интегрированным резонатором. В данном базовом проекте используется устройство 2.5 GSPS DAC38J84 с высококлассными модуляторами: TRF3722 (с интегрированными PLL/ VCO) и TRF3705. TRF3722 и TRF3705 можно объединить для создания двухканального решения, в котором TRF3722 будет выступать в роли локального резонатора (LO) для обоих модуляторов. Интерфейс связи между DAC38J84 и модуляторами, а также методы измерения характеристик совместной работы ЦАП и модуляторов могут варьироваться. Приведённые результаты измерений включают в себя измерения полосы пропускания, выходной точки пересечения третьего порядка, искажения гармоник и подавления частот за пределами полосы пропускания.

Возможности:

  • Полноценное решение двухканальной передачи «биты-РЧ» и использованием интерфейса JESD204B
  • Платформа для тестирования 2.5 GSPS DAC38J84 с двумя высококлассными модуляторами
  • Выходная частота TRF3722 и TRF3705 достигает 4 ГГц
  • Решение с поддержкой полосы пропускания до 1 ГГц
  • Решение двухканальной передачи для современных систем связи, военного назначения и контрольно-измерительных приборов

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Базовый проект представляет собой решение устройства формирования сигнала для коммутаторов стандарта QSFP+ с портами на передней панели с поддержкой двух портов 40GbE, удовлетворяющих требованиям SFF-8431 к 40GbE (CR4/ SR4/ LR4) и 10GbE. Данный проект предназначен для использования с оптическими и пассивными/ активными медными кабелями. Он является своего рода «удлинителем» между переключающей специализированной микросхемой и портом QSFP+ на передней панели, что часто требуется для наиболее удалённых портов коммутаторов с инфраструктурой «Top-of-Rack» (ToR) или для встраиваемых промежуточных реализаций линейных карт QSFP+.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Наращиваемая реализация QSFP+ с портами на передней панели с формированием сигнала для поддержки стандартов 40GbE/ 10GbE по оптическим и пассивным медным кабелям
  • Является своего рода «удлинителем» между коммутатором и портом на передней панели, увеличивая ограничение по потерям в головном канале согласно nPPI/ SFF-8431 на величину до 3 раз
  • Малопотребляющее бюджетное решение устройства формирования сигнала с портами на передней панели
  • Предназначен для коммутаторов с инфраструктурой «Top-of-Rack» (ToR) и систем линейных карт
  • Одно напряжение питания, отсутствие необходимости в прошивке, отсутствие необходимости в радиаторе, отсутствие необходимости в опорном тактовом сигнале
  • Протестированный в лабораторных условиях пример программного обеспечения с прилагающимися тестовыми данными согласно спецификациям 40GbE/ 10GbE

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Базовый проект представляет собой решение устройства формирования сигнала для коммутаторов стандарта QSFP28 с портами на передней панели с поддержкой двух портов 100GbE, удовлетворяющих требованиям SFF-8431 к 100GbE (CR4/ SR4/ LR4), 40GbE (CR4/ SR4/ LR4) и 10GbE. Данный проект предназначен для использования с оптическими и пассивными / активными медными кабелями. Он является своего рода «удлинителем» между переключающей специализированной микросхемой и портом QSFP28 на передней панели, что часто требуется для наиболее удалённых портов коммутаторов с инфраструктурой «Top-of-Rack» (ToR) или для встраиваемых промежуточных реализаций линейных карт QSFP28. Данный базовый проект предоставляет пользователям гибкость в виде возможности модернизации повторителя DS280BR810 до совместимого по выводам ретаймера DS250DF810.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Наращиваемая реализация QSFP28 с портами на передней панели с формированием сигнала для поддержки стандартов 100GbE/ 40GbE/ 10GbE по оптическим и пассивным медным кабелям
  • Является своего рода «удлинителем» между коммутатором и портом на передней панели, увеличивая ограничение по потерям в головном канале согласно CAUI-4 на величину до 3 раз
  • Малопотребляющее бюджетное решение устройства формирования сигнала с портами на передней панели
  • Предназначен для коммутаторов с инфраструктурой «Top-of-Rack» (ToR) и систем линейных карт
  • Одно напряжение питания, отсутствие необходимости в прошивке, отсутствие необходимости в радиаторе, отсутствие необходимости в опорном тактовом сигнале
  • Протестированный в лабораторных условиях пример аппаратного обеспечения с прилагающимися тестовыми данными согласно спецификациям 100GbE/ 40GbE/ 10GbE

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Данный проект с TPS53355 и дросселем на верхнем слое печатной платы характеризуется высокой удельной мощностью благодаря уменьшению площади печатной платы, что позволяет данному проекту иметь КПД свыше 86% при потерях мощности всего лишь 1,8 Вт и пульсациях выходного напряжения с амплитудой 6 мВ, для чего требуются всего лишь 5 керамических выходных конденсаторов ёмкостью 100 мкФ.

Возможности:

  • КПД свыше 86% при входном напряжении 12 В, выходном напряжении 1 В и частоте переключения 650 кГц
  • Потери мощности 1,8 Вт при выходной мощности 12,6 Вт
  • Пульсации выходного напряжения с амплитудой 6 мВ
  • Увеличение выходного напряжения на 2,4 мВ при скачкообразном росте тока нагрузки с 3 А до 6 А со скоростью 2,5 А/мкс
  • Уменьшение выходного напряжения на 2,2 мВ при скачкообразном падении тока нагрузки с 6 А до 3 А со скоростью 2,5 А/мкс
  • Общее количество использованных компонентов – 39, включая МС

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Данная печатная плата позволяет использовать LMH5401 в качестве усилителя с низким коэффициентом усиления или в качестве аттенюатора.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Передача сигнала без фильтрации постоянной составляющей
  • Минимальный коэффициент усиления 0,5 В / В
  • Раздельные шины питания
  • Полоса пропускания 6 ГГц

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

TIDA-00539 содержит два контроллера TPS2378 PD для питания по витой паре нестандартных PoE устройств мощностью до 51 Вт. Используемый контроллер UCC2897A обладает высокой эффективностью и предоставляет отличные переходные характеристики обратноходового преобразователя: 19 В при 2,3 А.

 

Возможности:

  • Высокая эффективность преобразователя (93%) при передаче энергии по витой паре;
  • Доступна готовая плата и тестовые отчеты.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Проект понижающего преобразователя с TPS53515 и дросселем, установленным над МС, позволяет уменьшить площадь печатной платы и имеет КПД свыше 87%, потери мощности 2,6 Вт при токе нагрузки 12 А и уровень пульсаций выходного напряжения 12 мВ, для чего требуется использование всего лишь 10 керамических выходных конденсаторов ёмкостью 22 мкФ каждый. Данный базовый проект источника питания поддерживает входное напряжение 12 В и генерирует выходное напряжение 1,2 В при выходном токе 12 А и частоте переключения 1 МГц.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • КПД свыше 87% при входном напряжении 12 В, выходном напряжении 1,2 В и частоте переключения 1 МГц
  • Потери мощности 2,6 Вт при выходной мощности 11,8 Вт
  • Пульсации выходного напряжения с амплитудой 12 мВ при выходном токе 5 А и частоте переключения 1 МГц
  • Увеличение выходного напряжения на 16 мВ при скачкообразном росте тока нагрузки с 5 А до 10 А со скоростью 2,5 А/мкс
  • Уменьшение выходного напряжения на 17 мВ при скачкообразном падении тока нагрузки с 10 А до 5 А со скоростью 2,5 А/мкс

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В проекте TIDA-00598 представлено малошумящее и малогабаритное решение управления питанием, в котором происходит преобразование напряжения 5 В в регулируемые напряжения 3,3 В и 1,8 В, требующиеся для работы Bluetooth-контроллера CC256X. Данные шины регулируемых напряжений также могут быть использованы для питания других компонентов в системе, таких как микроконтроллер, схемы сдвига уровня и датчики.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Малошумящий источник питания:
    • малые уровни шумов: менее 10 мкВ (среднеквадратичное значение) в полосе частот от 10 Гц до 100 кГц
    • высокий коэффициент подавления пульсаций напряжения питания (PSRR): более 75 дБ при частоте 1 кГц
  • Малогабаритные микросхемы с несколькими конденсаторами развязки
  • Выходные напряжения питания с низким уровнем шумов: 3,3 В и 1,8 В
  • Рабочий температурный диапазон: от -40°C до 85°C
  • Диапазон входного напряжения питания: от 3,7 В до 5,5 В
  • Бюджетные линейные регуляторы

Возможность заказа
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

TIDA-00617 – Высокоэффективный управляемый обратноходовой преобразователь 5 В при 5 А. Решение основано на POE PD контроллере TPS23751.

 

Возможности:

  • Совместимость с IEEE802.3.at;
  • Высокая эффективность 93% (только преобразователь);
  • Включает отчеты тестов.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

В базовом проекте представлена широкополосная система преобразования несбалансированных сигналов в дифференциальные, предназначенная для систем как без фильтрации постоянной составляющей, так и с ней. Данный проект позволяет отладить работу каскады из LMH5401 и LMH6401, а также в нём объясняется принцип работы данной системы.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Полоса пропускания 4,5 ГГц и максимальный коэффициент усиления по напряжению 30 дБ
  • Диапазон коэффициента усиления 32 дБ с цифровым управлением и шагом 1 дБ
  • Система преобразования несбалансированных сигналов в дифференциальные с входным сопротивлением 50 Ом для систем как без фильтрации постоянной составляющей, так и с ней
  • Выходная точка пересечения третьего порядка (OIP3) при сопротивлении нагрузки 50 Ом:
    • 40 дБм при частоте 500 МГц;
    • 33 дБм при частоте 1 ГГц
  • Возможность управления выходным синфазным напряжением: VMID ±0,5 В
  • Компактный проект, который идеально подходит для переносных устройств благодаря низкой рассеиваемой мощности 645 мВт

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Референс-дизайн TIDA-00892 - это компактное решение, способное обеспечить изоляцию цепей питания DC и сигнальных цепей интерфейса RS-485. Дизайн содержит усиленный цифровой изолятор с интегрированным питанием в комбинации с коммуникационным трансивером RS-485.

Возможности:

• Небольшое комбинированное решение (одинаковое с чипом ISOW7841 посадочное место);
• Решение с одним источником питания (не требуется отдельное питание со стороны интерфейса);
• Уменьшенная стоимость BOM;
• Расширяемое для других полнодуплексных трансиверов RS-485 решение;
• Усиленный цифровой изолятор.

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В базовом проекте реализована ПЧ-подсистема беспроводного устройства тестирования сигналов с активным балуном-усилителем (LMH5401), полосовым LC-фильтром, 16-битным АЦП (ADC31JB68), а также фильтром тактовых сигналов и генератором ФАПЧ (LMK04828). По результатам измерений с использованием модулированных сигналов их приём характеризуется высокой чёткостью сигнального созвездия и низким коэффициентом ошибок модуляции (MER), благодаря чему данный проект можно использовать для тестирования широкого ряда стандартных сигналов, таких как 802.11ac (Wi-Fi), Bluetooth, Zigbee, а также стандартных сигналов сотовой связи, таких как UMTS и LTE.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • В данном проекте реализована ПЧ-подсистема беспроводного устройства тестирования сигналов с полосой пропускания 160 МГц
  • Поддержка большинства стандартных типов беспроводных сигналов передачи данных

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Проект TIDA-01016 представляет собой решение генератора тактовых сигналов, предназначенное для применения с высокоскоростными АЦП с широким динамическим диапазоном. Входные РЧ-сигналы захватываются напрямую благодаря использованию высокоскоростных АЦП с РЧ-выборками. ADC32RF45 представляет собой двухканальный 14-битный АЦП с частотой РЧ-выборок 3 GSPS. Полоса пропускания данного проекта на уровне 3дБ составляет 3,2 ГГц, и он позволяет захватывать сигналы с частотой до 4 ГГц. В данном проекте демонстрируется решение генератора тактовых сигналов, в котором для максимизации ОСШ ADC32RF45 при увеличенных частотах входного сигнала, актуальных для транспортных сетей микроволновой связи, используется LMX2582.

Базовый проект имеет характер аппаратно-программного решения.
Возможности:

  • Решение тактовых сигналов частотой 3 ГГц с низким фазовым шумом и ОСШ, превышающим 51 дБ при частоте входного сигнала 3,65 ГГц, для применения с АЦП с РЧ-выборками
  • Возможность захвата входного сигнала с высокой частотой (до 4 ГГц)
  • Решение приёмного устройства с широкой полосой пропускания, широким динамическим диапазоном и РЧ-выборками

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
Для высокоскоростных многоканальных систем требуется использование прецизионных генераторов тактовых сигналов, обеспечивающих временно́е расхождение между каналами на должном уровне с целью оптимизации отношения "сигнал-шум" (ОСШ), динамического диапазона, свободного от паразитных составляющих (Spurious-Free Dynamic Range, SFDR), и эффективного разрешения (Effective Number Of Bits, ENOB) системы. Данный проект способен поддерживать два высокоскоростных канала на отдельных печатных платах благодаря использованию широкополосного генератора с ФАПЧ LMX2594 от компании TI с интегрированными ГУН, предназначенного для генерирования тактового сигнала с диапазоном частоты от 10 МГц до 15 ГГц и опорного сигнала SYSREF для интерфейсов JESD204B. Уровень фазового шума при отстройке частоты 10 кГц и частоте тактового сигнала 15 ГГц составляет -104 дБн/Гц. Благодаря использованию отладочных модулей высокоскоростных преобразователей ADC12DJ3200 от компании TI временно́е расхождение между тактовыми сигналами печатных плат составляет менее 10 пс, а ОСШ при частоте входного сигнала 5,25 ГГц составляет 49,6 дБ. К данному проекту прилагаются все ключевые теоретические материалы, в которых описывается процесс подбора компонентов и объясняется механизм его оптимизации. Кроме того, к данному проекту также прилагаются схема электрическая принципиальная, трассировка печатной платы, алгоритмы тестирований аппаратного обеспечения и их результаты.

Базовый проект имеет характер аппаратно-программного решения.
Возможности:

  • Возможность генерирования тактовых сигналов с частотой до 15 ГГц
  • Решение многоканального генератора тактовых сигналов, совместимого с интерфейсом JESD204B
  • Генератор тактовых сигналов с низким уровнем фазового шума для АЦП / ЦАП с РЧ-выборками
  • Возможность конфигурирования синхронизации фаз для обеспечения малого временно́го расхождения в многоканальных системах
  • Поддерживает высокоскоростные преобразователи и карты захвата от компании TI (ADC12DJ3200EVM, TSW14J56 / TSW14J57)

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Использование данного проекта высокоскоростной многоканальной системы захвата данных обеспечивает оптимальные значения характеристик системы. Системным разработчикам приходится учитывать такие критически важные параметры системы, как джиттер тактовых сигналов и временно́е расхождение в высокоскоростных многоканальных генераторах тактовых сигналов, которые влияют на такие параметры всей системы, как отношение "сигнал-шум" (ОСШ), динамический диапазон, свободный от паразитных составляющих (Spurious-Free Dynamic Range, SFDR), временно́е расхождение между каналами и детерминированная задержка. В данном проекте демонстрируются многоканальное аналоговое аппаратное средство и решение генератора тактовых сигналов, в котором для обеспечения оптимальных значений характеристик системы используются высокоскоростные преобразователи данных с интерфейсом JESD204B, высокоскоростные усилители, высококлассные генераторы тактовых сигналов и малошумящие преобразователи питания.

Базовый проект имеет характер аппаратно-программного решения.
Возможности:

  • Многоканальное высокоскоростное аналоговое аппаратное средство с частотой выборок 3,2 GSPS и частотой тактовых сигналов 1,5 ГГц для применения с высококлассным приёмником
  • Временно́е расхождение между тактовыми сигналами на разных каналах составляет менее 5 пс
  • Решение многоканального генератора тактовых сигналов, совместимого с интерфейсом JESD204B
  • Масштабируемая платформа для устройств семейства ADC12DJxx00 с повыводной совместимостью
  • Поддерживает высокоскоростные преобразователи и карты захвата от компании TI (TSW14J56 / TSW14J57)

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Для высокоскоростных многоканальных систем требуется использование малошумящих и масштабируемых генераторов тактовых сигналов, обеспечивающих прецизионное регулирование временно́го расхождения между каналами с целью оптимизации отношения "сигнал-шум" (ОСШ), динамического диапазона, свободного от паразитных составляющих (Spurious-Free Dynamic Range, SFDR), и эффективного разрешения (Effective Number Of Bits, ENOB) системы. Данный проект способен поддерживать большое количество каналов с синхронизированными тактовыми сигналами, совместимыми с интерфейсом JESD204B, благодаря использованию одного ведущего и нескольких ведомых генераторов тактовых сигналов. Данный проект генерирует тактовые сигналы, совместимые с интерфейсом JESD204B, на нескольких каналах благодаря использованию фильтра джиттера тактовых сигналов LMK04828 и широкополосного генератора с ФАПЧ LMX2594 от компании TI с интегрированными ГУН с целью обеспечения временно́го расхождения между тактовыми сигналами на уровне менее 10 пс. Данный проект был протестирован с использованием отладочных модулей ADC12DJ3200 от компании TI при частоте выборок 3 GSPS, и временно́е расхождение между каналами составило менее 50 пс при увеличенном ОСШ. К данному проекту прилагаются все ключевые теоретические материалы, в которых описывается процесс подбора компонентов и объясняется механизм его оптимизации. Кроме того, к данному проекту также прилагаются схема электрическая принципиальная, трассировка печатной платы, алгоритмы тестирований аппаратного обеспечения и их результаты.

Базовый проект имеет характер аппаратно-программного решения.
Возможности:

  • Возможность генерирования тактовых сигналов с высокой частотой (высокая частота выборок)
  • Решение масштабируемого генератора тактовых сигналов с большим количеством каналов, совместимого с интерфейсом JESD204B
  • Генератор тактовых сигналов с низким уровнем фазового шума для АЦП / ЦАП с РЧ-выборками
  • Возможность конфигурирования синхронизации фаз для обеспечения малого временно́го расхождения в многоканальных системах
  • Поддерживает высокоскоростные преобразователи и карты захвата от компании TI (ADC12DJ3200EVM, TSW14J56 / TSW14J57)

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Для высокоскоростных многоканальных систем требуется использование малошумящих и масштабируемых генераторов тактовых сигналов, обеспечивающих прецизионное регулирование временно́го расхождения между каналами с целью оптимизации отношения "сигнал-шум" (ОСШ), динамического диапазона, свободного от паразитных составляющих (Spurious-Free Dynamic Range, SFDR), и эффективного разрешения (Effective Number Of Bits, ENOB) системы. Данный проект способен поддерживать синхронизированные тактовые сигналы в последовательной конфигурации, совместимые с интерфейсом JESD204B. Данный проект генерирует тактовые сигналы, совместимые с интерфейсом JESD204B, на нескольких каналах благодаря использованию фильтра джиттера тактовых сигналов LMK04828 и широкополосного генератора с ФАПЧ LMX2594 от компании TI с интегрированными ГУН с целью обеспечения временно́го расхождения между тактовыми сигналами на уровне менее 10 пс. Данный проект был протестирован с использованием отладочных модулей ADC12DJ3200 от компании TI при частоте выборок 3 GSPS, и временно́е расхождение между каналами составило менее 50 пс при увеличенном ОСШ. К данному проекту прилагаются все ключевые теоретические материалы, в которых описывается процесс подбора компонентов и объясняется механизм его оптимизации. Кроме того, к данному проекту также прилагаются схема электрическая принципиальная, трассировка печатной платы, алгоритмы тестирований аппаратного обеспечения и их результаты.

Базовый проект имеет характер аппаратно-программного решения.
Возможности:

  • Возможность генерирования тактовых сигналов с высокой частотой (высокая частота выборок)
  • Решение масштабируемого генератора тактовых сигналов с большим количеством каналов, совместимого с интерфейсом JESD204B
  • Генератор тактовых сигналов с низким уровнем фазового шума для АЦП / ЦАП с РЧ-выборками
  • Возможность конфигурирования синхронизации фаз для обеспечения малого временно́го расхождения в многоканальных системах
  • Поддерживает высокоскоростные преобразователи и карты захвата от компании TI (ADC12DJ3200EVM, TSW14J56 / TSW14J57)

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
В данном проекте приводится схема эффективного источника питания, предназначенный для питания цифро-аналогового преобразователя (ЦАП) DAC38RF8x с РЧ-выборками, при этом не жертвуя производительностью, а также позволяя уменьшить площадь печатной платы и сократить перечень элементов. В данном проекте для питания DAC38RF8x с хорошими характеристиками аналоговой части (с точки зрения всплесков напряжения и фазового шума) и минимальным снижением КПД используются как импульсные DC/DC-преобразователи, так и LDO-регулятор напряжения. Метод проектирования, описанный здесь, применим к источникам питания, предназначенным для питания других преобразователей данных с РЧ-выборками.

Базовый проект имеет характер аппаратно-программного решения.
Возможности:

  • Представляет собой эффективное решение питания ЦАП с РЧ-выборками
  • Обеспечивает оптимальные уровни всплесков напряжения и фазового шума
  • Позволяет уменьшить площадь печатной платы
  • Позволяет снизить общую стоимость использованных компонентов

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
В проекте TIDA-01230 приводится компактное решение, способное генерировать изолированное постоянное питание и одновременно с этим обеспечивать передачу данных по изолированному интерфейсу RS-232. Данный проект состоит из цифрового изолятора с увеличенным рейтингом изоляции и интегрированным преобразователем питания, работающего в паре с приёмопередатчиком с интерфейсом RS-232.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Малогабаритное решение, состоящее из комбинации устройств (его площадь немного больше, чем у устройства ISOW7842)
  • Решение с одним источником питания (для работы интерфейса не требуется использование отдельного источника питания)
  • Пониженная общая стоимость использованных в данном проекте компонентов
  • Возможна работа с другими приёмопередатчиками с интерфейсом RS-232

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
В проекте TIDA-01247 от компании TI демонстрируется упрощённая и эффективная сеть питания, предназначенная для работы с ADC32RFxx. Все три зоны питания аналого-цифрового преобразователя (АЦП) подключены к одному импульсному регулятору напряжения, чтобы обеспечить работу данной сети источников питания без использования линейного регулятора с низкой разницей между входным и выходным напряжениями (Low Dropout, LDO). Подобная конфигурация позволяет увеличить КПД и уменьшить общее количество используемых в данном решении компонентов без ухудшения характеристик АЦП.

Базовый проект имеет характер аппаратного решения.
Возможности:

  • КПД источников питания увеличен более чем на 10%
  • Потребляемая мощность снижена приблизительно на 900 мВт
  • Уменьшенные габариты решения на базе DC/DC-преобразователя и уменьшенное общее количество использованных в нём компонентов по сравнению с решением на базе LDO-регулятора напряжения
  • Обеспечивает поддержание уровня характеристик АЦП
  • Поддерживает одно входное напряжение 5 В

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
В проекте TIDA-01405 демонстрируется инвертирующий модуль питания (инвертор напряжения), который генерирует шину напряжения -1,8 В при выходном токе до 2 А из входного напряжения с диапазоном от 3 В до 15,2 В. Подобное отрицательное напряжение требуется во многих коммуникационных системах, а также в промышленном оборудовании, таком как испытательное и измерительное оборудование. Благодаря использованию в данном решении модуля питания TPS82130 оно представляет собой крайне простой инвертор напряжения с отрицательным выходным напряжением (инвертирующий понижающе-повышающий преобразователь), который генерирует отрицательное выходное напряжение -1,8 В при высоком выходном токе (до 2 А).

Базовый проект имеет характер аппаратного решения.
Возможности:

  • Простой дизайн модуля питания
  • Общая площадь решения составляет менее 50 мм2
  • Высокий выходной ток (до 2 А при входном напряжении от 5 В)
  • Широкий диапазон входного напряжения (от 3 В до 15,2 В)
  • Низкий уровень шума (амплитуда пульсаций выходного напряжения менее 10 мВ)
  • Данное решение предназначено для работы при температуре окружающей среды до 125°C

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This reference design demonstrates the correct way to design a two-sided DC/DC layout in an effort to achieve higher power-supply density. The design guide highlights common mistakes and how to avoid them, along with test results showing that proper implemenation of the TPS54824 device in a two-sided layout does not hinder performance. If the 8-A output of the TPS54824 buck converter is too much, this design can also use the TPS54424 device, a 4-A, pin-to-pin compatible alternative.
Возможности:

Input Range: 4.5 V to 17 V, 1.8 VOUT at 8-A IOUT Peak Efficiency: 94.7% at 5 VIN, 2-A IOUT Load Regulation: < ±0.04% Switching Frequency: 700 kHz Total Solution Size: 280 mm2

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
TIDA-01512 uses the TPS53681 multiphase controller and CSD95490Q5MC Smart Power Stages to implement a high-performance design suitable for powering NXP QorIQ Communications Processors. The dual outputs of the controller target the 60-ATDC, 1.0-V core rail with a four-phase design and a 30-ATDC, 1.2-V auxilliary rail. Utilizing smart power stages and integrated PMBus™ functionality allows for easy output voltage setting, telemetry of key design parameters, and compensation adjustment. During validation a >50% reduction in output capacitance was seen over NXP 's reference board.

Возможности:

Dual Rail 4+2 Design - Targeting LS2085A/88A VDD and GVDD Rails PMBus monitoring of VIN, VOUT, IOUT, PIN, and POUT Dual Rail Temperature Monitoring Peak Efficiencies of 92% and 94% for VDD and GVDD Rails >50% reduction in COUT over NXP Eval Board

Документация:
  • Даташит
  • Схемотехника
  • Програмное обеспечение
  • BOM
  • Топология платы
  • Тестирование
Описание:
This reference design demonstrates various power sequencing configurations using load switches. By using integrated load switches, the timing of each voltage rail can be adjusted independently. Each voltage rail can be controlled without extensive processor intervention or external digital components. This design is useful in applications such as multi-function printers (MFPs) and set-top box (STB), where specific timing sequences are required to turn on various subsystems and processor rails.
Возможности:

Three different Power Sequencing configurations: CT Configuration, QOD configuration, and independent GPIO configuration Adjustible timing thresholds using CT and QOD pins Pin-to-pin footprints allow for swapping between multiple load switches for different voltage, current, and Ron requirements Load switches offer smaller solution size and lower component count when compared to Discrete MOSFET solutions

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This reference design uses the TPS53681 multiphase controller and CSD95490Q5MC smart power stages to implement a high-performance design suitable for powering the 0.85-V, 200-A, VCCINT rail of a Xilinx™ Ultrascale+™ FPGA. The secondary output of the controller can then be used to power an auxilliary rail of the FPGA. The smart power stages and integrated PMBus™ allow for easy output voltage setting and telemetry of key design parameters. The design enables configuration, VID adjustment, and compensation adjustment of the power supply, while providing monitoring of input and output voltage, current, power, and temperature. TI's Fusion Digital Power™ Designer is used for programming, monitoring, validation, and characterization of the system.

Возможности:

Features
  • 6+0 design—targeting main FPGA core rail
  • D-CAP+ modulator for superior current-sharing capabilities and transient response
  • PMBus compatibility for output voltage setting and telemetry for VIN, VOUT, IOUT, and temperature
  • Dual rail temperature monitoring for independent tracking of thermal performance
  • Full compensation tuning through PMBus
  • Peak efficiency of 92% for the VCCINT rail at the nominal 0.85 V output voltage

Документация:
  • Даташит
  • Схемотехника
  • Програмное обеспечение
  • BOM
  • Топология платы
Описание:
This design showcases a low cost, Type-3, Class 6, 51W flyback converter for powered devices through Power over Ethernet. The TPS2373-3 PD controller provides detection and classification while also powering up the LM51551-Q1 PWM controller through its advanced startup feature. This design takes in a 42V-57V PoE input and outputs a 12V rail for applications such as IP network cameras and wireless access points.
Возможности:

Features
  • Supports power levels for IEEE802.3bt Type 3
  • Isolated diode rectified flyback design
  • Built in hiccup mode protection for superior thermal performance during faults
  • PD Advanced Startup for PWM controller
  • Automatic Maintain Power Signature (MPS)
  • Oring circuit for auxiliary power through AC/DC

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Устройства K2E требуют секвенсирования источников питания в определённом порядке. В данном проекте продемонстрирован метод секвенсирования питания для многоядерных процессоров семейств 66AK2Ex и AM5K2Ex с архитектурой KeyStone II  на базе ARM + ЦСП и только ARM с использованием UCD9090. UCD9090 представляет собой 10-шинное устройство секвенсирования и отслеживания питания с адресацией с интерфейсами PMBus / I2C. UCD9090 обеспечивает как секвенсирование, так и распределение по времени включения источников питания. В данном проекте демонстрируется конкретный пример реализации секвенсирования питания для платформы отладочного модуля K2E.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Базовая реализация секвенсирования источников питания для систем на кристалле (SoC) 66AK2Ex и AM5K2Ex
  • В данном проекте используется UCD9090 для секвенсирования и отслеживания источников девяти шин напряжения питания
  • В данном проекте используется программное обеспечение Fusion Digital Power Designer для настройки и программирования UCD9090
  • Полноценный базовый проект системы со схемой электрической принципиальной, перечнем элементов, файлами проекта и руководством по аппаратной части проекта, реализованный на платформе отладочного модуля K2E для тестирования и отладки

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
For wideband receiver system developers currently using FPGA or ASIC to connect High Speed data converters to a baseband processor, who need faster time to market with increased performance and significant reduction in cost, power, and size. This reference design includes the first widely available processor integrating a JESD204B interface and Digital Front End Processing (DFE). Connecting ADC32RF80 to DAC38J84 provides an efficient solution for avionics and defense, test and measurements and industrial applications.
Возможности:

Easy integration of signal processor to data converters over JESD204B Usable bandwidth of two 75MHz channels or a single 100MHz channel when connected to ADC32RF80 DFE processing for filtering, down-sampling or up-sampling: FFTC hardware accelerator to offload comput-intensive 2D FFT operation, achieving low latency and high accuracy Wideband sampling with JESD attached signal processing solution including Digital Signal Processor (DSP), ADC and DAC boards, demo software, configuration GUIs and getting started guide A robust demonstration and development platform including three EVMs, a deterministic latency card, schematic, BOM, user guide, benchmarks, software and demos

Документация:
  • Даташит
  • Схемотехника
  • Програмное обеспечение
  • BOM
  • Топология платы

Сравнение позиций

  • ()