forward

Портативные мониторы

Описание:
The Intel Core i7 power management design is a complete solution for Intel IMVP-7 SVID. A GUI communication program is available along with several test points on the board to evaluate the static and dynamic performance of the CPU's DC/DC Controller. The design features an IMVP-7 3-Phase CPU supply, a 2 Phase GPU Vcore supply, a 1.05VCCIO supply, and a DDR3L/DDR4 memory rail. To greatly improve power density and thermal performance, TI's 5-mm x 6mm NEXFET Power Block MOSFETs are used.

Возможности:

• Design supports a 9-20V input from Vbatt • Small high-density power solution for Ivy Bridge • 3 Phase CPU supply supports up to 94A • 90% peak (80% full-load) efficiency from 12Vin to 1.05Vout - CPU Supply • Low CPU supply ripple: 25mV • Design has been built and tested. Board available.

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Тестирование
Описание:
This reference design is a complete charger module for evaluating a multi-cell synchronous notebook turbo boost charge using the bq24735 devices. It is designed to deliver up to 4 A of charge current to Li-ion or Li-polymer applications. The charge current is programmable by SMBus interface through the EV2300 interface board. The reference design does not include the EV2300 interface board. In order to evaluate the this solution, a user must order the EV2300 interface board separately.

Возможности:

# Series Cells: 1 to 4S Max Input Volts: 24V Max Charge Current: 8A Topology: Switch mode

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
This reference design is a solution for singlecell Li-ion and Li-Polymer battery fuel gauges in consumer electronic applications. The reference design package contains a BQ27010 circuit module, an EV2300 PC interface board for gas gauge evaluation, a USB cable, CD ROM including Windows™-based PC software and support documentation. The design solution includes one bq27x10, a current sense resistor, and all other components on board necessary to calculate remaining battery capacity and predict system run-time to empty.

Возможности:

# Series Cells: 1S Max Input Volts: 4.5V Max Charge Current: 3A Communication: HDQ CEDV

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The TIDA-00657 reference design enables high efficiency (90+% @1-2A) and faster charge with high charging current up to 3A. The design uses TI's BQ24780 Industrial Innovative Charge Controlller with Hybrid Power Boost Mode and also features power and processor hot monitoring capability.

Возможности:

Support 1~4 Cell battery from 4.5V~24V adapter Industrial Innovative Charge Controller with Hybrid Power Boost Mode High Accuracy Power and Current Monitoring for CPU throttling Automatic NMOS Power Source Selection from Adapter or Battery Programmable Input Current, Charge Voltage, Charge and Discharge Current Limit Both host control and autonomous charging when the host is not available High Integration: Learn function, battery present monitor, boost mode indicator, loop compensation, BTST diode

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
An inductive sensing based incremental encoder knob design can provide a robust and low-cost interface for control inputs. It can reliably operate in environments which have dirt, moisture, or oil which would pose issues for alternate sensing technologies. This solution requires no magnets.
Возможности:

High reliability, contactless, encoder implementation suitable for dirty, wet, and other challanging environments Scalable to support multiples of 4 positions/rotation Minimal MCU requirements No permanent magnets required; operates effectively even with magnetic or electrical enviromental interference

Возможность заказа
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
This 16-button stainless steel keypad, which utilizes TI's inductive touch technology, demonstrates highly sensitive buttons on a single piece of 0.6mm thick stainless steel metal. The design utilizes a MUXed approach to implement many buttons with a single LDC1614. The designis applicable to any metal or non-metal surface completely enclosing the system, enabling a sleek waterproof (IP67) design.
Возможности:

Completely enclosed design with 0.6mm thick stainless steel panel as the button interface High sensitivity to measure metal movement in the sub-micrometer resolution Measures force applied to implement multiple functions on a single button Robust contactless design immune to water, dirt, dust, and other environmental contaminants Low-cost design using PCB coils as the sensor

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Designers can save board space, cost and reduce power consumption by following DDR3 guidelines without VTT termination. This reference design shows how to do that with AM437x. This type of design is not for everyone as there are certain restrictions. Having short trace lengths, a maximum of two DDR3 parts and a balanced T-topology are must-have requirements; otherwise VTT termination guidelines should be followed.

Возможности:

System optimized DDR3/DDR3L design on Sitara AM437x processor with integrated DDR controller Optimized layout requires no VTT termination Two 4-Gbit DDR3 / DDR3L memories Up to 400 MHz clock (DDR-800 data rate) Complete sub-system reference with schematics, BOM, design files and HW User's Guide implemented on a fully assembled board developed for testing and validation.

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:
The USB 2.0 reference design guidelines are extremely important for designers considering USB2.0 electrical compliance testing. The guidelines are applicable to AM335x and AM437x but also generic to other processors. The approach taken for these guidelines is highly practical, without complex formulas or theory.

Возможности:

Sitara AM437x USB 2.0 High-Speed Port with Integrated High-Speed PHY transceiver Data transfer between USB devices with a line/bus speed up to 480 Mbps Best-practice layout design guidelines for High-Speed USB 2.0 layout Complete sub-system reference with schematics, BOM, design files and test data implemented on a fully assembled board developed for testing and validation.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Разработчикам, ищущим решение для организации интерфейса для двух камер, рекомендуется обратить внимание на эту схему. Интерфейс камер AM437x содержит параллельный порт, который может быть настроен как интерфейс для одной или двух камер. В режиме интерфейса для двух камер одновременно используются два входа для камер.

Возможности:

  • Одновременная работа 2-х SOC камер 2 мегапикс.;
  • Камеры подсоединяются к встроенному интерфейсу (VPFE) процессора Sitara AM437x;
  • Двухпортовый 8-битный интерфейс с BT656 или внешним синхронизирующим сигналом;
  • Поддержка форматов YUV422/RGB422, BT656 и RAW;
  • Полноценное решение, содержащее схемы, BOM, файлы разработки и HW;
  • Руководство пользователя реализовано для полностью собранной платы для тестирования и проверки.

Документация:
  • Схемотехника
  • BOM
Описание:

Интерфейс QSPI в процессорах AM437x семейства Sitara позволяет разработчикам систем подключать к ним флэш-память NOR. Интерфейс имеет достаточную скорость для поддержки выполнения программы на носителе (execute-In-Place, XIP). Данный проект позволяет добиться гибкого подхода к разделению кода и снижению общей стоимости системы благодаря использованию недорогой NOR флэш- или DDR-памяти.

Данный базовый проект имеет характер программного решения.

Возможности:

  • 512-мегабитная флэш-память NOR, подключенная через интерфейс Quad-SPI к процессору AM437x семейства Sitara
  • 4-выводной интерфейс SPI с внешним сигналом выбора микросхемы
  • SPI MODE 3
  • Полноценный базовый проект подсистемы со схемой электрической принципиальной, перечнем элементов, файлами проекта, а также руководство пользователя по аппаратной части, реализованной на полностью смонтированной печатной плате, предназначенной для тестирования и проверок

Документация:
  • Схемотехника
  • BOM
Описание:

Этот интерфейс для камер подключается к 10-битному параллельному интерфейсу AM335x контроллера памяти общего назначения (GPMC) 16-битной шины данных. Это решение потребляет на 150 мВт меньше по сравнению с типовыми USB решениями и идеально подходит для портативных терминалов, карманных компьютеров, портативных потребителей, промышленных КПК и др. 

Это решение основано на сенсоре камеры QuickLogic 3.1 Мпикс. (Aptina 3.1 Мпикс.), подсоединенному к плате расширения. Они совместно подключаются к платформе BeagleBone.

BeagleBone с QuickLogic 3.1 Мпикс. камерой доступны для покупки. Больше информации о QuickLogic здесь: http://www.quicklogic.com

Больше информации о BeagleBone здесь: http://www.ti.com/tool/beaglebn

Больше информации о камере QuickLogic 3.1 Мпикс. с платой BeagleBone, включающей файлы разработки и ПО: http://www.quicklogic.com/solutions/reference-designs/ti-sitara-beaglebone-camera-cape/

 

Возможности:

  • Поддержка камер до 5 Мпикс. с частотой 10 кадров/сек. с DMA;
  • Частота до 30 кадров/сек. при разрешении VGA (640х480);
  • Снижает потребляемую мощность системы до 150 мВт;
  • Простое ПО для OEM 6х6 non-HDI;
  • Это пример реализации подсистемы, включающий схемы, BOM, gerber-файлы и другие файлы разработки.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
The Sitara AM437x simplified power sequence feature provides flexibility to power designers. This reference design implementation is a BOM-optimized discrete power solution for the AM437x processor with a minimal number of discrete ICs and basic feature set. The solution represents a baseline of a discrete power solution that can be extended for additional features and capabilities of the AM437x processor.

Возможности:

Simplified, BOM-optimized discrete power solution for the Sitara AM437x processor. AM437x includes an integrated LDO that simplifies processor power sequencing requirements. Systems without controlled power down can greatly benefit from this feature since the integrated LDO always ensures power up/down sequencing is met for VDDS and VDDSHVx supplies The TLV62565 step down converter provides the 3.3 volt supply and the TLV62080 provides the 1.1 volt supply. Two TLV702xx low drop out regulators (LDOs) provide the 1.5-V and 1.8-V supplies. TLV803M voltage supervisor keeps the processor in reset until all rails are operational and to reset the processor when input power is lost. This design is tested and includes schematics, BOM, design guide, and test data.

Документация:
  • Схемотехника
  • BOM
Описание:

Эта реализация режима низкого потребления энергии демонстрирует энергопотребление менее 0,1 мВт при сохранении поддержки регенерации памяти LPDDR2 ~1,6 мВт.

Решение состоит из процессора AM437x Sitara, памяти LPDDR2 и контроллера питания TPS65218. Оно оптимизировано для нового режима сохранения энергии совместно с поддержкой унаследованных режимов низкого энергопотребления.

Энергопотребление процессора минимизируется за счет полного отключения питания процессора, за исключением питания часов реального времени (RTC). Переход системы во включенное состояние может быть реализован с помощью одного интерфейсного сигнала (PMIC_PWR_EN), запрограммированного для регистра PMIC.

Возможности:

  • Режим ожидания для RAM с низким энергопотреблением:
    • AM437x в режиме RTC-only,
    • TPS65218 в состоянии ожидания,
    • саморегенерация LPDDR2;
  • Система может вернуться в состояние, которое было до включения ожидания
  • Потребление энергии в режиме RTC-only:
    • AM43x + TPS65218: < 0,1 мВт,
    • 2 ГБ LPDDR2 (тип.): 1,6 мВт;
  • События для перехода в/из режима ожидания:
    • программирование регистров RTC,
    • установка времени пробуждения RTC;
  • События возобновления работы:
    • срабатывание пробуждения RTC,
    • нажата кнопка PMIC или подача переменного напряжения;
  • Время возобновления работы:
    • задержка включения аппаратной части < 300 мсек.,
    • восстановление программного обеспечения в предшествующее ожиданию состояние < 1 сек. (в зависимости от используемого ПО);
  • Это решение протестировано и содержит схемы, BOMи руководство по разработке.

Документация:
  • Схемотехника
  • BOM
  • Топология платы